FR2486342A1 - Systeme et procede d'inspection video - Google Patents
Systeme et procede d'inspection video Download PDFInfo
- Publication number
- FR2486342A1 FR2486342A1 FR8109037A FR8109037A FR2486342A1 FR 2486342 A1 FR2486342 A1 FR 2486342A1 FR 8109037 A FR8109037 A FR 8109037A FR 8109037 A FR8109037 A FR 8109037A FR 2486342 A1 FR2486342 A1 FR 2486342A1
- Authority
- FR
- France
- Prior art keywords
- memory
- video inspection
- inspection system
- bar
- video
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T7/00—Image analysis
- G06T7/0002—Inspection of images, e.g. flaw detection
- G06T7/0004—Industrial image inspection
- G06T7/001—Industrial image inspection using an image reference approach
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06V—IMAGE OR VIDEO RECOGNITION OR UNDERSTANDING
- G06V10/00—Arrangements for image or video recognition or understanding
- G06V10/98—Detection or correction of errors, e.g. by rescanning the pattern or by human intervention; Evaluation of the quality of the acquired patterns
- G06V10/993—Evaluation of the quality of the acquired pattern
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T2207/00—Indexing scheme for image analysis or image enhancement
- G06T2207/10—Image acquisition modality
- G06T2207/10016—Video; Image sequence
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06T—IMAGE DATA PROCESSING OR GENERATION, IN GENERAL
- G06T2207/00—Indexing scheme for image analysis or image enhancement
- G06T2207/30—Subject of image; Context of image processing
- G06T2207/30108—Industrial image inspection
- G06T2207/30164—Workpiece; Machine component
Landscapes
- Engineering & Computer Science (AREA)
- Quality & Reliability (AREA)
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Computer Vision & Pattern Recognition (AREA)
- Multimedia (AREA)
- Image Processing (AREA)
- Closed-Circuit Television Systems (AREA)
- Investigating Materials By The Use Of Optical Means Adapted For Particular Applications (AREA)
- Image Analysis (AREA)
Abstract
LE SYSTEME D'INSPECTION VIDEO COMPREND UNE CAMERA DE TELEVISION 10 POUR PRODUIRE UNE IMAGE VIDEO NUMERIQUE D'UN SUJET, UN INTERFACE 20, COMPORTANT UN CANAL D'ACCES DIRECT A UNE MEMOIRE, POUR STRUCTURER LA DONNEE NUMERIQUE, UNE MEMOIRE A ACCES LIBRE 30 A GRANDE VITESSE POUR STOCKER LES DONNEES NUMERIQUES, UN PROCESSEUR 40 ORIENTE PAR BARRE OMNIBUS POUR EFFECTUER LE TRAITEMENT A GRANDE VITESSE DE LA DONNEE NUMERIQUE DANS LA MEMOIRE, UN CALCULATEUR NUMERIQUE 50 POUR COMMANDER LE FONCTIONNEMENT DU SYSTEME ET UN TERMINAL POUR OPERATEUR 60 EN VUE DE COMMUNIQUER AVEC LE SYSTEME.
Description
La présente invention concerne un système et un procédé d'inspection
vidéo, et plus particulièrement un système et un procédé d'inspection vidéo en temps réel à seize niveaux
de résolution dans l'échelle des gris.
On sait comment utiliser la télévision en circuit fermé pour commander des processus opératoires. Par exemple, le brevet US -A- 3 243 509 au nom de Hans Sut décrit un système utilisant une caméra de télévion pour détecter la limite de
phase entre les phases solide et liquide d'une tige à semi-
conducteur dans un processus de fusion de zones. Dans le brevet US -A- 4 064 534 au nom de Tung Chang Chen'et al, on
utilise une caméra de télévision faisant partie d'un système de contre-
le de qualité dans la fabrication de bouteilles de verre, en comparant le contour de la bouteille terminée avec celui d'une bouteille de référence. Dans le brevet US -A- 4 135 204 au nom de Rye E. Davis, Jr. et al, on
utilise une caméra de télévision pour contrôler la croissan-
ce d'une ampoule terminale ouverte d'un thermomètre dans une
tige de verre creuse échauffée en surveillant et en contrô-
lant itérativement la croissance des rebords de l'ampoule au
moyen de techniques de détection de rebord.
Les systèmes antérieurs concernent des situation o le paramètre intéressant est constitué par un rebord ou une limite susceptible d'être comparé à une référence déjà existante. Cependant, il existe de nombreuses applications o la détection d'un rebord ou d'une limite est totalement inadéquate. Ces applications comprennent par exemple la
reconnaissance d'un motif et la mesure d'une surface.
La présente invention permet de surmonter les insuffi-
sances des systèmes antérieurs et propose un système d'inspec
tion vidéo en temps réel et à grande vitesse, à seize ni-
veaux de résolution dans l'échelle des gris, apte à être utilisé aussi bien pour la reconnaissance d'un motif que pour mesurer des surfaces. Le système d'inspection vidéo selon la présente invention est de petites dimensions,
puissant, rapide, relativement peu coUteux et très fiable.
Dans un mode de réalisation donné à titre d'exemple, la présente invention est utilisée dans une application de contrôle de qualité pour comparer des étiquettes sur des bouteilles en partant d'une ligne de remplissage à grande vitesse avec une étiquette de référence, pour déterminer si
les bouteilles portent des étiquettes correctes et si l'ins-
cription portée sur les étiquettes a été salie ou endommagée.
Dans un mode de fonctionnement préféré, la différence, s'il
y en a, entre l'étiquette de référence et l'étiquette ins-
pectée est affichée sur un moniteur de télévision que peut voir un opérateur. Les avantages de cette application sont
faciles à comprendre car il est maintenant possible d'effec-
tuer une inspection de qualité avec un rendement de 100%
sans frais de main-d'oeuvre excessifs.
Dans un mode de réalisation préféré, la présente inven-
tion utilise une caméra de télévision transistorisée emplo-
yant par exemple un réseau de 244 x 236 éléments, chacun de
ces 57.584 éléments constituant un "pixel" ou partie élé-
mentaire de l'image d'ensemble. La donnée numérique non structurée provenant de la caméra de télévision est envoyée à un interface comportant un canal d'accès direct à-une mémoire (DMA). L'ensemble interface/DMA reçoit l'information vidéo en temps réel et structure la donnée, en utilisant seize niveaux dans l'échelle des gris, et il combine quatre pixels dans chaque mot. En plus de la caméra de télévision
et de l'ensemble interface/DMA, la présente invention utili-
se une mémoire vive ou a accès libre (RAM), un processeur, un calculateur (comprenant un terminal associé de commande pour un opérateur) et un circuit à dessiner des graphiques
(avec un moniteur de télévision associé). L'ensemble inter-
face/DMA, la mémoire à accès libre RAM, le processeur, le calculateur et le circuit à dessiner des graphiques sont tous interconnectés au moyen d'une "barre multibus" qui
transporte les signaux de données, de commandes et d'adres-
ses. L'ensemDle interface/DMA synchronise la caméra de télévision avec la barre multibus et transfère l'image de télévision en temps réel dans tout emplacement désiré de la mémoire RAM. Lorsque l'image est dans la mémoire RAM, le traitement s'effectue sur deux niveaux. Le calculateur
effectue les tâches de surveillance en vue de la communica-
tion en série, du traitement-entrée/sortie de la gestion de la mémoire, de l'acquisition des données et de l'affichage, alors que le processeur est utilisé pour le traitement à grande vitesse par réseaux des données contenues dans la
mémoire RAM. Le logiciel du système est situé dans le calcu-
lateur. Comme déjà noté, le système d'inspection vidéo selon la
présente invention peut être facilement adapté à de nombreu-
ses applications, y compris la reconnaissance de motifs et
la mesure de surfaces. Parmi les applications de reconnais-
sance de motif, on peut citer l'inspection de plaquettes de circuits imprimés terminées, la détection de failles dans des articles fabriqués, la détection d'éléments intrus, l'analyse d'empreintes digitales, la détection d'objets étrangers dans des conteneurs avant de les remplir, ainsi que dans des systèmes d'atterrissage d'avions ou pour éviter
des collisions.
Parmi les applications concernant la mesure de surfaces, on peut citer la mesure de pièces usinées, la mesure de l'épaisseur de parois de coeur, l'analyse semi-automatisée de rayons X et la mesure de précision de la surface d'objets irréguliers. En ajoutant une information de positionnement, le système d'inspection vidéo selon la présente invention peut également être utilisé pour engendrer des signaux
sensoriels visuels dans le domaine de la robotique.
Le système d'inspection vidéo selon la présente inven-
tion présente cette souplesse du fait qu'il peut acquérir et
traiter la gamme totale des données provenant du détecteur.
En outre, en utilisant des composants optiques standards avec la caméra de télévision, les images disponibles pour l'analyse vont de' l'échelle micro à l'échelle macro, de l'image de circuits microélectroniques à l'image de corps planétaires ou de champs célestes. De plus, on peut aussi utiliser les techniques de filtrage optique standards pour améliorer ou modifier de façon quelconque la réponse de fréquence du système et pour développer par exemple des
sensibilités spécifiques pour des couleurs.
Du fait que la caméra de télévision transistorisée est sensible à la totalité du spectre visible et au-delà, le système d'inspection vidéo selon la présente invention peut
être appliqué à toute tâche o on utilise le spectre visi-
ble. Par exemple, on peut analyser des émissions secondaires de rayons X par l'intermédiaire de la fluoroscopie. On peut
également effectuer des analyses spectrales en colorimétrie.
Les photographies d'événements peuvent également être analy-
sées sur toute une gamme de modes. En bref, les applications du système d'inspection vidéo selon la présente invention ne sont limitées que par la résolution du détecteur et la
capacité de mettre au point un logiciel approprié au traite-
ment des images.
Une forme de réalisation de la présente invention est maintenant décrite avec référence aux dessins ci-annexés
formant partie de la description et dans lesquels:
la figure 1 est un schéma fonctionnel par blocs d'un mode de réalisation préféré du système d'inspection vidéo selon la présente invention, la figure 2 est un schéma fonctionnel par blocs de l'ensemble interface/DMA de la figure 1,
les figures 3A à 3C représentent un diagramme schémati-
que de l'ensemble interface/DMA de la figure 2, la figure 4 est un diagramme fonctionnel par blocs de la mémoire RAM de la figure 2,
les figures 5A à 5C représentent le diagramme schémati-
que d'une "page" de la mémoire de la figure 4,
les figures 6A et 6B représentent un diagramme fonction-
nel par blocs du processeur de la figure 1, et
les figures 7A à 7H représentent des tableaux synopti-
ques de programmes destinés au mode de réalisation de la
figure 1.
Le système d'inspection vidéo selon la présente inven-
tion est représenté à la figure 1 et comprend une caméra de télévision 10, un ensemble interface/DMA 20, une mémoire
vive ou à accès libre RAM 30, un processeur 40, un calcula-
teur 50, un terminal de commande pour opérateur 60, un circuit à dessiner des graphiques 70 et un moniteur de télévision 80. L'ensemble interface/DMA, la mémoire RAM, le processeur, le calculateur et le circuit à dessiner des
graphiques sont tous reliés par une barre multibus 90.
La caméra de télévision 10 est de préférence une caméra
transistorisée telle que le modèle TN2500 CID (charge injec-
tion device) de la General Electric Co., qui comprend un réseau plan et bi-axial d'éléments d'image comportant 244 éléments verticaux et 248 éléments horizontaux. Dans le mode
de réalisation préféré, on n'utilise que 236 des 248 rangées.
On obtient ainsi 57.584 éléments d'image, ou "pixels", par
image totale, chaque pixel mesurant 36x46 microns. La lectu-
re de l'image totale prend 30 millisecondes et chaque pixel a une résolution (qui exige 4 éléments d'information ou bits) de seize niveaux dans l'échelle des gris. Ainsi, la caméra de télévision produit des données numériques à la vitesse de 57.584 pixels 4 bits =76 éaîssc
millisecondes -pixl = 7,68 mégabits/sec.
L'ensemble interface/DMA 20 est représenté à la figure 2 sous la forme d'un schéma fonctionnel par blocs et il est
représenté schématiquement à la figure 3. L'ensemble inter-
face/DMA remplit deux fonctions séparées. Il accumule quatre pixels de 4 bits pour former un mot de 16 bits (2 multiplets ou bytes) et il effectue l'adressage direct vers la mémoire RAM 30. Il réalise également toute la synchronisation entre les données vidéo et la barre multibus 90. L'ensemble interface/DMA 20 a la possibilité d'adresser jusqu'à 1 mégabyte en mémoire, de transférer jusqu'à 128.000 bytes au
cours d'une unique salve de transfert, et il peut fonction-
ner à des vitesses de transfert pouvant atteindre 10 méga-
bytes à la seconde. La vitesse de transfert minimale est de 2 mégabytes à la seconde. Ainsi, l'ensemble interface/DMA-20 peut traiter toute la gamme de résolution et de sensibilité
du détecteur.
La mémoire statique à grande vitesse RAM 30 est repré-
sentée sur le diagramme fonctionnel par blocs de la figure 4 et schématiquement sur la figure 5. La mémoire RAM 30 a un espace d'adressage d'un mégabyte qui lui permet de recevoir en temps réel la sortie totale de la caméra de télévision 10. Le temps du cycle de mise en mémoire de la mémoire RAM est, dans le pire des cas, de 100 nanosecondes et elle
peut lire/écrire soit 8 ou 16 bits par cycle en tout empla-
cement dans l'espace d'adressage d'un mégabyte.
Le processeur 40 à haute performance et orienté par la barre omnibus est représenté sous la forme d'un schéma fonctionnel par blocs sur la figure 6 et schématiquement à la figure 7. Le processeur 40 est conçu pour accepter le code de programme et des données de la barre multibus 90 et pour exécuter le programme à une vitesse d'horloge de huit à dix mégahertz. Le processeur 40 effectue les calculs à
grande vitesse sur les données contenues dans la mémoire 30.
Le calculateur 50 du système peut être un microcalcula-
teur Intel SBC 86/12 basé sur le microprocesseur Intel 8086 de 16 bits. Lorsque l'image a été mise dans la mémoire 30, la majeure partie du traitement est effectuée au moyen du calculateur 50. Comme noté précédemment, le calculateur 50
effectue les tâches de surveillance concernant la communi-
cation en série, le traitement entrée/sortie de la gestion de la mémoire, l'acquisition des données et l'affichage. Les codes de programme qui sont internes au calculateur 50 sont
ceux qui sont nécessaires pour effectuer une série de trai-
tements vidéo comprenant la reconnaissance de motifs et la mesure sans contact. Le logiciel est mis en mémoire dans des mémoires mortes programmables et effaçables (EPROM) faisant partie du calculateur 50. Les figures 7A à 7H sont des tableaux synoptiques de programmes quand on applique le système d'inspection vidéo selon la présente invention à
l'inspection d'étiquettes.
Le terminal de commande par opérateur 60 est représenté à la figure 1 et permet à l'opérateur de communiquer avec le calculateur 50. Le terminal de commande par opérateur 60 peut être tout terminal standard RS232C tel qu'un terminal Data General Dasher. Le terminal de commande par opérateur comprend un clavier et un tube à rayons cathodiques ou
une imprimante à clavier. Le terminal de commande 60 commu-
nique avec le calculateur 50 et permet par exemple d'effec-
tuer des changements de paramètres dans le logiciel.
Le circuit à dessiner des graphiques 70 est relié par un interface à la barre multibus 90 et transforme les données en un format convenant à l'affichage sur le moniteur de télévision 80. Dans le mode de réalisation préféré, le circuit à dessiner des graphiques 70 produit une sortie vidéo composite dans l'échelle des gris. Le circuit à dessiner des graphiques 70 peut être un contrôleur modèle RGB-256 à tube à rayons cathodiques à seize couleurs de gris et à tableau unique fabriqué par Matrox Lectronic Systems, Ltd, Montréal, Quebec, Canada. Le circuit à dessiner des graphiques RGB-256 est compatible avec le système à barre omnibus standard Intel SBC. Le moniteur de télévision 80
peut être tout moniteur de télévision standard.
La barre multibus 90 est relié par des interfaces à divers éléments de barre omnibus, c'est-à7-dire des maîtres, des esclaves et des esclaves intelligents. Un maître de barre omnibus est tout module ayant la capacité de commander
la barre omnibus. Le maître exerce cette commande en acqué-
rant la barre omnibus par une logique d'échange de barre
omnibus, puis engendre des signaux d'instruction, des si-
gnaux d'adresse et des adresses de mémoire. De nombreux-
modules peuvent constituer des maîtres de barres omnibus. Le type de base le plus courant de maître de barre omnibus est
le module Intel MD-800 CPU (pour unité de traitement centra-
le) et comprenant un processeur et une logique d'échange de barres omnibus. Parmi des maîtres-plus complexes, on peut citer les microcalculateurs Intel SBC 80/20, Intel SBC
/30 et Intel SBC 86/12.
Un autre type de module pouvant constituer un interface avec la barre multibus est l'esclave de barre omnibus. Un esclave de barre omnibus décode les lignes d'adresse et agit sur les signaux d'instruction provenant des maîtres de barres omnibus. Les esclaves de barres omnibus, ne sont pas
capables de commander la barre multibus. Des exemples d'es-
claves de barres omnibus sont constitués par des registres
d'entrée/sortie et des mémoires.
Le troisième type de module pouvant constituer un inter-
face avec la barre multibus est l'esclave intelligent.
L'esclave intelligent a les attributs d'un module esclave du
fait qu'il décode les adresses et agit sur les ordres pro-
venant des modules maîtres. Cependant, l'esclave intelligent contient un microprocesseur programmé avec un logiciel ou un programme particulier et il est utilisé pour commander la mémoire sur panneau et l'entrée/sortie mais non la barre multibus. Dans la terminologie des éléments de barre omnibus, l'ensemble interface/DMA, la mémoire RAM 30 et le circuit à dessiner des graphiques 70 sont des modules esclaves alors que le processeur 40 est un module esclave intelligent et le
calculateur 50 un module maitre.
Comme représenté à la figure 1, les signaux passant par la barre multibus 90 comprennent des lignes de données, des
lignes de commande et des lignes d'adresse et d'inhibition.
Les lignes de données comprennent seize lignes de données bidirectionnelles, soit de DATO/ à DATF/ dans la notation hexadécimale. Les lignes de commande comprennent les signaux
d'horloge, d'instructions, d'acceptation et d'initialisa-
tion. Les signaux d'horloge sont les suivants: "horloge
constante" (CCLK/) et "horloge de barre omnibus" (BCLK/).
Les instructions sont les suivantes: "écriture mémoire" (MWTC/), " lecture mémoire" (MRDC/), "écriture entrée/ sortie" (IOWC/) et "lecture entree/sortie" (IORC/). Le signal d'instruction d'acceptation est: "reconnaissance transfert" (XACK/) alors que l'instruction d'initialisation est "initialisation" (INIT/). Les lignes d'adresse vont de l'ADRO/ à l'ADR13/ (0-9, A-F, 10-13), alors que les lignes d'inhibition comprennent l'INH1/ et l'INH2/. La commande de
byte est BHEN/.
Si on se réfère à la figure 2, tous les mots de -commande du DMA sont acceptés sur le bord arrière du CCLK/. Les ordres sont effectués ou les données sont chargées 30 nanosecondes après la reconnaissance de l'adresse. Le démarrage du DMA s'effectue sur le bord avant suivant du
BCLK/. Un XACK/ est engendré par le DMA après quatre impul-
sions CCLK/ suivant la reconnaissance de l'adresse.
La caméra de télévision 10 peut être utilisée soit sur
le mode "séquentiel 122" soit sur le mode "séquentiel 244".
Dans le mode "séquentiel 122" on n'utilise que 122 lignes comprenant chacune 236 pixels. Dans le mode "séquentiel 244", qui est le mode de résolution le plus élevé de la
caméra, on utilise 244 lignes comprenant chacune 236 pixels.
Le mode de fonctionnement de la caméra est indiqué par une sortie appropriée de la logique 216 du mode de fonctionnement de la caméra. Dans le mode de réalisation préféré, on
utilise le mode "séquentiel 244".
L'ensemble interface/DMA utilise trois signaux de rythme
provenant de la caméra. Ceux-ci sont des signaux de synchro-
nisation verticale, d'interruption de synchronisation et d'horloge 5x. Ces trois signaux sont représentés à la figure 2 sous forme d'entrées pour le dispositif de rythme 204 de synchronisation de la caméra. Le signal d'interruption de synchronisation est un signal logique qui monte quand la
donnée valable est présente sur les lignes DAT4 à DAT7.
L'impulsion de synchronisation verticale apparaît au commen-
cement de chaque champ de données, deux champs formant une
image. Dans le mode "séquentiel 244", l'impulsion de synchro-
nisation verticale revient toutes les 33,32 millisecondes.
Le signal d'horloge 5x est de 22,5 mégahertz et un nouveau pixel de 4 bits apparaît sur les lignes DAT 4 à DAT 7 toutes
les 5 impulsions d'horloge (toutes les 222 nanosecondes).
Ainsi, un mot de 16 bits (2 bytes) est transféré toutes les
888 nanosecondes et il y a 62 transferts de mot par ligne.
L'ensemble interface/DMA 20 est représenté à la figure 2 sous forme d'un schéma fonctionnel par blocs, et il comprend un élément tampon d'entrée 201, un fichier registre 202, une
logique de rythme 203, un dispositif de rythme 204 de syn-
chronisation de la caméra, une logique de comptage de pixels 205, un dispositif d'égalisation lecture/écriture 206, une logique de lecture de mot 207, une logique d'écriture de mot 208, une logique d'écriture de rythme 209, un registre de transfert de longueur 210, un registre d'adresse 211, une logique codage interruption 212, une logique de décodage d'adresses 213, un dispositif d'excitation de barre omnibus 214, un élément tampon de sortie 215 et une logique de mode de fonctionnement de caméra 216. L'ensemble interface/DMA 20 est également représenté schématiquement à la figure 3. Bien que cela ne soit pas nécessaire pour la compréhension de la présente invention, on décrira cependant le rapport entre le schéma fonctionnel par blocs de la figure 2 et le diagramme
schématique de la figure 3. Le technicien qualifié compren-
dra que du fait que l'ensemble interface/DMA est constitué à partir de "puces" à circuit intégré multifonctionnel, dont chacune peut contenir un certain nombre de circuits séparés, une "puce" quelconque de la figure 3 peut faire partie de
plusieurs blocs fonctionnels différents de la figure 2.
L'élément tampon 201 comprend U14 et U15. Le fichier registre 202 comprend U7 à UIO. La logique de rythme 203 comprend U2, U20 et U22. Le dispositif de rythme 204 de la synchronisation de la caméra comprend Ut et U2. La logique de comptage de pixels 205 comprend Ut, U3, U4 et Ull. Le disposiitf d'égalisation lecture/écriture 206 comprend U5, U6 et U70 à U72. La logique de lecture de mots 207 comprend
U5 alors que la logique d'écriture de mots 208 comprend U6.
La logique d'écriture de rythme 209 comprend U13, U18 à U21, U55, U56 et U100. Le registre de transfert de longueur 210 comprend U32 à U35. Le registre d'adresse 211 comprend U27 à
U31. La logique codage interruption 212 comprend U41 et U16.
La logique de décodage d'adresse 213 comprend U38 à U41, U53
et U54. Le dispositif d'excitation de barre omnibus d'adres-
se 214 comprend U45 à U48. L'élément tampon de données 215
comprend U49 à U52.
L'ensemble interface/DMA 20 est traité par le calcula-
teur 50 comme un dispositif d'entrée/sortie (I/O). L'adresse de base peut être sélectionnée par un commutateur entre OOOOH et 0090H. En fonctionnement, IOWC/ est mis en mémoire
tampon et décodé par la logique de décodage d'adresses 213.
Le bloc DMA répond à toute adresse correctement décodée dans
son instruction appliquée avec un XACK/ au calculateur 50.
Le calculateur 50 réagit au XACK/ en libérant 1'IOWC/ et le bloc DMA est alors en condition pour fonctionner sur un
autre IOWC/.
L'instruction établie pour le bloc DMA comprend les quatre instructions d'écriture d'entrée/sortie I/O suivantes:
(1) Remettre l'interruption à l'état initial (RST INT) -
L'ordre de remise de l'interruption à l'état initial est produit par la logique de décodage d'adresses 213 en réponse
à un IOWC/ à l'adresse 00'x'OH du calculateur 50 par l'in-
termédiaire de la barre multibus 90. Aucune donnée n'est
nécessaire pour produire un ordre de remise de l'interrup-
tion à l'état initial.
(2) Transférer le chargement de longueur (XFER LNTH LD)
- L'ordre de transfert de chargement de longueur est pro-
duit par la logique de décodage d'adresses 213 en réponse à un IOWC/ à l'adresse 00'x'2H du calculateur 50 et il est présenté à la fois au registre de transfert de longueur 210 et au registre d'adresse 211. L'ordre de transfert de char- gement de longueur provoque le transfert du nombre de mots
qui doivent être lus dans le registre de transfert de lon-
gueur 210.
(3) Charger l'adresse de démarrage (STADR LD) - L'ordre de chargement d'adresse de démarrage est produit par la logique de décodage d'adresse 213 en réponse à un IOWC/ à l'adresse 00'x'4H provenant du calculateur 50. L'ordre de chargement d'adresse de démarrage déclenche la lecture des 16 bits d'ordre élevé de l'adresse de démarrage de 20 bits dans l'adresse 00'x'4H. Cette adresse est alors décalée vers la gauche de 4 bits de manière que toutes les adresses de
démarrage soient situées sur des limites paires de 16 bytes.
(4) Démarrage du transfert (GO) - L'ordre de démarrage
du transfert est produit par la logique de décodage d'adres-
ses 213 en réponse à un IOWC/à l'adresse 00'x'6H. L'ordre de démarrage du transfert parvient à la logique de rythme 203 quand un signal de validation est produit et valide ou habilite l'ensemble interface/DMA 20. Sur le bord approprié de l'impulsion d'horloge de barre omnibus qui est reçue par la logique de rythme 203 en provenance de la barre multibus , un signal d'occupation BUSY/ est produit par la logique de rythme 203 et l'ensemble interface/DMA 20 commence le transfert dés données sur l'impulsion de synchronisation
verticale suivante provenant de la caméra 10.
Le bloc interface capture les quatre bits les plus significatifs des données provenant de la caméra 10 et les organise en des mots de 16 bits (2 bytes). Quand un mot a été formé, une instruction MWTC/ est envoyée à la mémoire RAM 30 et la donnée est transférée à la mémoire 30 par la barre multibus 90. Lors de la réception d'une instruction XACK/ de la mémoire RAM 30, l'interface retire l'adresse et la donnée de la barre multibus 90, décrémente le registre de
transfert de longueur 210, et incrémente le registre d'a-
dresses 211 deux fois. L'interface conserve également la trace du nombre de "pixels" qu'il a reçu de la caméra de télévision 10 sur une ligne horizontale quelconque. A la fin de chaque ligne, le nombre de "pixels" reçus de la caméra est contrôlé, et si nécessaire des transferts additionnels sont effectués vers la mémoire 30 de manière qu'il y ait égalisation des mots sortis et des mots entrés pour chaque
ligne. Dans le mode de réalisation préféré, le bloc inter-
face transfère un mot de 16 bits dans la mémoire RAM 30 en nanosecondes. Ceci comprend toutes les fonctions de "gestion" concernant les registres et les fonctions de rythme nécessaires aux circuits compatibles avec la barre multibus.
Le bord montant de l'impulsion de synchronisation verti-
cale qui apparait une fois pour chaque trame est pris au moment t = 0. Si un signal d'habilitation est présenté par la logique de rythme 203 à un dispositif de rythme 204 de synchronisation de la caméra, le transfert commence. Quatre bits de données sont chargés dans l'un des 4 x 4 registres constituant le fichier registre 202. Comme déjà mentionné précédemment, le fichier registre 202 comprend les registres U7 à U10. Le premier "pixel" (4 bits) est chargé par exemple au niveau zéro du registre U7. Les second, troisième et quatrième pixels sont chargés au niveau 0 des registres U8, U9 et U10 respectivement. Les cinquième, sixième, septième et huitième pixels sont chargés au niveau 1 des registres U7, U8, U9 et U10 respectivement. La logique de lecture de mots 207 (compteur U5) contrôle quel emplacement de mot sera
chargé et elle est incrémentée après chaque quatrième pixel.
Quand le transfert des données commence, les niveaux zéro des registres U7, U8, U9 et U10 sont lus en parallèle pour former le premier mot de 16 bits (2 bytes). Le second mot est transféré par la lecture en parallèle du niveau 1 des registres U7 à U10. Les vitesses élevées du transfert des données sont obtenues par chargement séquentiel des données dans un niveau des registres U7 à U10 alors qu'il y a lecture simultanée des données en parallèle dans un autre
niveau des quatre registres.
Quand le quatrième pixel a été chargé dans le fichier registre 202, un signal XFER REQ est engendré dans la logique d'écriture de rythme 209 (U13, broche 5) et utilisé pour valider le dispositif d'excitation de barre omnibus d'adresses 214. Après un retard approprié, une impulsionMWTC/ est envoyée à la barre multibus 90 par la logique d'écriture de rythme 209. Quand la mémoire RAM 30 a accepté la donnée,un signal XACK/ est envoyé à la barre omnibus et décodé par la logique d'écriture de rythme 209 qui provoque le retrait de l'adresse et de la donnée de la barre omnibus de même que l'instruction MWTC/. Le registre de transfert de longueur 210 est décrémenté et le registre d'adresses 211 est mis deux fois en mémoire annexe pour être conforme au
mode de fonctionnement du transfert des mots.
A la fin de chaque ligne horizontale et s'il ne reste pas de mots dans le fichier registre 202, les compteurs U5 et U6 du dispositif d'égalisation de lecture/écriture 206
seront égaux. Si les compteurs ne sont pas égaux, des trans-
ferts successifs sont effectués jusqu'à ce qu'ils parvien-
nent à égalité. En ce point, aucun transfert supplémentaire n'est effectué pour cette ligne. Le transfert des données continue jusqu'à ce qu'un signal de -longueur zéro soit engendré par le registre de transfert de longueur 210. A ce moment, la commande de la barre omnibus est abandonnée et le bloc interface est déshabilité. Le calculateur 50 émet une instruction RST INT et reprend la commande de la barre
omnibus.
Si on se réfère à la figure 4, la mémoire RAM 30 com-
prend un matériel 301 de commande de barre omnibus, des dispositifs tampons lecture/écriture 302, un réseau de mémoire 303, une logique de décodage d'adresses 304 et des
dispositifs de sélection par sauts de blocs d'adresses 305.
Le réseau de mémoire 303 comprend de préférence une série de 64 "pages", chaque page comprenant 16 K bytes de 8 bits de
mise en mémoire. Le matériel 301 de commande de barre omni-
bus effectue la synchronisation entre la barre omnibus et le réseau de mémoire 303. La logique de décodage d'adresses 304 détermine si l'adresse apparaissant sur la barre omnibus correspond à celle du réseau de mémoire 303. Le dispsitif de
sélection par sauts de blocs d'adresses 305 détermine l'a-
dresse de base pour chaque page (bloc de 16K bytes) de l'espace d'adresse du réseau de mémoire 303. Les dispositifs
tampons lecture/écriture 302 mettent en mémoire intermédi-
aire des données entre le réseau de mémoire 303 et la barre omnibus en réponse à un signal de validation produit par la logique de décodage d'adresses 304. Si on se réfère brièvement à la figure 5 qui est un diagramme schématique d'une "page" de la mémoire RAM 30, les référence U53 à U58 désignent les dispositifs tampons-lecture/ écriture alors que U2 à U9, U10 à U17, U20 à U27 et U28 à U35 comprennent 32 puces logiques Intel 2147-3 de 4K par 1 bit, déterminant une capacité de mise en mémoire de 16 K
bytes de 8 bits.
Si on se réfère à la figure 6, le processeur 40 orienté par la barre omnibus comprend un microprocesseur (CPU) 401 constitué de préférence par un microprocesseur Intel 8086 de 16 bits. Le processeur 40 comprend également un générateur d'horloge 402, un décodeur d'état 403, un verrou d'adresse
404, un arbitre de barre omnibus 405, un disposiitf d'exci-
tation de barre omnibus d'adresses 406, un dispositif d'ex-
citation de barre omnibus de données 407, un décodeur d'in-
structions de barre omnibus 408, des dispositifs d'interrup-
tion par sauts 409, un contrôleur d'interruption programma-
ble (PIC) 410, un décodeur à distance d'entrée/sortie I/O 411, un fichier registre boîte aux lettres 412, un registre de commande d'interruption 413, un décodeur d'adresse local d'entrée/sortie I/O 414, un décodeur d'adresses de mémoire 415, un dispositif tampon de données 416, une mémoire RAM à grande vitesse 417 et une mémoire morte programmabme (PROM)
à grande vitesse 418.
Le processeur 40 orienté par la barre omnibus est lui-
même un calculateur complet en ce sens qu'il comprend une
unité de traitement centrale à microprocesseur LSI (à minia-
turisation intégrale), une mémoire, un circuit d'interrup-
tion prioritaire de résolution et un dispositif d'arbitrage de barre omnibus. Le processeur 40 est appliqué à la barre
multibus et agit en tant que ressource de calcul asynchrone.
Dans la terminologie des barres multibus, le processeur 40 est un esclave intelligent. La configuration du processeur permet au microprocesseur 401 de fonctionner sur des codes et des données de programme à sa vitesse de calcul
maximale. De plus, le calculateur 50, qui dans la terminolo-
* gie des barres multibus est un module maître, peut adresser le processeur 40 et décharger et/ou charger les codes et/ou données de programme en vue du traitement asynchrone par le processeur 40 orienté par la barre omnibus. Le composant central du processeur 40 permettant ce type d'opération est
le fichier registre boîte aux lettres 412.
La réalisation pratique d'une partie importante du processeur 40 est identique à celle de l'Intel SBC 86/12 qui, comme déjà noté, utilise également un microprocesseur Intel 8086 de 16 bits. De ce fait, on ne décrira que les
régions nettement différentes de la disposition habituelle.
Le CPU 401 fonctionne normalement à une fréquence d'hor-
loge de 8 mégahertz, bien qu'il puisse être amené à fonc-
tionner jusqu'à 10 mégahertz. Toutes les fonctions de rythme opèrent à la fréquence totale de l'horloge, sans états
d' "attente".
La mémoire du processeur 40 a été organisée en deux
espaces d'adresses séparés. Les adresses 0 à 4095 compren-
nent une mémoire à semi-conducteur RAM à très haute vitesse 417 qui peut comprendre par exemple des dispositifs Intel 2147-3. Les adresses 1.019. 904 à 1.024.000 comprennent une mémoire EPROM à grande vitesse 418 qui peut comprendre par exemple des dispositifs Intel 2716-1. Le décodeur d'adresses de mémoire 415 établit obligatoirement un accès au panneau pour les deux groupes d'adresses identifiés ci-dessus et établit l'accès obligatoire à la barre omnibus pour toutes
les autres adresses. La communication en vue de l'initiali-
sation et du fonctionnement normal du processeur 40 est réalisée au moyen du fichier registre boite aux lettres 412 à deux ouvertures qui réagit à des ordres d'entréelsortie I/O, par l'intermédiaire des adresses sélectionnables par
sauts provenant du calculateur 50 de même que les instruc-
tions d'entrée/sortie I/O provenant du CPU 401. Ainsi, les communications de calculateur à calculateur sont réalisées par l'intermédiaire du fichier registre boîte aux lettres
412 qui peut comprendre par exemple quatre fichiers regis-
tres 74LS170 de 4 par 4.
L'instruction d'entrée/sortie I/O programmée est égale-
ment décodée en tant qu'adresses sur panneau ou hors panneau.
Cependant, les adresses du dispositif I/O sur panneau peu-
vent être sélectionnées par sauts de manière à éviter des conflits d'adresses du dispositif I/O avec d'autres disposi- tifs. Le processeur 40 comprend trois dispositifs I/O, à savoir: un contrôleur d'interruption programmable 410; un registre de commande d'interruption 413; et un fichier registre boîte aux lettres 412. A chaque dispositif I/O est alloué un bloc de quatre adresses, chaque adresse étant un nombre paire décalé par rapport à une adresse de base. Par
exemple, si l'adresse de base pour le contrôleur d'interrup-
tion programmable 410 est l'hexadécimal 40, les adresses
suivantes seront alors 42, 44, 46 et- 48 en hexadécimal.
Tous les accès du dispositif I/O qui ne sont pas dirigés sur le panneau sont dirigés vers la barre multibus. Tous les accès des mémoires orientées par la barre omnibus et d'entrée/ sortie I/O sont dirigés par un arbitrage "normal" de barre omnibus. On notera cependant que le CPU 401 peut, lorsqu'il est commandé par un programme particulier, 'bloquer"- la barre omnibus quand il a terminé son arbitrage et déterminer
des accès subséquents sans avoir à subir un arbitrage addi-
tionnel. Ceci permet les performances de passage les plus complètes endirection et en provenance de la barre omnibus,
quand cela est nécessaire. -
On peut également faire en sorte que le processeur 40 fonctionne comme un processeur esclave. Dans ces conditions, lors de la mise sous tension initiale et/ou lorsqu'il y a une instruction de rétablissement (RESET) provenant du
matériel, le programme particulier résidant dans le proces-
seur 40 détermine la configuration initiale du contrôleur d'interruption programmable 410 et l'initialisation de la
mémoire, des registres et de l'indicateur de pile. Le pro-
gramme particulier arrête alors le processeur 40. Le calcu-
lateur 50 monté sur la barre multibus adresse le fichier registre boîte aux lettres 412 et charge un vecteur de 16 bits dans le registre boite aux lettres. Lorsque le vecteur est chargé, une instruction d'interruption est envoyée au CPU 401. Le programme particulier résidant dans le processeur émet en sortie l'état arrêt (HALT) et effectue une lecture d'entrée/sortie I/O vers le fichier registre boîte aux lettres. L'adresse du lecteur de 16 bits est lue et utilisée pour constituer les 16 bits les plus significatifs dans une adresse de mémoire de 20 bits hors panneau. Cet emplacement de mémoire est le premier mot d'un bloc de commande de processeur (PCB). Le programme particulier résidant dans le processeur 40 a alors accès au PCB et lit et traite les mots de commande du processeur (PCW) contenus dans ce PCB. Les PCW envoient des instructions au processeur 40 pour qu'il remplisse l'une des trois fonctions suivantes: (1) " envoyer état", c'est-à-dire former et placer un mot d'état de processeur (PSW) dans un emplacement désigné de la mémoire, (2) " déplacer mots", c'est-à-dire déplacer des mots du programme et/ou des données soit de la mémoire du processeur vers la mémoire hors panneau (par exemple la mémoire RAM ) soit vice versa,
(3) "Exécuter", c'est-à-dire exécuter un code de pro-
gramme commençant à une adresse désignée.
Le PCB contient une liste de PCW dans une chaîne. Chaque
PCW peut être suivi par des mots de donnée appropriés.
Lorsqu'un PCW a été décodé et exécuté, une réponse d'inter-
ruption est envoyée si elle est ainsi codée. La réponse d'interruption est engendrée par le registre de commande
d'interruption 413. Le CPU 401 établit le niveau d'interrup-
tion approprié dans le registre de commande d'interruption 413 et ce niveau est couplé à la barre multibus au moyen
d'une instruction d'écriture d'entrée/sortie I/0 pour inter-
rompre le registre de commande.
Ce mode utilisé pour envoyer des instructions au proces-
seur 40 et utiliser le mécanisme d'interruption parallèle
permet d'atteindre de hautes performances, un calcul asyn-
chrone avec un minimum de surveillance et une souplesse maximale. En fonctionnement, les algorithmes de traitement d'image sont chargés dans la mémoire RAM 417 du processeur 40. Ces algorithmes sont exécutés sur des données de "pixels" stockées dans la mémoire RAM 30 et envoyées au processeur 40 par la barre multibus 90. Ainsi, le processeur 40 effectue un "traitement par réseaux" asynchrone et à grande vitesse des données stockées dans le réseau de mémoire 303 (figure 4). Les tableaux synoptiques de programmes destinés à être appliqués, selon la présente invention, à une inspection d'étiquettes, sont représentés aux figures 7A à 7H. On commence par placer une étiquette maître devant la caméra de télévision 10. La sortie de la caméra de télévision est alors structurée par l'ensemble interface/DMA 20 et stockée dans la mémoire RAM 30. Ensuite, l'étiquette maître est affichée sur le moniteur de télévision 80 en utilisant le
circuit à dessiner des graphiques 70. En variante, l'étiquet-
te matre peut être affichée au moyen d'une imprimante du
terminal de commande 60 pour opérateur. L'algorithme d'inspec-
tion particulier utilisé est alors choisi par l'opérateur.
Par exemple, l'algorithme peut concerner un calcul de sur-
face. En variante, l'algorithme peut consister en un calcul de ligne pondérée. Ensuite, l'opérateur détermine la "fenêtre" (partie du réseau de 244 x 236 pixels à inspecter) et le "mérite" (seuil) à utiliser pour l'opération d'inspection en cause. Le système est alors prêt à inspecter des étiquettes disposées par exemple sur des bouteilles à mesure qu'elles sortent d'une ligne de remplissage à grande vitesse. Comme dans le cas de l'étiquette maître, l'étiquette sujet est visionnée par la caméra de télévision 10 et la sortie de la
caméra de télévision est structurée par l'ensemble inter-
face/DMA 20 et stockée dans la mémoire RAM 30. On choisit la fenêtre et on utilise une routine de traitement d'image à grande vitesse au moyen du processeur 40 orienté par la barre omnibus. La routine choisie peut consister par exemple en des calculs de surface ou de lignes pondérées. Pour les deux routines, les pixels correspondants provenant des étiquettes maîtres et sujets et stockés dans la mémoire RAM 30 sont sélectionnés et transférés au processeur 40 o la valeur absolue de la différence d'intensité est calculée. On soustrait de cette valeur le décalage de bruit sélectionné,
pour compenser des interférences de fond.
Dans le cas de la routine de ligne pondérée, les W&Ihz différences pondérées sont accumulées au travers d'une ligne donnée. Le résultat de l'accumulation est alors comparé avec
le 'mérite" ou seuil choisi pour cette fenêtre. Si le résul-
tat accumulé est plus important que le-mérite, l'erreur est signalée. En supposant qu'il n'y ait pas d'erreur, les lignes successives de pixels sont traitées jusqu'à ce qu'une fenêtre soit terminée, moment auquel le système est prêt pour inspecter l'étiquette suivante ou la fenêtre suivante
destinée à cette étiquette.
-10 Dans le cas de la routine de surface, toutes les diffé-
rences non nulles de la totalité de la fenêtre sont accumu-
lées et comparées avec le mérite déterminé pour la fenêtre.
On comprendra que le mérite en cas d'une routine de surface soit normalement différent (mais pas supérieur) au mérite
d'une routine de ligne pondérée. Si les différences accumu-
lées pour la fenêtre sont plus importantes que le mérite prévu pour cette fenêtre, une erreur est signalée. Sinon, le
système est prêt à traiter l'étiquette suivante ou la fenê-
tre suivante destinée à cette étiquette.
Auusi bien dans les routines de surface que de ligne pondérée, les différences entre les pixels correspondants peuvent être indiquéesà un opérateur par une imprimante au terminal 60 ou sur le moniteur de télévision 80, pour que dans le cas o il y a signalisation d'erreur, l'opérateur puisse voir la cause de l'erreur et accepter ou rejeter
l'étiquette en fonction de l'importance de cette erreur.
L'invention n'est pas limitée au mode de réalisation
représenté et décrit en détail à titre d'exemple, car diver-
ses modifications peuvent y être apportées sans sortir de
son cadre.
Claims (61)
1. Système d'inspection vidéo, caractérisé en ce qu'il comprend: (a) une caméra de télévision utilisée pour produire des images vidéo numériques d'un sujet; (b) un interface relié à la caméra de télévision pour structurer ladite donnée numérique, cet interface comprenant un canal d'accès direct à la mémoire; (c) une mémoire vive ou à accès libre et grande vitesse reliée à cet interface au moyen d'une barre multibus pour stocker lesdites-données numériques; (d) un processeur orienté par barre omnibus, relié audit interface et à ladite mémoire au moyen de la barre multibus
en vue d'effectuer un traitement à grande vitesse des don-
nées numériques stockées dans la mémoire à accès libre; (e) un calculateur relié audit interface, à ladite mémoire et audit processeur au moyen de la barre multibus, en vue de commander le fonctionnement du système; et (f) un terminal relié au calculateur pour permettre à un
opérateur de communiquer avec ce calculateur.
2. Système d'inspection vidéo selon la revendication 1, caractérisé en ce que la caméra de télévision comprend un réseau bi-axial d'éléments d'image, chaque élément d'image ayant une résolution d'au moins seize niveaux dans l'échelle
des gris.
3. Système d'inspection vidéo selon la revendication 2, caractérisé en ce que la caméra de télévision produit des données numériques à la vitesse d'au moins sept mégabits à
la seconde.
4. Système d'inspection vidéo selon la revendication 2, caractérisé en ce que ledit réseau bi-axial comprend plus de
cinquante mille éléments d'image.
5. Système d'inspection vidéo selon la revendication 1,
caractérisé en ce que le calculateur comprend un micropro-
cesseur à 16 bits.
6. Système d'inspection vidéo selon la revendication 1, caractérisé en ce que le terminal comprend un terminal
RS232C.
7. Système d'inspection vidéo selon la revendication 1, caractérisé en ce qu'il comprend en outre:
(a) un circuit à dessiner des graphiques relié à l'inter-
face, à la mémoire, au processeur et au calculateur au moyen de la barre multibus; et (b) un moniteur de télévision relié audit circuit à dessiner des graphiques en vue d'afficher l'information
produite par ledit système d'inspection vidéo.
8. Système d'inspection video selon la revendication 1, caractérisé en ce que la mémoire à accès libre comprend des moyens pour stocker une quantité de multiplets ou bytes de
données dont l'ordre de grandeur est d'au moins un million.
9. Système d'inspection vidéo selon la revendication 8, caractérisé en ce que la mémoire à accès libre comprend une série d'au moins soixante pages et en ce que chaque page comprend des moyens pour stocker une quantité de bytes de 8
bits dont l'ordre de grandeur est d'au moins soixante mille.
10. Système d'inspection vidéo selon la revendication 1, caractérisé en ce que la mémoire à accès direct comprend: (a) un réseau de mémoire comprenant une série de pages; (b) un circuit à barre omnibus de commande relié entre le réseau de mémoire et la barre multibus pour établir la synchronisation entre la barre multibus et le réseau de mémoire; (c) une logique de décodage d'adresses reliée entre le réseau de mémoire et la barre multibus en vue de déterminer si les adresses sur ladite barre omnibus correspondent aux adresses existant dans ledit réseau de mémoire; (d) un circuit de sélection de bloc d'adresses relié à la logique de décodage d'adresses en vue de déterminer l'adresse de chaque page dans le réseau de mémoire, et (e) des dispositifs tampons lecture/écriture reliés entre le réseau de mémoire et la barre multibus, et à ladite logique de décodage d'adresses, pour mettre en mémoire annexe la donnée entre le réseau de mémoire et la barre
omnibus en réponse à un signal d'habilitation ou de valida-
tion produit par ladite logique de décodage d'adresses.
11. Système d'inspection vidéo selon la revendication , caractérisé en ce que le réseau de mémoire comprend des moyens pour stocker une quantité de bytes de données dont
l'ordre de grandeur est d'au moins un million.
12. Système d'inspection vidéo selon lune des revendica-
tions 10 et 11, caractérisé en ce que le réseau de mémoire comprend au moins soixante pages et en ce que chaque page comprend des moyens pour stocker une quantité de bytes de 8 bites dont l'ordre de grandeur est d'au moins soixante mille.
13. Système d'inspection vidéo selon la revendication 12, caractérisé en ce que chaque page comprend au moins
trente-deux éléments logiques de 4K par 1 bit.
14. Système d'inspection vidéo selon la revendication 1, caractérisé en ce que le processeur comprend une unité de traitement centrale à microprocesseur destinée à effectuer
des. opérations de traitement de données.
15. Système d'inspection vidéo selon la revendication
14, caractérisé en ce que le microprocesseur est un micro-
processeur à 16 bits.
16. Système d'inspection vidéo selon la revendication 14, caractérisé en ce que le microprocesseur comprend en outre une mémoire, un circuit d'interruption prioritaire de résolution et une logique d'arbitrage de priorité de barre omnibus.
17. Système d'inspection vidéo selon la revendication 16, caractérisé en ce que la mémoire du processeur comprend à la fois une mémoire à semi-conducteur RAM à très grande
vitesse et une mémoire PROM à grande vitesse.
18. Système d'inspection vidéo selon la revendica-
tion 16, caractérisé en ce que le processeur comprend en
outre un fichier registre boîte aux lettres à deux ouver-
tures en vue d'un stockage temporaire d'une donnée soit après qu'elle ait été reçue de la barre multibus, soit avant
qu'elle ait été placée sur cette barre multibus.
19. Système d'inspectionvidéo selon la revendication 18, caractérisé en ce que le fichier registre boîte aux lettres comprend au moins quatre fichiers registres de 4 par 4.
20. Système d'inspection vidéo selon l'une des revendi-
cations 16 et 18, caractérisé en ce qu'il comprend en outre un contrôleur d'interruption programmable pour assigner des priorités en vue d'interrompre des signaux reçus de la barre
multibus et de les présenter au microprocesseur.
21. Système d'inspection vidéo selon l'une des revendi-
cations 16 et 18, caractérisé en ce qu'il comprend en outre un registre de commande d'interruption destiné à présenter
sélectivement des signaux d'interruption à la barre multi-
bus.
22. Système d'inspection vidéo selon la revendication 1, caractérisé en ce que l'interface comprend des moyens pour transférer les données à la mémoire à accès libre à des vitesses de l'ordre de dix millions de multiplets ou bytes à
la seconde.
23. Système d'inspection vidéo selon l'une des revendi-
cations 1 et 22, caractérisé en ce que l'interface comprend
des moyens pour capter les quatre bits les plus significa-
tifs des données de chaque élément d'image et pour organiser lesdites données en mots de 16 bits en vue de leur transfert
à la mémoire à accès libre.
24. Système d'inspection vidéo selon la revendication 23, caractérisé en ce que les moyens pour organiser les données en mots de 16 bits comprend un fichier registre
fonctionnant selon le mode: premier entré, premier sorti.
25. Système d'inspection vidéo selon la revendication 24, caractérisé en ce que le fichier registre comprend quatre registres, chaque registre comprenant quatre niveaux de stockage, et chaque niveau comprenant des moyens pour
stocker quatre bits.
26. Système d'inspection vidéo selon la revendication , caractérisé en ce que le fichier registre comprend des moyens pour lire des groupes de données successifs de 4 bits correspondant à des éléments d'image successifs dans un niveau de l'un des quatre registres successifs et pour lire simultanément un mot de 16 bits dans un autre niveau de tous
les quatre registres.
27. Système d'inspection vidéo selon la revendication 23, caractérisé en ce que l'interface comprend des moyens pour surveiller le nombre d'éléments d'image numériques qui a été reçu de la caméra sur toute ligne horizontale et le nombre des éléments d'image qui ont été transférés à la
- 24 -
mémoire à accès libre.
28. Système d'inspection vidéo selon la revendication 27, caractérisé en ce que l'interface comprend en outre des moyens pour s'assurer que le nombre d'éléments d'image reçus de la caméra correspond au nombre d'éléments d'image trans-
mis à la mémoire, pour chaque ligne horizontale.
29. Système d'inspection vidéo, caractérisé en ce qu'il comprend (a) une caméra de télévision destinée à produire des
images vidéo numériques d'un sujet, cette caméra de télé-
vision comprenant un réseau bi-axial d'éléments d'image, chaque élément d'image ayant une résolution d'au moins seize niveaux dans l'échelle ples gris; (b) un interface relié à la caméra de télévision pour saisir et structurer les quatre bits les plus significatifs
de donnéescorrespondant à chaque élément d'image, cet inter-
face comprenant un canal d'accès direct à la mémoire; (c) une mémoire à accès libre à grande vitesse reliée audit interface au moyen d'un dispositif à barre multibus, cette mémoire à accès libre comprenant un réseau de mémoire comportant une série de pages pour stocker lesdites données numériques; (d) un processeur orienté par barre omnibus relié à l'interface et à la mémoire à accès libre au moyen de ladite barre multibus pour effectuer les traitements à grande vitesse des données numériques stockées dans ledit réseau de mémoire; (e) un calculateur relié à l'interface, à la mémoire à
accès libre et au processeur au moyen de ladite barre multi-
bus pour commander le fonctionnement du système; et (f) un terminal relié au calculateur et adapté pour
permettre à un opérateur de communiquer avec ledit calcula-
teur.
30. Système d'inspection vidéo selon la revendication 29, caractérisé en ce que ledit réseau bi-axial comprend plus de cinquante mille éléments d'image et en ce que la caméra de télévision produit des données numériques à la
vitesse d'au moins sept mégabits à la seconde.
- 25 -
31. Système d'inspection vidéo selon la revendication , caractérisé en ce que l'interface comprend des moyens pour transférer les données à ladite mémoire à accès libre à des vitesses de l'ordre de dix millions de multiplets ou bytes de 8 bits à la seconde.
32. Système d'inspection vidéo selon l'une dés reven-
dications 29 et 30, caractérisé en ce que ledit réseau de mémoire comprend au moins soixante pages et en ce que chaque page comprend des moyens pour stocker seize mille bytes
de 8 bits.
33. Système d'inspection vidéo selon la revendication 29, caractérisé en ce que la mémoire à accès libre-comprend (a) un circuit à barre omnibus de commande relié entre le réseau de mémoire et la barre multibus en vued'effectuer la synchronisation entre la barre multibus et le réseau de mémoire; (b) une logique de décodage d'adresses entre le réseau de mémoire et la barre multibus en vue de déterminer si les adresses sur ladite barre omnibus correspondent aux adresses dans ledit réseau de mémoire; (c) un circuit de sélection d'adresses de blocs relié à ladite logique de décodage d'adresses en vue de déterminer l'adresse de chaque page dans le réseau de mémoire; et (d) des éléments tampons lecture/écriture reliés entre le réseau de mémoire et la barre multibus, et à la logique de décodage d'adresses, pour mettre les données en mémoire annexe entre le réseau de mémoire et la barre omnibus en réponse à un signal d'habilitation produit par ladite
logique de décodage d'adresses.
34. Système d'inspection vidéo selon la revendication
29, caractérisé en ce que le calculateur comprend un micro-
processeur de 16 bits et en ce que le terminal comprend un
terminal RS232C.
35. Système d'inspection vidéo selon la revendication 29, caractérisé en ce qu'il comprend-en outre:
(a) un circuit à dessiner des graphiques relié à l'inter-
face, à la mémoire à accès libre, au processeur et au calcu-
lateur au moyen de ladite barre multibus; et
- 26 -
(b) un moniteur de télévision relié audit circuit à dessiner des graphiques pour afficher les informations
produites par ledit système d'inspection vidéo.
36. Système d'inspection vidéo selon la revendication 29, caractérisé en ce que le microprocesseur comprend une unité de traitement centrale à microprocesseur en vue d'effectuer les opérations de traitement de données, une mémoire, un circuit de résolution à interruption de priorité
et une logique d'arbitrage de barre omnibus. -
37. Système d'inspection vidéo selon la revendication 36, caractérisé en ce que le processeur comprend:
(a) un fichier registre boite aux lettres à deux ouver-
tures destiné à stocker temporairement la donnée soit après qu'elle ait été reçue de ladite barre multibus, soit avant qu'elle soit placée sur ladite barre multibus; (b) un contrôleur d'interruption programmable destiné à assigner des priorités pour interrompre les signaux de
ladite barre dudit multibus et les présenter au micropro-
cesseur de manière ordonnée; et (c) un registre de commande d'interruption destiné à présenter sélectivement les signaux d'interruption à la
barre multibus.
38. Système d'inspection vidéo selon la revendication 29, caractérisé en ce que lesdits moyens pour saisir et
structurer la donnée numérique comprennent un fichier regis-
tre fonctionnant selon le mode: premier entré, premier
sorti, comprenant quatre registres, chaque registre compre-
nant quatre niveaux de stockage, et chaque niveau comportant
des moyens pour stocker quatre bits.
39. Système d'inspection vidéo selon la revendication 38, caractérisé en ce que le fichier registre comprend des moyens pour lire des groupes successifs de données de 4 bits correspondant à des éléments d'image successifs dans un niveau de l'un desdits quatre registres successifs et pour lire simultanément un mot de 16 bits dans un autre niveau
de tous les quatre registres.
40. Système d'inspection vidéo selon la revendication 29, caractérisé en ce que l'interface comprend des moyens - 27 pour surveiller le nombre d'éléments d'image numériques qui ont été reçus de la caméra sur toute ligne horizontale quelconque et le nombre d'éléments d'image qui ont été transférés à la mémoire à accès libre et pour s'assurer que le nombre d'images reçues de la caméra correspond au nombre
d'images transmises à-la mémoire, pour chaque ligne horizon-
tale.
41. Procédé d'inspection vidéo, caractérisé en ce qu'il comprend les opérations suivantes: (a) former une image d'un maître sur une caméra de télévision, comprenant un réseau bi-axial d'éléments d'image; (b) produire une représentation vidéo numérique dudit maître; (c) saisir et structurer ladite représentation vidéo numérique dudit maître; (d) transférer ladite représentation numérique dudit maître à une mémoire; (e) stocker ladite représentation numérique dudit maître dans ladite mémoire; (f) sélectionner un algorithme d'inspection destiné à être utilisé pour l'opération d'inspection; (g) sélectionner une fenêtre à inspecter (h) sélectionner un seuil pour la fenêtre sélectionnée, (i) former une image d'un sujet sur ladite caméra; (j) produire une représentation vidéo numérique dudit sujet; (k) saisir et structurer ladite représentation vidéo numérique dudit sujet; (1) transférer ladite représentation numérique dudit sujet à ladite mémoire; (m) stocker ladite représentation numérique dudit sujet dans ladite mémoire; (n) comparer les éléments d'image correspondants dudit
maître et dudit sujet à l'intérieur de la fenêtre sélection-
née; et (o) déterminer si le résultat de la comparaison dépasse
le seuil sélectionné.
42. Procédé d'inspection vidéo selon la revendication 41,
- 28 -
caractérisé en ce qu'il comprend les opérations addi-
tionnelles suivantes: (a) afficher une image dudit maître; et
(b) afficher une image dudit sujet.
43. Procédé d'inspection vidéo selon la revendication
42, caractérisé en ce qu'il comprend l'opération addition-
nelle consistant à afficher toute différence entre ledit
maître et ledit sujet.
44. Procédé d'inspection vidéo selon la revendication 41, caractérisé en ce qu'il comprend l'opération additionnelle consistant à déclencher un dispositif avertisseur si le
résultat de la comparaison dépasse le seuil sélectionné.
45. Procédé d'inspection vidéo selon la revendication 41, caractérisé en ce que la détermination de dépassement du seuil s'effectue à la fin de chaque ligne horizontale à
l'intérieur de la fenêtre sélectionnée.
46. Procédé d'inspection vidéo selon la revendication 41, caractérisé en ce que la détermination de dépassement de
seuil s'effectue lorsque l'inspection de la fenêtre sélec-
tionnée est terminée.
47. Procédé d'inspection vidéo selon l'une des reven-
dications 41 à 46, caractérisé en ce que chaque élément d'image a une résolution d'au moins seize niveaux dans
l'échelle des gris.
48. Procédé d'inspection vidéo selon la revendication 47, caractérisé en ce que la représentation vidéo numérique est produite à la vitesse d'au moins sept mégabits à la seconde.
49. Procédé d'inspection vidéo selon la revendication
48, caractérisé en ce cue le transfert de ladite représenta-
tion numérique s'effectue à des vitesses de l'ordre de dix
millions de bytes de 8 bits à la seconde.
50. Procédé d'inspection vidéo selon la revendication 47, caractérisé en ce que ledit réseau bi-axial comprend au
moins cinquante mille éléments d'image.
51. Procédé d'inspection vidéo selon la revendication
41, caractérisé en ce que l'opération de saisie et de struc-
turation de ladite représentation vidéo numérique comprend le fait de:
- 29 -
(a) lire en succession des groupes de 4 bits de données correspondant à des éléments d'image successifs dans un niveau des quatre registres; et (b) lire simultanément un mot de 16 bits dans un autre niveau de tous les quatre registres.
52. Procédé d'inspection vidéo selon la revendication
47, caractérisé en ce que l'opération de saisie et de struc-
turation de ladite représentation vidéo numérique comprend le fait de: (a) lire successivement des groupes de 4 bits de données correspondant à des éléments d'image successifs dans un niveau de quatre registres; et -(b) lire simultanément un mot de 16 bits dans un autre
niveau de tous les quatre registres.
53. Procédé d'inspection vidéo selon la-revendication 41, caractérisé en ce que l'opération de transfert de la représentation numérique comprend le fait de s'assurer que, pour chaque ligne horizontale, le nombre d'éléments d'image numériques reçus de la caméra est égal au nombre d'éléments
d'image transférés à la mémoire.
54. Procédé d'inspection vidéo d'étiquettes, caractérisé en ce qu'il comprend les opérations suivantes: (a) former une image d'une étiquette maître sur une caméra de télévision ayant un réseau bi-axial d'éléments d'image, chaque élément d'image ayant une résolution à seize niveaux dans l'échelle des gris; (b) produire une représentation vidéo numérique de ladite étiquette maître; (c) saisir et structurer ladite représentation vidéo numérique de l'étiquette maître; (d) transférer ladite représentation numérique de l'étiquette maître à une mémoire;
(e) stocker ladite représentation numérique de l'éti-
quette maître dans ladite mémoire; (f) sélectionner un algorithme d'inspection destiné à être utilisé pour l'inspection de l'étiquette; (g) sélectionner une fenêtre à inspecter; (h) sélectionner un seuil pour la fenêtre à inspecter;
- 30 -
(i) former une image de l'étiquette sujet sur ladite caméra; (j) produire une représentation vidéo numérique de ladite étiquette sujet; (k) saisir et structurer ladite représentation vidéo numérique de ladite étiquette sujet;
(1) transférer ladite représentation numérique de l'éti-
quette sujet dans la mémoire; (m) stocker ladite représentation numérique de l'étiquette sujet dans ladite mémoire; (n) comparer les éléments d'image correspondants pour
les étiquettes maître et sujet à l'intérieur de la fenêtre.
55. Procédé d'inspection vidéo d'étiauettes selon la revendication 54, caractérisé en ce qu'il comprend les opérations additionnelles suivantes: (a) afficher une image de l'étiquette maître; et
(b) afficher une image de l'étiquette sujet.
56. Procédé d'inspection vidéo d'étiquettes selon la
revendication 55, caractérisé en ce qu'il comprend l'opéra-
tion additionnelle consistant à afficher toute différence
existant entre l'étiquette maître et l'étiquette sujet.
57. Procédé d'inspection vidéo d'étiquettes selon la
revendication 54, caractérisé en ce qu'il comprend l'opéra-
tion additionnelle consistant à déclencher un système avertisseur si le résultat de ladite comparaison dépasse le
seuil sélectionné.
58. Procédé d'inspection vidéo d'étiquettes selon la revendication 55, caractérisé en ce que la détermination de dépassement de seuil s'effectue à la fin de chaque ligne
horizontale à l'intérieur de la fenêtre sélectionnée.
59. Procédé d'inspection vidéo d'étiquettes selon la revendication 55, caractérisé en ce que la détermination de dépassement de seuil s'effectue lorsque l'inspection de la
fenêtre sélectionnée est terminée.
60. Procédé d'inspection vidéo selon l'une des reven-
dications 41 et 54, caractérisé en ce que l'opération de comparaison d'éléments d'image correspondants comprend le fait de déterminer la valeur absolue de la différence en - 31 intensité pour chaque paire d'éléments d'image à l'intérieur
de la fenêtre sélectionnée.
61. Procédé d'inspection vidéo selon la revendication , caractérisé en ce qu'il comprend l'opération additionnelle consistant à soustraire le décalage de bruit sélectionné
de la valeur absolue.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US06/148,451 US4344146A (en) | 1980-05-08 | 1980-05-08 | Video inspection system |
Publications (2)
Publication Number | Publication Date |
---|---|
FR2486342A1 true FR2486342A1 (fr) | 1982-01-08 |
FR2486342B1 FR2486342B1 (fr) | 1986-09-26 |
Family
ID=22525832
Family Applications (4)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8109037A Expired FR2486342B1 (fr) | 1980-05-08 | 1981-05-06 | Systeme et procede d'inspection video |
FR8115621A Granted FR2485785A1 (fr) | 1980-05-08 | 1981-08-12 | Memoire numerique a semi-conducteur a acces libre, a grande vitesse |
FR8115690A Granted FR2485768A1 (fr) | 1980-05-08 | 1981-08-13 | Processeur oriente par barre omnibus |
FR8115721A Granted FR2485786A1 (fr) | 1980-05-08 | 1981-08-14 | Interface oriente par barre omnibus, situe entre une source de donnees video numeriques et une memoire |
Family Applications After (3)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
FR8115621A Granted FR2485785A1 (fr) | 1980-05-08 | 1981-08-12 | Memoire numerique a semi-conducteur a acces libre, a grande vitesse |
FR8115690A Granted FR2485768A1 (fr) | 1980-05-08 | 1981-08-13 | Processeur oriente par barre omnibus |
FR8115721A Granted FR2485786A1 (fr) | 1980-05-08 | 1981-08-14 | Interface oriente par barre omnibus, situe entre une source de donnees video numeriques et une memoire |
Country Status (11)
Country | Link |
---|---|
US (1) | US4344146A (fr) |
JP (1) | JPS5719883A (fr) |
BE (1) | BE888742A (fr) |
BR (1) | BR8102784A (fr) |
CA (1) | CA1191939A (fr) |
DE (1) | DE3117870A1 (fr) |
FR (4) | FR2486342B1 (fr) |
GB (4) | GB2076199B (fr) |
IT (1) | IT1138306B (fr) |
MX (1) | MX149063A (fr) |
NL (1) | NL8102233A (fr) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998004081A2 (fr) * | 1996-07-23 | 1998-01-29 | Michail Atanassov Janov | Dispositif d'observation de l'audience televisee |
Families Citing this family (51)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4677680A (en) * | 1982-08-31 | 1987-06-30 | Dai Nippon Insatsu Kabushiki Kaisha | Method and device for inspecting image |
JPS5959397A (ja) * | 1982-09-29 | 1984-04-05 | オムロン株式会社 | 特徴点のラベリング装置 |
US4642813A (en) * | 1983-04-18 | 1987-02-10 | Object Recognition Systems, Inc. | Electro-optical quality control inspection of elements on a product |
SE448002B (sv) * | 1983-10-07 | 1987-01-12 | Asea Ab | Optisk uppmetning samt overvakning av vevda produkter vid maskinvevstolar |
US4613269A (en) * | 1984-02-28 | 1986-09-23 | Object Recognition Systems, Inc. | Robotic acquisition of objects by means including histogram techniques |
US4800431A (en) * | 1984-03-19 | 1989-01-24 | Schlumberger Systems And Services, Inc. | Video stream processing frame buffer controller |
US4628353A (en) * | 1984-04-04 | 1986-12-09 | Chesebrough-Pond's Inc. | Video measuring system |
US4580226A (en) * | 1984-04-06 | 1986-04-01 | Sanford H. Robbins | Random sampling system |
US4733360A (en) * | 1984-06-14 | 1988-03-22 | Dai Nippon Insatsu Kabushiki Kaisha | Device and method for inspecting card-like articles |
FI73329B (fi) * | 1984-08-29 | 1987-05-29 | Halton Oy | Anordning foer identifiering och registrering av flaskor och/eller flaskkorgar. |
DE3503032C2 (de) * | 1985-01-30 | 1994-04-07 | Gardner Denver Gmbh | Druckluftmotor für Druckluftschrauber |
DE3503826A1 (de) * | 1985-02-05 | 1985-08-29 | Walter 8970 Immenstadt Zschörnig | Einrichtung zur erfassung, speicherung und abfragung von optischer information sich bewegender objekte |
US4652204A (en) * | 1985-08-02 | 1987-03-24 | Arnett Edward M | Apparatus for handling hazardous materials |
JPS6252676A (ja) * | 1985-08-30 | 1987-03-07 | Minolta Camera Co Ltd | 画像処理装置 |
US4742556A (en) * | 1985-09-16 | 1988-05-03 | Davis Jr Ray E | Character recognition method |
US4713781A (en) * | 1985-09-19 | 1987-12-15 | Deere & Company | Grain damage analyzer |
JPS62130410A (ja) * | 1985-12-02 | 1987-06-12 | Mitsubishi Electric Corp | 数値制御装置 |
US4809308A (en) * | 1986-02-20 | 1989-02-28 | Irt Corporation | Method and apparatus for performing automated circuit board solder quality inspections |
US4811247A (en) * | 1986-05-20 | 1989-03-07 | Apco Technical Services, Inc. | Random selection system |
US4918627A (en) * | 1986-08-04 | 1990-04-17 | Fmc Corporation | Computer integrated gaging system |
US4800503A (en) * | 1986-09-19 | 1989-01-24 | Burlington Industries, Inc. | Method and apparatus for grading fabrics |
JPS63188247A (ja) * | 1987-01-30 | 1988-08-03 | Yokogawa Electric Corp | メモリ・アクセス装置 |
US5286154A (en) * | 1987-03-18 | 1994-02-15 | Electric Power Research Institute, Inc. | In bundle foreign object search and retrieval apparatus |
JPS63309844A (ja) * | 1987-06-12 | 1988-12-16 | Nippon Steel Corp | 非金属介在物の検査装置 |
US4760444A (en) * | 1987-07-22 | 1988-07-26 | Csd International, Inc. | Machine visual inspection device and method |
US4833383A (en) * | 1987-08-13 | 1989-05-23 | Iowa State University Research Foundation, Inc. | Means and method of camera space manipulation |
US4872051A (en) * | 1987-10-01 | 1989-10-03 | Environmental Research Institute Of Michigan | Collision avoidance alarm system |
US4882498A (en) * | 1987-10-09 | 1989-11-21 | Pressco, Inc. | Pulsed-array video inspection lighting system |
US5072127A (en) * | 1987-10-09 | 1991-12-10 | Pressco, Inc. | Engineered video inspecting lighting array |
US4972093A (en) * | 1987-10-09 | 1990-11-20 | Pressco Inc. | Inspection lighting system |
US5051825A (en) * | 1989-04-07 | 1991-09-24 | Pressco, Inc. | Dual image video inspection apparatus |
US4888812A (en) * | 1987-12-18 | 1989-12-19 | International Business Machines Corporation | Document image processing system |
US4975863A (en) * | 1988-06-16 | 1990-12-04 | Louisiana State University And Agricultural And Mechanical College | System and process for grain examination |
US4896278A (en) * | 1988-07-11 | 1990-01-23 | Northrop Corporation | Automated defect recognition system |
JPH02256430A (ja) * | 1989-03-29 | 1990-10-17 | Mitsubishi Electric Corp | 自動組立装置および方法 |
US5064043A (en) * | 1990-04-10 | 1991-11-12 | Cincinnati Incorporated | Vision system |
US5237519A (en) * | 1990-11-13 | 1993-08-17 | Harris Corporation | Semi-automated inspection and documentation system |
US5172005A (en) * | 1991-02-20 | 1992-12-15 | Pressco Technology, Inc. | Engineered lighting system for tdi inspection comprising means for controlling lighting elements in accordance with specimen displacement |
US5265129A (en) * | 1992-04-08 | 1993-11-23 | R. Brooks Associates, Inc. | Support plate inspection device |
US5305356B1 (en) * | 1992-05-14 | 1998-09-01 | Brooks Support Systems Inc | Inspection device |
US5300869A (en) * | 1992-07-30 | 1994-04-05 | Iowa State University Research Foundation, Inc. | Nonholonomic camera space manipulation |
DE4237207C1 (de) * | 1992-11-04 | 1993-11-25 | Kronseder Maschf Krones | Gefäßreinigungsmaschine mit Inspektionsvorrichtung |
US5416321A (en) * | 1993-04-08 | 1995-05-16 | Coleman Research Corporation | Integrated apparatus for mapping and characterizing the chemical composition of surfaces |
US5671440A (en) * | 1994-08-08 | 1997-09-23 | Eastman Kodak Company | Color image data reorientation and format conversion system |
DE19507447A1 (de) * | 1995-03-03 | 1996-09-05 | Vitronic Dr Ing Stein Bildvera | Verfahren und Schaltung zum Erfassen und Weiterleiten von Videobilddaten in einem PC |
US5887190A (en) * | 1995-05-15 | 1999-03-23 | Nvidia Corporation | System for determining from a command storing in a storage circuit an application program which has initiated the command to determine an input/output device address |
US6131817A (en) | 1998-10-09 | 2000-10-17 | Nbs Technologies, Inc. | Plastic card transport apparatus and inspection system |
US8385672B2 (en) * | 2007-05-01 | 2013-02-26 | Pictometry International Corp. | System for detecting image abnormalities |
US9262818B2 (en) | 2007-05-01 | 2016-02-16 | Pictometry International Corp. | System for detecting image abnormalities |
US10599944B2 (en) * | 2012-05-08 | 2020-03-24 | Kla-Tencor Corporation | Visual feedback for inspection algorithms and filters |
FR3066302B1 (fr) * | 2017-05-10 | 2019-07-05 | Universite de Bordeaux | Methode de segmentation d'une image tridimensionnelle pour la generation d'un modele de paroi du myocarde pour la detection d'au moins une zone de circulation electrique singuliere |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4166541A (en) * | 1977-08-30 | 1979-09-04 | E. I. Du Pont De Nemours And Company | Binary patterned web inspection |
US4173788A (en) * | 1976-09-27 | 1979-11-06 | Atmospheric Sciences, Inc. | Method and apparatus for measuring dimensions |
Family Cites Families (18)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
BE631568A (fr) * | 1962-04-27 | |||
US3636513A (en) * | 1969-10-17 | 1972-01-18 | Westinghouse Electric Corp | Preprocessing method and apparatus for pattern recognition |
US3868508A (en) * | 1973-10-30 | 1975-02-25 | Westinghouse Electric Corp | Contactless infrared diagnostic test system |
US4078253A (en) * | 1974-03-04 | 1978-03-07 | Kanebo Ltd. | Pattern generating system |
US4026555A (en) * | 1975-03-12 | 1977-05-31 | Alpex Computer Corporation | Television display control apparatus |
US3986000A (en) * | 1975-08-01 | 1976-10-12 | Recognition Equipment Incorporated | Logarithmically normalized cross-correlation bar-code reader |
US4041286A (en) * | 1975-11-20 | 1977-08-09 | The Bendix Corporation | Method and apparatus for detecting characteristic features of surfaces |
US4064534A (en) * | 1976-04-20 | 1977-12-20 | Leone International Sales Corporation | System for monitoring the production of items which are initially difficult to physically inspect |
DE2638138C3 (de) * | 1976-08-25 | 1979-05-03 | Kloeckner-Werke Ag, 4100 Duisburg | Vorrichtung zum Erkennen und Aussortieren fehlerhafter Packungen, die längs einer Förderstrecke transportiert werden |
DE2643809B2 (de) * | 1976-09-29 | 1980-10-09 | Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt | Verfahren zum Einjustieren eines Körpers |
US4135204A (en) * | 1977-06-09 | 1979-01-16 | Chesebrough-Pond's Inc. | Automatic glass blowing apparatus and method |
US4120049A (en) * | 1977-06-24 | 1978-10-10 | Scan-Optics, Inc. | Line memory |
US4181952A (en) * | 1977-11-21 | 1980-01-01 | International Business Machines Corporation | Method and means for minimizing error between the manual digitizing of points and the actual location of said points on an _electronic data entry surface |
JPS5474623A (en) * | 1977-11-28 | 1979-06-14 | Nippon Telegr & Teleph Corp <Ntt> | Coding processing system for video signal |
JPS5816219B2 (ja) * | 1978-06-29 | 1983-03-30 | 富士通株式会社 | 図形認識装置 |
US4232336A (en) * | 1978-09-18 | 1980-11-04 | Eastman Kodak Company | Inspection of elongated material |
US4224600A (en) * | 1979-03-26 | 1980-09-23 | The Perkin-Elmer Corporation | Arrays for parallel pattern recognition |
US4261018A (en) * | 1979-06-18 | 1981-04-07 | Bell Telephone Laboratories, Incorporated | Progressive image transmission |
-
1980
- 1980-05-08 US US06/148,451 patent/US4344146A/en not_active Expired - Lifetime
-
1981
- 1981-05-01 GB GB8113529A patent/GB2076199B/en not_active Expired
- 1981-05-05 IT IT21522/81A patent/IT1138306B/it active
- 1981-05-06 FR FR8109037A patent/FR2486342B1/fr not_active Expired
- 1981-05-06 BR BR8102784A patent/BR8102784A/pt unknown
- 1981-05-06 DE DE19813117870 patent/DE3117870A1/de not_active Ceased
- 1981-05-07 MX MX187171A patent/MX149063A/es unknown
- 1981-05-07 NL NL8102233A patent/NL8102233A/nl not_active Application Discontinuation
- 1981-05-08 JP JP7004881A patent/JPS5719883A/ja active Pending
- 1981-05-08 CA CA000377174A patent/CA1191939A/fr not_active Expired
- 1981-05-08 BE BE0/204742A patent/BE888742A/fr not_active IP Right Cessation
- 1981-08-12 FR FR8115621A patent/FR2485785A1/fr active Granted
- 1981-08-13 FR FR8115690A patent/FR2485768A1/fr active Granted
- 1981-08-14 FR FR8115721A patent/FR2485786A1/fr active Granted
-
1983
- 1983-11-11 GB GB838330161A patent/GB8330161D0/en active Pending
- 1983-11-11 GB GB838330162A patent/GB8330162D0/en active Pending
- 1983-11-11 GB GB838330175A patent/GB8330175D0/en active Pending
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4173788A (en) * | 1976-09-27 | 1979-11-06 | Atmospheric Sciences, Inc. | Method and apparatus for measuring dimensions |
US4166541A (en) * | 1977-08-30 | 1979-09-04 | E. I. Du Pont De Nemours And Company | Binary patterned web inspection |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO1998004081A2 (fr) * | 1996-07-23 | 1998-01-29 | Michail Atanassov Janov | Dispositif d'observation de l'audience televisee |
WO1998004081A3 (fr) * | 1996-07-23 | 1998-06-04 | Michail Atanassov Janov | Dispositif d'observation de l'audience televisee |
Also Published As
Publication number | Publication date |
---|---|
BR8102784A (pt) | 1982-01-26 |
FR2486342B1 (fr) | 1986-09-26 |
IT8121522A0 (it) | 1981-05-05 |
FR2485785A1 (fr) | 1981-12-31 |
FR2485786B1 (fr) | 1984-11-23 |
GB2076199B (en) | 1984-10-03 |
DE3117870A1 (de) | 1982-02-04 |
GB8330162D0 (en) | 1983-12-21 |
BE888742A (fr) | 1981-08-28 |
FR2485768B3 (fr) | 1983-06-10 |
FR2485786A1 (fr) | 1981-12-31 |
NL8102233A (nl) | 1981-12-01 |
FR2485785B3 (fr) | 1983-06-10 |
GB2076199A (en) | 1981-11-25 |
GB8330175D0 (en) | 1983-12-21 |
US4344146A (en) | 1982-08-10 |
JPS5719883A (en) | 1982-02-02 |
GB8330161D0 (en) | 1983-12-21 |
MX149063A (es) | 1983-08-16 |
CA1191939A (fr) | 1985-08-13 |
FR2485768A1 (fr) | 1981-12-31 |
IT1138306B (it) | 1986-09-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
FR2486342A1 (fr) | Systeme et procede d'inspection video | |
FR2656684A1 (fr) | Systeme d'inspection des munitions des armes portatives. | |
FR2674339A1 (fr) | Procede et appareil pour detecter des cibles dans des images sonar. | |
US4445185A (en) | Video inspection system | |
EP0268509B1 (fr) | Procédé et dispositif opto-électronique de mesure en temps réel de mouvements d'une structure solide soumise à l'effet d'un fluide | |
EP0243253B1 (fr) | Procédé de reconnaissance automatique d'objets susceptibles de se chevaucher | |
FR2543770A1 (fr) | Procede et systeme de condensation de donnees d'images binaires | |
EP0994432A1 (fr) | Installation de distribution d'un stock de bouteilles de gaz | |
EP3073441A1 (fr) | Procédé de correction d'une image d'au moins un objet présenté à distance devant un imageur et éclairé par un système d'éclairage et système de prise de vues pour la mise en oeuvre dudit procédé | |
FR2632428A1 (fr) | Processeur d'image | |
WO2001069542A1 (fr) | Appareil de comptage de personnes ou d'objets | |
FR2465273A1 (fr) | Multiprocesseur interactif pour la saisie et le traitement d'images | |
CN108827594B (zh) | 一种结构光投影器的解析力检测方法和检测系统 | |
FR2643769A1 (fr) | Dispositif de restitution de mouvement rapide par observation de mire retroreflechissante et procede pour la mise en oeuvre du dispositif | |
FR2688911A1 (fr) | Procede de creation de la signature d'un objet represente sur une image numerique, du type consistant a definir au moins un calibre dimensionnel caracteristique dudit objet, et procede correspondant de verification de la signature d'un objet. | |
FR2629230A1 (fr) | Dispositif de controle et d'acquisition de donnees a grande vitesse | |
FR2582831A1 (fr) | Procede d'identification d'une empreinte digitale, dispositif pour la mise en oeuvre de ce procede et utilisation de ce procede | |
FR2637144A1 (fr) | Procede et dispositif de reconnaissance de forme pour des images binarisees | |
CN116091981A (zh) | 一种智能ai水库目标检测方法及系统 | |
FR2887664A1 (fr) | Dispositif et procede d'imagerie et de reconnaissance de caracteres graves | |
EP0736852A1 (fr) | Procédé et système de contrÔle de qualification d'un trafic routier par analyse d'images numérisées | |
CN111250429A (zh) | 密封缺陷的检测方法及装置 | |
WO2024194537A1 (fr) | Procede et dispositif d'enrichissement d'une image d'une scene | |
WO2024194539A1 (fr) | Procede et dispositif d'enrichissement d'une image d'une scene, au sein d'un vehicule | |
EP0286473B1 (fr) | Dispositif et procédé pour le traitement d'images numérisées |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
ST | Notification of lapse |