FI89758B - Digital dqpsk-dekodardelkrets - Google Patents

Digital dqpsk-dekodardelkrets Download PDF

Info

Publication number
FI89758B
FI89758B FI890034A FI890034A FI89758B FI 89758 B FI89758 B FI 89758B FI 890034 A FI890034 A FI 890034A FI 890034 A FI890034 A FI 890034A FI 89758 B FI89758 B FI 89758B
Authority
FI
Finland
Prior art keywords
adder
subtractor
output
data
input
Prior art date
Application number
FI890034A
Other languages
English (en)
Swedish (sv)
Other versions
FI890034A0 (fi
FI89758C (fi
FI890034A (fi
Inventor
Soenke Mehrgardt
Heinrich Pfeifer
Thomas Hilpert
Original Assignee
Itt Ind Gmbh Deutsche
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Itt Ind Gmbh Deutsche filed Critical Itt Ind Gmbh Deutsche
Publication of FI890034A0 publication Critical patent/FI890034A0/fi
Publication of FI890034A publication Critical patent/FI890034A/fi
Publication of FI89758B publication Critical patent/FI89758B/fi
Application granted granted Critical
Publication of FI89758C publication Critical patent/FI89758C/fi

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L27/00Modulated-carrier systems
    • H04L27/18Phase-modulated carrier systems, i.e. using phase-shift keying
    • H04L27/22Demodulator circuits; Receiver circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Microcomputers (AREA)

Description

• »“· «l ••IS.
' L
Digitaalinen DQPSK-dekooderiosapiiri
Keksintö koskee digitaalista DPQSK-dekooderiosapii-riä vaihe-erotietojen palauttamiseksi monibittisistä DPSK-5 dataparien alkuperäisellä datataajuudella olevista vaihe-tiedoista .
Keksinnön ymmärtämiseksi tulee aluksi lähteä alalla nimityksellä Differential Quadrature Phase Shift Keying (Differentiaalinen kvadratuurivaihesiirtoavainnus) kuva-10 tusta modulaatiomenetelmästä, josta lyhenne DQPSK on johdettu. Tällöin ryhmitetään sarjamuotoisen binääridatan tahdistettua siirtoa varten kaistaltaan rajoitetun kanavan kautta aluksi binääridatojen virta tahdistetuksi jonoksi kulloinkin kahdesta yhteenkuuluvasta, siis kaksibittises-15 tä, datasta, jota myös nimitetään symboliksi, jolloin syntyy neljä digitaalisanaa 00, 01, 10, 11. Jos binääridatan virran tahdintaajuutta nimitetään datataajuudeksi, niin symbolitaajuus on sama kuin puolet datataajuudesta.
Näillä (kaksibittisillä) digitaalisanoilla voidaan, 20 kun ne tulkitaan suorakulmaisen koordinaattijärjestelmän koordinaateiksi ja kun niitä tarkastellaan kaksoislukuina • - kahdenkomplementtiesityksessä, esittää yksikköympyrän 4 leikkauspistettä koordinaattiakselien kanssa, toisin sanoen neljä kulmaa 0° 90°, 180° ja 270°. Differentiaalises-25 sa kvadratuurivaihesiirtoavainnuksessa käytetään tällaisia digitaalisanoja DPSK-datapareina kulloinkin vaihe-eron . . esittämiseen edeltävään vaihearvoon nähden siten, että esimerkiksi DPSK-dataparit 00, 10, 11, vastaavasti 01 vastaavat vaihe-eroja 0°, 90° tai -270°, ±180° vastaavasti 30 270° tai -90°.
DPSK-dataparin siirtoa varten suodatetaan nämä analogisesti tai digitaalisesti, jolloin jälkimmäisessä tapauksessa tätä varten vaadittavien molempien digitaalisuotimien tahtisignaalin taajuus on yleisesti suurempi ·: 35 kuin yllä mainittu tahtitaajuus.
2 "
Suodatukseen liittyen suoritetaan niiden ulostulosignaaleille kvadratuuriamplitudimodulaatio ja analogisen suodatuksen yhteydessä tarkoituksenmukaisesti analoginen kvadratuurimodulaatio, sitä vastoin digitaalisuodatuksen 5 yhteydessä tarkoituksenmukaisesti digitaalinen kvadratuu rimodulaatio, toisin sanoen kantoaalto ei koostu tällöin jatkuvasta signaalista vaan näytteytysteoreemaa vastaten vain kantoaaltosignaalin tunnustelluista amplitudeista.
Tämän kvadratuurimodulaation jälkeen summataan mo-10 lempien "kanavien" keskenään ortogonaaliset signaalit ja seuraavaksi ne digitaalianalogia muunnetaan ja siirretään tässä muodossa siirtotielle.
Vastaanottimen puolella suoritetaan aluksi analo-giadigitaalimuunto vastaavasti korkeammalla näytteytystaa-15 juudella siihen liittyvän (digitaalisen) kvadratuuriampli- tudidemodulaation kanssa, joten sen molemmissa ulostuloissa on digitaalisten ortogonaalisten signaaliparien virta. Molempien kanavien seuraava alipäästösuodatus antaa sig-naaliparin, josta symbolitaajuus (= kaksinkertainen data-20 taajuus) täytyy jälleen voida palauttaa taajuuden ja vaiheen suhteen. Tämä voidaan suorittaa esimerkiksi julkaisussa "IEEE Transactions on Communications", toukokuu 1986, ss. 423 - 429, kuvatulla tavalla.
Täten myös saavutetun signaalien lyhentymisen jäl-25 keen molempien kanavien signaalitaajuuksille johdetaan nämä signaalit vaihediskriminaattoriin, jonka ulostulosta saadaan valhetiedot, jotka sisältävät informaation alunperin vallinneesta vaihe-erosta; kuitenkin nämä signaalit ovat vielä monibittisiä digitaalisanoja, joista vaihe-ero-: 30 tiedot täytyy erottaa.
Tähän sovelletaan patenttivaatimuksissa esitettyä keksintöä, jonka tehtävänä on piiriteknisesti mahdollisimman yksinkertaisella ja elegantilla tavalla palauttaa mo-nipaikkaisista valhetiedoista vaihe-erotiedot, jolloin li-35 säksi tulee kompensoida siirtotiellä ja sitä edeltävässä 3 signaalin käsittelyssä syntyneet vaihevirheet.
Keksintöä kuvataan nyt lähemmin viitaten piirustuksen kuvioon, joka esittää yhden suoritusmuodon lohkokaavion.
5 Vaihetiedot dd on johdettu ensimmäiselle vakiosum- maimelle kl, jolle on johdettu vaihekulmaa 45° vastaava digitaalisana "45°". Sen ulostulo on summaimen sm ensimmäisessä sisääntulossa, jonka ulostulo on liitetty ensimmäisen vähentimen sl vähentäjäsisääntuloon.
10 Lisäksi piiriin sisältyy toinen vakiosummain k2, jolle on vakiona samoin johdettu vaihekulmaan 45° vastaava digitaalisana "45° ” ja jonka ulostulo on ensimmäisen vähentimen sl vähennettävä sisääntulossa. Summaimen sm ulostulosignaalista johdetaan etumerkkibitti sb ja eniten mer-15 kitsevä bitti mb kaksibittisenä signaalina vakiosummaimen k2 toiseen sisääntuloon, samoin kuin viivästimen v sisääntuloon ja toisen vähentimen s2 vähennettävä sisääntuloon, jonka ulostulosta mainitut vaihe-erotiedot dp ovat otettavissa. Niistä voidaan yksinkertaisen dekoodauksen avulla 20 muodostaa DPSK-dataparit. Viivästimen v viivästysaika on valittava samaksi kuin DPSK-dataparien alkuperäisen data-taajuuden jakson aika.
Ensimmäisen vähentimen sl ulostulo on liitetty PLL-silmukkasuotimena toimivan alipäästösuotimen tp kautta 25 summaimen sm toiseen sisääntuloon.
45°-digitaalisanan summauksen kautta valhetietoihin dd ja summaimen sm ulostulosignaalin etumerkkipaikkaan sb sekä korkea-arvoisimpaan bittiin mb saavutetaan vaihe-ero-tietojen varma palautus. 45“-summauksen avulla aikaansaa-30 daan, mikä on keksinnön erityinen etu, että kulloistenkin kulma-arvojen päätösalueet kulloinkin ovat yksi neljästä koordinaattijärjestelmän neljänneksestä, joilla siis on kulloisinakin rajoina koordinaattiakselit.
Keksinnön dekooderipiiriä voidaan edullisesti käyt-35 tää nykyisin Englannissa ja Skandinaviassa käyttöönotet-
Λ'ι ·; ’ : V
4 tavaksi ajatellun stereo-väritelevisio-äänistandardin de-moduloinnin yhteydessä, jonka standardin lyhenteeksi näyttää vahvistuneen "NICAM". Tämän standardin yksityiskohdat on kuvattu esimerkiksi IBA:n ja BBC:n syyskuussa 1986 jul-5 kaisemassa julkaisussa "Specification of a Standard for UK Stereo with Television Transmissions".
Tässä käytössä seuraa toisen vähentimen s2 ulostuloa DPSK-dekooderi, joka muodostaa vaihe-erotiedoista jo mainitut kaksipaikkaiset digitaalisanat, jotka sitten joh-10 detaan "NICAM"-dekooderille.
i

Claims (2)

1. Digitaalinen DQPSK-dekooderiosapiiri vaihe-ero-tietojen (dp) palauttamiseksi monibittisistä, DPSK-data- 5 parien alkuperäisellä datataajuudella olevista valhetie doista (dd), tunnettu ensimmäisestä vakiosummaimesta (kl), jolle on johdettu vaihekulmaa 45° vastaava digitaalisana ("45°") ja vaihe-erotiedot (dd), 10 summaimesta (sm), jonka ensimmäinen sisääntulo on ensimmäisen vakiosummaimen (kl) ulostulossa, ensimmäisestä vähentimestä (sl), jonka vähentäjä-sisääntulo on liitetty summaimen (sm) ulostuloon, toisesta vähentimestä (s2), jonka ulostulosta vai-15 he-erotiedot (dp) ovat otettavissa, viivästimestä (v), jonka viivästysaika on sama kuin datataajuuden jakson aika ja jonka ulostulo on toisen vä-hentimen (s2) vähentäjäsisääntulossa, toisesta vakiosummaimesta (k2), jolle on johdettu 20 vaihekulmaa 45° vastaava digitaalisana ("45°"), jolloin toisen vähentimen (s2) vähennettäväsisään-tuloa, viivästintä (v) ja toista vakiosummainta (k2) syötetään summaimen (sm) ulostulosignaalin etumerkkibitillä (sb) ja eniten merkitsevällä bitillä (mb) ja 25 alipäästösuotimesta (tp) PLL-silmukkasuotimena, jonka kautta ensimmäisen vähentimen (sl) ulostulo on liitetty summaimen (sm) toiseen sisääntuloon.
2. Patenttivaatimuksen 1 mukaisen dekooderiosapii-rin käyttö vastaanotinkytkennässä "NICAM"-stereo-värite- 30 levisio-äänistandardia varten. 6
FI890034A 1987-11-06 1989-01-04 Digital dqpsk-dekodardelkrets FI89758C (fi)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
PCT/EP1987/000683 WO1989004572A1 (en) 1987-11-06 1987-11-06 Digital dqpsk decoder circuit element
EP8700683 1987-11-06

Publications (4)

Publication Number Publication Date
FI890034A0 FI890034A0 (fi) 1989-01-04
FI890034A FI890034A (fi) 1989-05-07
FI89758B true FI89758B (fi) 1993-07-30
FI89758C FI89758C (fi) 1993-11-10

Family

ID=8165215

Family Applications (1)

Application Number Title Priority Date Filing Date
FI890034A FI89758C (fi) 1987-11-06 1989-01-04 Digital dqpsk-dekodardelkrets

Country Status (7)

Country Link
EP (1) EP0387245B1 (fi)
CN (1) CN1011463B (fi)
DE (1) DE3773399D1 (fi)
DK (1) DK170848B1 (fi)
FI (1) FI89758C (fi)
NO (1) NO180140C (fi)
WO (1) WO1989004572A1 (fi)

Families Citing this family (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
AU667959B2 (en) * 1992-10-13 1996-04-18 Nec Corporation Frequency stabilizer for use in phase-shift keying radio communications system
CN100438520C (zh) * 2003-12-25 2008-11-26 电子科技大学 1比特采样的差分四相相移键控的解调电路
US7469022B2 (en) * 2004-11-23 2008-12-23 Via Technologies, Inc. Methods and apparatus for symmetrical phase-shift keying
FR2982674B1 (fr) * 2011-11-10 2015-01-16 Renault Sas Procede et systeme de mesure de courant electrique

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4019149A (en) * 1976-01-16 1977-04-19 Bell Telephone Laboratories, Incorporated Correlative data demodulator

Also Published As

Publication number Publication date
WO1989004572A1 (en) 1989-05-18
NO891817L (no) 1989-05-18
CN1035597A (zh) 1989-09-13
FI890034A0 (fi) 1989-01-04
CN1011463B (zh) 1991-01-30
NO180140C (no) 1997-02-19
EP0387245A1 (de) 1990-09-19
EP0387245B1 (de) 1991-09-25
FI89758C (fi) 1993-11-10
FI890034A (fi) 1989-05-07
DE3773399D1 (de) 1991-10-31
DK170848B1 (da) 1996-02-05
DK717288D0 (da) 1988-12-22
NO180140B (no) 1996-11-11
NO891817D0 (no) 1989-05-02
DK717288A (da) 1989-06-20

Similar Documents

Publication Publication Date Title
US4878029A (en) Complex digital sampling converter for demodulator
US6868129B2 (en) Demodulator for a radio receiver and method of operation
FI87505B (fi) Ljudkanalkoppling foer digitala televisionsmottagare.
FI89758B (fi) Digital dqpsk-dekodardelkrets
US4506286A (en) PAL digital video signal processing arrangement
US4714892A (en) Differential phase shift keying demodulator
JP3108364B2 (ja) データ復調装置
JP3244428B2 (ja) データ復調装置
JP2001168745A (ja) 情報再生方法及びラジオデータシステム信号復調装置
JPH0779363B2 (ja) 遅延検波回路
JP2536913B2 (ja) デジタルdqpskデコ―ダ回路
KR950003667B1 (ko) 비.에프.에스.케이(BFSK) 복조방식을 이용한 엠.에스.케이(MSK;minimum shift keying)의 변복조 장치
JP2795761B2 (ja) Msk信号復調回路
JP3167341B2 (ja) 連続位相変調信号復調回路
JPH07123304B2 (ja) デジタルテレビジヨン受像機の色信号復調回路
JP2979326B2 (ja) 4位相復調回路
JPS59183565A (ja) デ−タ・クロツク同期回路
KR960012594B1 (ko) Tv 수상기용 디지탈 색복조장치
KR0120592Y1 (ko) 영상신호의 라인 판별회로
JPH0817408B2 (ja) 信号系列検出装置
JPS5948583B2 (ja) クロツク再生装置
JPS63217753A (ja) キヤリア再生回路
JPH02249330A (ja) コスタスループ型復調器の疑似ロック検出回路
JPH03154410A (ja) 狭帯域ディジタルfm復調装置
JPH0654015A (ja) 復調装置

Legal Events

Date Code Title Description
BB Publication of examined application
FG Patent granted

Owner name: DEUTSCHE ITT INDUSTRIES GMBH

MA Patent expired