FI87704B - Foerfarande och anordning foer sjaelvtestning av flyttalsacceleratorprocessorer - Google Patents

Foerfarande och anordning foer sjaelvtestning av flyttalsacceleratorprocessorer Download PDF

Info

Publication number
FI87704B
FI87704B FI844345A FI844345A FI87704B FI 87704 B FI87704 B FI 87704B FI 844345 A FI844345 A FI 844345A FI 844345 A FI844345 A FI 844345A FI 87704 B FI87704 B FI 87704B
Authority
FI
Finland
Prior art keywords
processor
diagnostic
processor unit
self
floating
Prior art date
Application number
FI844345A
Other languages
English (en)
Finnish (fi)
Other versions
FI844345A0 (fi
FI87704C (sv
FI844345L (fi
Inventor
Tryggve Fossum
Milton L Shively
Original Assignee
Digital Equipment Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Digital Equipment Corp filed Critical Digital Equipment Corp
Publication of FI844345A0 publication Critical patent/FI844345A0/fi
Publication of FI844345L publication Critical patent/FI844345L/fi
Publication of FI87704B publication Critical patent/FI87704B/fi
Application granted granted Critical
Publication of FI87704C publication Critical patent/FI87704C/sv

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2273Test methods
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/16Error detection or correction of the data by redundancy in hardware
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2205Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested
    • G06F11/2236Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors
    • G06F11/2242Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing using arrangements specific to the hardware being tested to test CPU or processors in multi-processor systems, e.g. one processor becoming the test master
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/22Detection or location of defective computer hardware by testing during standby operation or during idle time, e.g. start-up testing
    • G06F11/2268Logging of test results
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F7/00Methods or arrangements for processing data by operating upon the order or content of the data handled
    • G06F7/38Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation
    • G06F7/48Methods or arrangements for performing computations using exclusively denominational number representation, e.g. using binary, ternary, decimal representation using non-contact-making devices, e.g. tube, solid state device; using unspecified devices
    • G06F7/483Computations with numbers represented by a non-linear combination of denominational numbers, e.g. rational numbers, logarithmic number system or floating-point numbers

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Quality & Reliability (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
  • Advance Control (AREA)

Claims (11)

1. Databehandlingssystem med en första (34) och en andra (32) processorenhet, vilka anordnats s£, att den 5 första processorenheten är overksam medan den andra pro-cessorenheten utför instruktioner, känneteck-n a t därav, att a) den första processorenheten inkluderar medel, vilka detekterar början av ett intervall, under vilket 10 den andra processorn kommer att utföra en instruktion och vid vilket den första processorn är overksam; och b) den första processorenheten inbegriper även medel anordnade för väljande av en diagnostisk operation som skall köras i den första processorn medan den andra 15 processorn utför den nämnda instruktionen, varvid den diagnostiska operationen valts bland ett flertal tili gängliga diagnostiska operationer och dessutom valts sä, att den första processorn kommer att hinna utföra den diagnostiska operationen innan den andra processorn slut-20 fört utförandet av den nämnda instruktionen.
2. Databehandlingssystem enligt patentkravet 1, : kännetecknat därav, att det ytterligare in kluderar medel för matande av samma operanddata tili bäde den första och den andra processorn, varvid dessa ope-25 randdata kan utnyttjas av den första processorn vid utfö-rande av diagnostiska operationer.
3. Databehandlingssystem enligt patentkravet 2, kännetecknat därav, att den första processorn är en flyttalsacceleratorprocessor. .30 4. Databehandlingssystem enligt patentkravet 1, kännetecknat därav, att det ytterligare inkluderar medel för matande av samma instruktionsdriftko-der tili bägge processorerna och att medlen, vilka detekterar början av ett intervall, under vilket den andra 35 processorn kommer att utföra en instruktion och vid vil-
20 B 7 7 C 4 ket den första är overksam, inkluderar medel för avkod-ning av nämnda instruktionsdriftkoder och för identifie-ring av instruktionerna, som skall utföras av den andra processorn, ur dessa.
5. Databehandlingssystem enligt patentkravet 4, kännetecknat därav, att medlen för väljande av en diagnostisk operation, vilken skali köras i den första processorn medan den andra processorn utför en instruktion, lämpar sig att väljä en diagnostisk opera- 10 tion som gensvar pk driftkoden av instruktionen som skall utföras av den andra processorn.
6. Databehandlingssystem enligt nägot av patent-kraven 1-5, kännetecknat därav, att de diag-nostiska operationerna lämpar sig att kontrollera driften 15 av den första processorns styrlogik samt dess databanor.
7. Självtestande mekanism för en första processor-enhet (34) i ett databehandlingssystem, tili vilket hör bäde en första och en andra processorenhet (32) och en operandbuss (44) för samtidig matning av driftkoder och 20 operander för operationerna som skall utföras av dessa processorenheterna, tili de bägge processorerenheterna, varvid varje driftkod betecknar antingen en operation som skall utföras av den första processorenheten eller en operation som skall utföras av den andra processorenhe- 25 ten, kännetecknad därav, att a) den första prosessorenheten avkodar driftkoder-na som mätäs via bussen; och b) den första processorenheten initierar som gensvar pä detekteringen av driftkod för en icke-flytande 30 kommaoperation en självdiagnostisk operation som skall köras i den första processenheten, varvid den diagnostis-ka operationen har en utföringstid som är kortare än ut-föringstiden hos den andra processorenheten dä operationen som motsvarar den nämnda driftkoden utförs.
8. Självtestande mekanism enligt patentkravet 7, 2i -7704 där den första processorenheten är en flyttalaccelerator-processor för utförande av flytande kommaoperationer och den andra processorenheten för utförande av ätminstone icke-flytande kommaoperationer.
9. Självtestande mekanism enligt patentkravet 8, kännetecknad därav, att som gensvar pä detek-tionen av ett självtestat diagnostiskt fel i den första processorenheten uppmärksamgörs den andra processorenheten ej pä det nämnda felet förrän följande flytande kom-10 maoperation som utförs av den första processorenheten.
10. Självtestande mekanism enligt patentkravet 7, 8 eller 9, kännetecknad därav, att medlen för initiering av en självdiagnostisk operation i den första processorenheten lämpar sig att väljä en utförbar själv-15 diagnostisk operation bland ett flertal tillgängliga, självdiagnostiska operationer, och att den valda själv-diagnostiska operationen är ett gensvar pä den nämnda driftkoden.
11. Självtestande mekanism enligt patentkravet 8 20 eller 9, kännetecknad därav, att den första processorenheten uttyder icke-flytande kommaoperandet, vilka levererats tili den andra processorenheten längs bussen som flytande kommaoperander, och att dylika ope-rander används som testvariablar i de diagnostiska opera-25 tionerna.
FI844345A 1983-11-07 1984-11-06 Förfarande och anordning för självtestning av flyttalsacceleratorproce ssorer FI87704C (sv)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US54961283 1983-11-07
US06/549,612 US4583222A (en) 1983-11-07 1983-11-07 Method and apparatus for self-testing of floating point accelerator processors

Publications (4)

Publication Number Publication Date
FI844345A0 FI844345A0 (fi) 1984-11-06
FI844345L FI844345L (fi) 1985-05-08
FI87704B true FI87704B (fi) 1992-10-30
FI87704C FI87704C (sv) 1993-02-10

Family

ID=24193729

Family Applications (1)

Application Number Title Priority Date Filing Date
FI844345A FI87704C (sv) 1983-11-07 1984-11-06 Förfarande och anordning för självtestning av flyttalsacceleratorproce ssorer

Country Status (9)

Country Link
US (1) US4583222A (sv)
EP (1) EP0141744B1 (sv)
JP (1) JPS60175152A (sv)
AU (1) AU563332B2 (sv)
CA (1) CA1218748A (sv)
DE (1) DE3484262D1 (sv)
DK (1) DK166237C (sv)
FI (1) FI87704C (sv)
IE (1) IE56792B1 (sv)

Families Citing this family (20)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4723243A (en) * 1985-12-02 1988-02-02 Advanced Micro Devices, Inc. CRC calculation machine with variable bit boundary
US4720831A (en) * 1985-12-02 1988-01-19 Advanced Micro Devices, Inc. CRC calculation machine with concurrent preset and CRC calculation function
US4839895A (en) * 1987-01-07 1989-06-13 Nec Corporation Early failure detection system for multiprocessor system
US5226170A (en) * 1987-02-24 1993-07-06 Digital Equipment Corporation Interface between processor and special instruction processor in digital data processing system
US5091845A (en) * 1987-02-24 1992-02-25 Digital Equipment Corporation System for controlling the storage of information in a cache memory
JP2550063B2 (ja) * 1987-04-24 1996-10-30 株式会社日立製作所 分散処理システムのシミユレ−シヨン方式
DE3805391A1 (de) * 1988-02-20 1989-08-31 Cordell Steve Verfahren zur selbstpruefung eines random access memory (ram) einer schaltung
GB8828817D0 (en) * 1988-12-09 1989-01-18 Int Computers Ltd Data processing apparatus
US4982402A (en) * 1989-02-03 1991-01-01 Digital Equipment Corporation Method and apparatus for detecting and correcting errors in a pipelined computer system
US5030904A (en) * 1990-02-13 1991-07-09 Hewlett-Packard Company Diagnostic system for integrated circuits using existing pads
US5421002A (en) * 1991-08-09 1995-05-30 Westinghouse Electric Corporation Method for switching between redundant buses in a distributed processing system
JP2500038B2 (ja) * 1992-03-04 1996-05-29 インターナショナル・ビジネス・マシーンズ・コーポレイション マルチプロセッサ・コンピュ―タ・システム、フォ―ルト・トレラント処理方法及びデ―タ処理システム
US20030188044A1 (en) * 2002-03-28 2003-10-02 International Business Machines Corporation System and method for verifying superscalar computer architectures
US7206969B2 (en) 2003-09-10 2007-04-17 Hewlett-Packard Development Company, L.P. Opportunistic pattern-based CPU functional testing
US9367493B2 (en) * 2005-12-09 2016-06-14 Globalfoundries Inc. Method and system of communicating between peer processors in SoC environment
US7711534B2 (en) * 2005-12-09 2010-05-04 International Business Machines Corporation Method and system of design verification
US7849362B2 (en) * 2005-12-09 2010-12-07 International Business Machines Corporation Method and system of coherent design verification of inter-cluster interactions
US8150902B2 (en) 2009-06-19 2012-04-03 Singular Computing Llc Processing with compact arithmetic processing element
CN117273096A (zh) 2017-05-17 2023-12-22 谷歌有限责任公司 在硬件中执行矩阵乘法
US11467830B2 (en) * 2021-01-29 2022-10-11 Arm Limited Method of testing one or more compute units

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2165589A1 (de) * 1971-12-30 1973-07-19 Ibm Deutschland Anordnung zur programmgesteuerten bestimmung von fehlern in einer datenverarbeitungsanlage
GB1434186A (en) * 1972-04-26 1976-05-05 Gen Electric Co Ltd Multiprocessor computer systems
US3916178A (en) * 1973-12-10 1975-10-28 Honeywell Inf Systems Apparatus and method for two controller diagnostic and verification procedures in a data processing unit
US4228496A (en) * 1976-09-07 1980-10-14 Tandem Computers Incorporated Multiprocessor system
JPS5827718B2 (ja) * 1978-09-08 1983-06-10 富士通株式会社 ダイヤルパルス信号処理方式
US4387427A (en) * 1978-12-21 1983-06-07 Intel Corporation Hardware scheduler/dispatcher for data processing system
JPS6053339B2 (ja) * 1980-10-09 1985-11-25 日本電気株式会社 論理装置のエラ−回復方式
JPS5776640A (en) * 1980-10-30 1982-05-13 Nec Corp Diagnostic system for additional processor
JPS57121750A (en) * 1981-01-21 1982-07-29 Hitachi Ltd Work processing method of information processing system
JPS57123452A (en) * 1981-01-24 1982-07-31 Nec Corp Process system of microprogram control data
DE3138989A1 (de) * 1981-09-30 1983-04-14 Siemens AG, 1000 Berlin und 8000 München Zusaetzliche funktionseinheit in einem mikroprozessor, mikroprozessorsystem und verfahren zu seinem betrieb
AU9144782A (en) * 1981-12-21 1983-06-30 General Electric Company Primary and secondary computer system

Also Published As

Publication number Publication date
EP0141744A3 (en) 1988-03-16
DK166237B (da) 1993-03-22
EP0141744B1 (en) 1991-03-13
DE3484262D1 (de) 1991-04-18
AU563332B2 (en) 1987-07-02
CA1218748A (en) 1987-03-03
AU3470284A (en) 1985-05-16
EP0141744A2 (en) 1985-05-15
FI844345A0 (fi) 1984-11-06
DK166237C (da) 1993-08-16
IE56792B1 (en) 1991-12-18
DK526984D0 (da) 1984-11-06
JPH0574099B2 (sv) 1993-10-15
US4583222A (en) 1986-04-15
FI87704C (sv) 1993-02-10
IE842859L (en) 1985-05-07
JPS60175152A (ja) 1985-09-09
DK526984A (da) 1985-06-14
FI844345L (fi) 1985-05-08

Similar Documents

Publication Publication Date Title
FI87704B (fi) Foerfarande och anordning foer sjaelvtestning av flyttalsacceleratorprocessorer
EP0031501B1 (en) Diagnostic and debugging arrangement for a data processing system
US5257358A (en) Method for counting the number of program instruction completed by a microprocessor
US5109514A (en) Method and apparatus for executing concurrent CO processor operations and precisely handling related exceptions
US4205370A (en) Trace method and apparatus for use in a data processing system
US5265240A (en) Channel measurement method and means
US5636366A (en) System and method for preserving instruction state-atomicity for translated program
US6754856B2 (en) Memory access debug facility
US4493078A (en) Method and apparatus for testing a digital computer
RU2137182C1 (ru) Выполнение инструкции обработки данных
EP0336552A2 (en) Identifying program units in an operating environment in a computer
KR970066861A (ko) 데이터 정밀도 모드 지시기를 갖는 다중 파이프라인 마이크로프로세서
US5740183A (en) Method and apparatus for the operational verification of a microprocessor in the presence of interrupts
EP0098172B1 (en) Register control processing system
GB2539657A (en) Tracing Processing Activity
EP0297890A2 (en) Apparatus and method for data induced condition signaling
US3363236A (en) Digital computer having linked test operation
US5901300A (en) Control store address stop
KR20240088444A (ko) 메모리 태깅을 이용하는 타입 안전 위반 탐지 장치, 타입 안전 위반 탐지 방법 및 컴퓨터 프로그램
JPS6146535A (ja) 擬似エラ−設定制御方式
CA1309777C (en) Method and apparatus for executing concurrent co-processor operations and precisely handling related exceptions
JPS60193051A (ja) エラ−解析装置
JPS621041A (ja) 情報処理装置の診断回路
IFIP Working Group 2.5 The enable construct for exception handling in Fortran 90
JPS63193235A (ja) 条件コ−ド検査方法

Legal Events

Date Code Title Description
MM Patent lapsed

Owner name: DIGITAL EQUIPMENT CORPORATION