EP0147542B1 - Système d'affichage à fenêtres multiples - Google Patents

Système d'affichage à fenêtres multiples Download PDF

Info

Publication number
EP0147542B1
EP0147542B1 EP19840111872 EP84111872A EP0147542B1 EP 0147542 B1 EP0147542 B1 EP 0147542B1 EP 19840111872 EP19840111872 EP 19840111872 EP 84111872 A EP84111872 A EP 84111872A EP 0147542 B1 EP0147542 B1 EP 0147542B1
Authority
EP
European Patent Office
Prior art keywords
screen
display
buffer
buffers
data
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
EP19840111872
Other languages
German (de)
English (en)
Other versions
EP0147542A3 (en
EP0147542A2 (fr
Inventor
Harry Cheselka
Jeffrey Stuart Lucash
William Doosevelt Vincent
Joy Lynn Mann
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
International Business Machines Corp
Original Assignee
International Business Machines Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from US06/542,376 external-priority patent/US4651146A/en
Priority claimed from US06/542,572 external-priority patent/US4653020A/en
Application filed by International Business Machines Corp filed Critical International Business Machines Corp
Publication of EP0147542A2 publication Critical patent/EP0147542A2/fr
Publication of EP0147542A3 publication Critical patent/EP0147542A3/en
Application granted granted Critical
Publication of EP0147542B1 publication Critical patent/EP0147542B1/fr
Expired legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/22Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators characterised by the display of characters or indicia using display control signals derived from coded signals representing the characters or indicia, e.g. with a character-code memory
    • G09G5/222Control of the character-code memory
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G5/00Control arrangements or circuits for visual indicators common to cathode-ray tube indicators and other visual indicators
    • G09G5/14Display of multiple viewports

Definitions

  • a selector 14, interposed between the controller 10 and the buffer 12, is used to provide an alternate source of addressing so that the contents of the refresh buffer can be modified.
  • the selector 14 may pass the refresh address from the controller 10 or an address on the system address bus to the display refresh buffer 12.
  • TDM time division multiplexing
  • the display refresh buffer usually contains storage for a character code point and associated attributes.
  • the character code point is used to address the character pel generator 16.
  • Outputs from the character generator 16 are produced in synchronism with the scan line count output from the CRT controller 10. Attribute functions such as reverse video, blink, underscore, and the like are applied to the character generator outputs by the attribute logic 18, and the resultant pels are serialised to the video monitor.
  • the display data in the designated screen buffer is non-transparent in the sense that it cannot, at a location corresponding to a given screen location, also be used for display data for that screen location, since that buffer location is loaded with unique selection code used to indicate one of the other buffers from which the data for that location is to be taken.
  • unique selection code used to indicate one of the other buffers from which the data for that location is to be taken.
  • the absence of one of these selection codes at the accessed non-transparent buffer location allows the data at that location to be displayed, as a default condition, at the corresponding screen location. In this way, it will be apparent how the display is compiled from data, in part, from the non-transparent buffer and, in part, from the other screen buffers.
  • the current refresh address from the CRT controller 10 is supplied to one of the operand inputs of adders 201 to 20 n .
  • the other operand input of each of these adders is supplied by corresponding offset registers 221 to 22 n .
  • An effective refresh address for any one of the refresh buffers is generated by adding the current address provided by the CRT controller 10 with a value previously stored in the associated offset address register 221 to 22 n . Because a common refresh address is used in the example shown in Figure 4, the width of the formatted data must be the same for all the refresh buffers.
  • the matrix 40 can be created by beginning with the uppermost window and so on, down through the overlay.
  • the choice of the method of creating the matrix 40 is based on desired system performance.
  • the system directs display output to the refresh buffer by filtering all screen updates through the screen matrix 40, allowing a performance increment in an overlapped window system by only allowing those characters that actually need to be changed or displayed on the screen to reach the refresh buffer.
  • those characters that are not currently required,do not reach the refresh buffer will not cause an unnecessary redraw.
  • the absence of these unnecessary redraws removes the requirement for continual updates of all windows whenever the contents of one is altered.
  • the screen matrix 40 is updated by over-writing window designator codes of the matrix, starting with the lowest priority window control block. Then, all windows to non-PC refresh buffer 121 are rewritten with data from the presentation space for the non-PC windows and the hexadecimal code FF for the PC window.
  • Application programs may cause the draw function to occur for cases 3 and 4 above by using the following functional calls: DRAW SCREEN DRAW NEWTOP DRAW PS DRAW CURSOR DRAW CHARACTER DRAW PS IMMEDIATE DRAW BORDER DRAW OIA

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Theoretical Computer Science (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Digital Computer Display Output (AREA)

Claims (10)

  1. Système d'affichage à fenêtres multiples comprenant un dispositif d'affichage balayé de façon répétée, une mémoire intermédiaire d'écran (12) ayant des emplacements d'éléments de données d'affichage configurés directement sur les zones d'affichage du dispositif d'affichage, et des moyens d'accès parcourant les emplacements d'éléments de données d'affichage en synchronisme avec le parcours des zones d'affichage du dispositif d'affichage, et des facilités pour compiler à partir, éventuellement, d'une pluralité de fenêtres engendrées indépendamment par différents utilisateurs respectifs, un agrégat d'éléments de données à afficher, caractérisé en ce que les facilités de compilation sont contrôlées par une matrice d'écran (24, 40) ayant des emplacements de contrôle de compilation configurés directement sur les zones d'affichage du dispositif d'affichage, et est directement sensible au contenu des emplacements de contrôle afin de filtrer automatiquement les éléments de données disponibles depuis les diverses fenêtres, zone d'affichage par zone d'affichage.
  2. Système d'affichage selon la revendication 1, dans lequel il y a plusieurs mémoires intermédiaires d'écran (12₁ -12n) parcourues en synchronisme les unes avec les autres, avec les zones d'affichage et avec la matrice d'écran, pouvant être attribuées à différents utilisateurs, le filtrage en réponse au contenu de la matrice d'image se faisant sur les sorties provenant des diverses mémoires intermédiaires en direction du dispositif d'affichage.
  3. Système d'affichage selon la revendication 2, comprenant des moyens générateurs d'adresses (14₁-14n) pour fournir simultanément des adresses à chacune de la pluralité de mémoires intermédiaires d'écran, les moyens générateurs d'adresses comprenant des moyens de décalage (22₁-22n), un par mémoire, pour modifier les adresses fournies à cette mémoire intermédiaire.
  4. Système d'affichage selon la revendication 3, dans lequel des moyens d'emmagasinage de sélection de tâches sont agencés pour recevoir des adresses en synchronisme avec les adresses fournies à la pluralité de mémoires intermédiaires d'écran, et comprend en outre des moyens décodeurs (28) pour décoder les codes engendrés par les moyen d'emmagasinage de sélection de tâches en réponse à ces adresses, les moyens décodeurs produisant un signal de conditionnement d'une mémoire intermédiaire d'écran parmi la pluralité de mémoires intermédiaires d'écran à un temps donné quelconque.
  5. Système d'affichage selon la revendication 2 ou la revendication 3, dans lequel la matrice d'image est maintenue dans une des mémoires intermédiaires (12₁) et ses emplacements de contrôle de compilation peuvent contenir soit des code de contrôle soit des éléments de données d'affichage, mais pas les deux, dans un emplacement quelconque, les facilités de compilation étant agencées de manière à y répondre en acceptant l'élément de données de matrice d'image, s'il est emmagasiné dans l'emplacement de contrôle en cours d'accès, ou l'élément de données provenant de l'autre mémoire intermédiaire indiquée, si un code de contrôle est emmagasiné dans l'emplacement de contrôle en cours d'accès dans la matrice d'image.
  6. Système d'affichage selon la revendication 2 ou la revendication 3 comprenant un générateur de caractères et dans lequel les moyens d'emmagasinage de sélection de tâches comportent une mémoire parmi la pluralité de mémoires intermédiaires d'écran (12₁) qui est désignée comme mémoire intermédiaire d'écran non transparente, cette mémoire intermédiaire d'écran non transparente ayant en mémoire des points de code unique qui sont utilisés pour sélectionner, parmi les mémoires intermédiaires d'écran restantes, les données dans les mémoires intermédiaires d'écran lues en synchronisme avec les adresses de rafraîchissement qui leur sont appliquées, les moyens d'emmagasinage de sélection de tâches comprenant en outre des moyens décodeurs connectés à la sortie de la mémoire intermédiaire d'écran non transparente pour décoder les points de code unique et produire un signal de conditionnement d'une mémoire intermédiaire parmi la pluralité de mémoires intermédiaires d'écran à un temps donné quelconque en réponse au décodage du point de code en cours d'accès, et des moyens de passage connectés à la sortie de la mémoire intermédiaire d'écran non transparente et sensibles aux moyens décodeurs pour faire passer la sortie en cours provenant de la mémoire intermédiaire non transparente en tant que code de caractère appliqué au générateur de caractères lorsque cette sortie est décodée par les moyens décodeurs comme n'étant pas un point de code.
  7. Système d'affichage selon la revendication 1, comprenant des moyens (32, 34) pour mettre en mémoire homogène des espaces de présentation associés à l'utilisateur (38) pour recevoir des données d'affichage en provenance de l'utilisateur associé, et des moyens pour établir des fenêtres dans les espaces de présentation respectifs, la facilité de compilation comprenant des moyens de contrôle, sensibles à la matrice d'image, pour contrôler le chargement de la mémoire intermédiaire d'écran avec la sélection d'espaces de présentation, filtrant ainsi les données provenant des diverses fenêtres dans le mémoire intermédiaire d'écran et, partant, compilant l'image véritablement affichée sur le dispositif d'affichage.
  8. Dispositif d'affichage selon la revendication 7, comprenant au moins une mémoire intermédiaire d'écran supplémentaire (12₂) d'accès immédiat à un usager (PC), la configuration de la matrice d'image, en plus des données à charger dans une mémoire intermédiaire d'écran, laquelle mémoire intermédiaire d'écran doit fournir la sortie en cours au dispositif d'affichage, les moyens de contrôle conditionnant seulement une des mémoires intermédiaires d'écran pour être lue à un temps donné quelconque.
  9. Système d'affichage selon la revendication 8, dans lequel des blocs de contrôle de fenêtres indiquent les coordonnées et les dimensions de chacune des fenêtres, et des moyens, sensibles aux blocs de contrôle de fenêtres, sont utilisés pour créer et régler, en réponse aux changements de la configuration des blocs de contrôle de fenêtres, la matrice d'écran et pour établir alors une priorité entre les fenêtres aux emplacements de la mémoire intermédiaire d'écran.
  10. Système d'affichage selon la revendication 8 ou la revendication 9, dans lequel chacune des mémoires intermédiaires d'écran dédiée supplémentaire emmagasine les données d'affichage pour l'utilisateur associé, et constitue l'espace de présentation pour cet utilisateur.
EP19840111872 1983-10-17 1984-10-04 Système d'affichage à fenêtres multiples Expired EP0147542B1 (fr)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
US06/542,376 US4651146A (en) 1983-10-17 1983-10-17 Display of multiple data windows in a multi-tasking system
US06/542,572 US4653020A (en) 1983-10-17 1983-10-17 Display of multiple data windows in a multi-tasking system
US542376 1983-10-17
US542572 1995-10-13

Publications (3)

Publication Number Publication Date
EP0147542A2 EP0147542A2 (fr) 1985-07-10
EP0147542A3 EP0147542A3 (en) 1989-07-26
EP0147542B1 true EP0147542B1 (fr) 1991-10-02

Family

ID=27067019

Family Applications (1)

Application Number Title Priority Date Filing Date
EP19840111872 Expired EP0147542B1 (fr) 1983-10-17 1984-10-04 Système d'affichage à fenêtres multiples

Country Status (4)

Country Link
EP (1) EP0147542B1 (fr)
DE (1) DE3485132D1 (fr)
HK (1) HK88192A (fr)
SG (1) SG93192G (fr)

Families Citing this family (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4812834A (en) * 1985-08-01 1989-03-14 Cadtrak Corporation Graphics display system with arbitrary overlapping viewports
US4769636A (en) * 1985-08-14 1988-09-06 Hitachi, Ltd. Display control method for multi-window system
US4761642A (en) * 1985-10-04 1988-08-02 Tektronix, Inc. System for providing data communication between a computer terminal and a plurality of concurrent processes running on a multiple process computer
US4868557A (en) * 1986-06-04 1989-09-19 Apple Computer, Inc. Video display apparatus
GB2191918B (en) * 1986-06-16 1990-09-05 Ibm Data display system
GB2191917A (en) * 1986-06-16 1987-12-23 Ibm A multiple window display system
JPH0814785B2 (ja) * 1986-09-24 1996-02-14 株式会社日立製作所 表示制御装置
JPS6414678A (en) * 1987-02-27 1989-01-18 Kiyapuran Saibaneteitsukusu Co Cpmputer graphic system
GB2215956A (en) * 1988-03-23 1989-09-27 Benchmark Technologies Arbitrary shape clipper
US5274755A (en) * 1989-02-08 1993-12-28 Sun Microsystems, Inc. Hardware implementation for providing raster offsets in a graphics subsystem with windowing
US6025840A (en) * 1995-09-27 2000-02-15 Cirrus Logic, Inc. Circuits, systems and methods for memory mapping and display control systems using the same
TWI282546B (en) 2004-04-02 2007-06-11 Mstar Semiconductor Inc Display controlling device capable of displaying multiple windows and related method

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4197590A (en) * 1976-01-19 1980-04-08 Nugraphics, Inc. Method for dynamically viewing image elements stored in a random access memory array
FR2496367B1 (fr) * 1980-12-12 1985-11-29 Texas Instruments France Procede et dispositif pour la visualisation de messages sur un dispositif d'affichage a trame balayee tel qu'un ecran d'un tube a rayons cathodiques par utilisation d'un ensemble memoire composite
EP0099989B1 (fr) * 1982-06-28 1990-11-14 Kabushiki Kaisha Toshiba Dispositif de commande d'affichage d'une image
JPS59216190A (ja) * 1983-05-24 1984-12-06 株式会社日立製作所 表示制御方式

Also Published As

Publication number Publication date
EP0147542A3 (en) 1989-07-26
DE3485132D1 (de) 1991-11-07
SG93192G (en) 1992-12-04
EP0147542A2 (fr) 1985-07-10
HK88192A (en) 1992-11-20

Similar Documents

Publication Publication Date Title
US4651146A (en) Display of multiple data windows in a multi-tasking system
US4653020A (en) Display of multiple data windows in a multi-tasking system
EP0249696B1 (fr) Système d'affichage à fenêtres multiples
EP0329892B1 (fr) Système d'affichage comportant un mécanisme pour fenêtres
US4914607A (en) Multi-screen display control system and its method
US5241656A (en) Depth buffer clipping for window management
EP0121551B1 (fr) Generation dynamique et recouvrement de fenetres graphiques pour multiples zones actives d'implantation de programmes
JP2912419B2 (ja) コンピュータグラフィック装置とともに使用するためのダイナミックな制御システム
EP0279229B1 (fr) Système de visualisation graphique
US5696540A (en) Display controller
EP0147542B1 (fr) Système d'affichage à fenêtres multiples
JPH0421198B2 (fr)
JPH0456316B2 (fr)
JPH05232915A (ja) メモリ・スペース割当方法及び装置
Bechtolsheim et al. High-performance raster graphics for microcomputer systems
EP0145817B1 (fr) Système d'affichage de données
JP2623592B2 (ja) 表示制御装置
JP2861211B2 (ja) ディスプレイ装置
JPS60173588A (ja) マルチウインドウ表示処理方式
JPH0627914A (ja) 情報処理装置
Rosenthal et al. System aspects of low-cost bitmapped displays
JPS62164175A (ja) 画像表示装置
JPS63221386A (ja) Crt表示方式
JPS6249577A (ja) マルチウインド優先制御方式
JPH06110432A (ja) 2画面合成を利用した表示系における表示制御方法

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

17P Request for examination filed

Effective date: 19841123

AK Designated contracting states

Designated state(s): DE FR GB IT

PUAL Search report despatched

Free format text: ORIGINAL CODE: 0009013

AK Designated contracting states

Kind code of ref document: A3

Designated state(s): DE FR GB IT

17Q First examination report despatched

Effective date: 19900319

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): DE FR GB IT

ITF It: translation for a ep patent filed

Owner name: IBM - DR. ALFREDO BRAVI

ET Fr: translation filed
REF Corresponds to:

Ref document number: 3485132

Country of ref document: DE

Date of ref document: 19911107

PLBE No opposition filed within time limit

Free format text: ORIGINAL CODE: 0009261

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: NO OPPOSITION FILED WITHIN TIME LIMIT

26N No opposition filed
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 20011001

Year of fee payment: 18

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 20011017

Year of fee payment: 18

REG Reference to a national code

Ref country code: GB

Ref legal event code: IF02

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20021004

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 20021023

Year of fee payment: 19

GBPC Gb: european patent ceased through non-payment of renewal fee

Effective date: 20021004

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20030630

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 20040501