JPS63221386A - Crt表示方式 - Google Patents
Crt表示方式Info
- Publication number
- JPS63221386A JPS63221386A JP62054115A JP5411587A JPS63221386A JP S63221386 A JPS63221386 A JP S63221386A JP 62054115 A JP62054115 A JP 62054115A JP 5411587 A JP5411587 A JP 5411587A JP S63221386 A JPS63221386 A JP S63221386A
- Authority
- JP
- Japan
- Prior art keywords
- video data
- screen
- video
- display
- video ram
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
- 238000010586 diagram Methods 0.000 description 6
- 238000000034 method Methods 0.000 description 4
- 239000013256 coordination polymer Substances 0.000 description 1
Landscapes
- Controls And Circuits For Display Device (AREA)
Abstract
(57)【要約】本公報は電子出願前の出願データであるた
め要約のデータは記録されません。
め要約のデータは記録されません。
Description
【発明の詳細な説明】
[発明の目的]
(産業上の利用分野)
本発明はビデオデータの表示手段を改良したCRT表示
方式に関する。
方式に関する。
(従来の技術)
通常、ビデオデータをブラウン管に表示する場合、予め
ビデオデータがビデオRAMに記憶され、必要とする時
にビデオRAMからビデオデータを読出しブラウン管に
表示している。この場合、ビデオRAMとブラウン管の
画面とは1対1の関係にあり、複数の画面を表示する場
合にはその画面枚数弁だけビデオRAMを用意し、適宜
にビデオRAMを選択指定することにより所要とするビ
デオデータをブラウン管に表示している。また、近年、
ドツト単位で表示するグラフィック表示が盛んに行われ
ているが、この場合には多数の画部分のビデオRAMが
用意されている。
ビデオデータがビデオRAMに記憶され、必要とする時
にビデオRAMからビデオデータを読出しブラウン管に
表示している。この場合、ビデオRAMとブラウン管の
画面とは1対1の関係にあり、複数の画面を表示する場
合にはその画面枚数弁だけビデオRAMを用意し、適宜
にビデオRAMを選択指定することにより所要とするビ
デオデータをブラウン管に表示している。また、近年、
ドツト単位で表示するグラフィック表示が盛んに行われ
ているが、この場合には多数の画部分のビデオRAMが
用意されている。
(発明が解決しようとする!2!題点)従って、以上の
ようなCRT表示方式は、画面枚数弁だけビデオRAM
が必要となり、特にグラフィック表示の如きは非常に多
くのビデオRAMが必要となる。このことはコスト的に
非常に高くなり、かつ、ビデオRAMの設置にそれ相当
なスペースを確保しなければならない。
ようなCRT表示方式は、画面枚数弁だけビデオRAM
が必要となり、特にグラフィック表示の如きは非常に多
くのビデオRAMが必要となる。このことはコスト的に
非常に高くなり、かつ、ビデオRAMの設置にそれ相当
なスペースを確保しなければならない。
また、1枚のビデオRAMを用いて複数の画面を表示す
る場合、ビデオRAM上のビデオデータを書き替えなが
らブラウン管に表示することができるが、表示画面を変
更する度にビデオRAMのビデオデータを書き替える必
要があるので、非常に煩雑であり、かつ、表示速度が遅
くなる問題点があった。
る場合、ビデオRAM上のビデオデータを書き替えなが
らブラウン管に表示することができるが、表示画面を変
更する度にビデオRAMのビデオデータを書き替える必
要があるので、非常に煩雑であり、かつ、表示速度が遅
くなる問題点があった。
本発明は上記実情に鑑みてなされたもので、ブラウン管
の画面1枚分のビデオRAM1.:?!数の画面用ビデ
オデータを記憶し、表示画面の変更に際しビデオデータ
の書き替えが不要であり、かつ、迅速に所要とする画面
を表示し得るC RT表示方式を提供することを目的と
する。
の画面1枚分のビデオRAM1.:?!数の画面用ビデ
オデータを記憶し、表示画面の変更に際しビデオデータ
の書き替えが不要であり、かつ、迅速に所要とする画面
を表示し得るC RT表示方式を提供することを目的と
する。
[発明の構成]
(問題点を解決するための手段および作用)本発明によ
るCRT表示方式は、ブラウン管の1つの画面のドツト
数と比較して所定倍のビット数を持った1枚のビデオR
AMの複数ビット単位ごとに複数の画面用ビデオデータ
を所定の配列順序で書き込み、各画面ごとに前記ビデオ
RAMから対応する前記画面用ビデオデータを読出して
前記ブラウン管に表示することにより、1枚のビデオR
AMを用いて複数の画面をブラウン管に表示するもので
ある。
るCRT表示方式は、ブラウン管の1つの画面のドツト
数と比較して所定倍のビット数を持った1枚のビデオR
AMの複数ビット単位ごとに複数の画面用ビデオデータ
を所定の配列順序で書き込み、各画面ごとに前記ビデオ
RAMから対応する前記画面用ビデオデータを読出して
前記ブラウン管に表示することにより、1枚のビデオR
AMを用いて複数の画面をブラウン管に表示するもので
ある。
(実施例)
以下、本発明方式の一実施例について第1図ないし第3
図を参照して説明する。第1図は本方式を適用するCR
7表示装置の一般的なハード構成図、第2図はビデオR
AMにおける複数の画面用データの割付は図、第3図は
ある特定画面の表示状態図である。
図を参照して説明する。第1図は本方式を適用するCR
7表示装置の一般的なハード構成図、第2図はビデオR
AMにおける複数の画面用データの割付は図、第3図は
ある特定画面の表示状態図である。
一般に、CR7表示装置は、第1図に示すようにシーケ
ンスプログラムにしたがって所定の処理動作を行うCP
tJllを有し、このCPU11から導出されたパスラ
インには表示用ビデオデータを記憶するビデオRAM1
2.処理データを必要に応じて一時的に格納するRAM
13、プログラムデータを記憶するROM14等が接続
されている。また、前記パスラインには必要とするデー
タを入力するキーボー115およびCR7表示部16が
接続されている。17はキー入力回路、18は表示制御
回路である。
ンスプログラムにしたがって所定の処理動作を行うCP
tJllを有し、このCPU11から導出されたパスラ
インには表示用ビデオデータを記憶するビデオRAM1
2.処理データを必要に応じて一時的に格納するRAM
13、プログラムデータを記憶するROM14等が接続
されている。また、前記パスラインには必要とするデー
タを入力するキーボー115およびCR7表示部16が
接続されている。17はキー入力回路、18は表示制御
回路である。
しかして、以上のような一般的なCR7表示装置におい
て複数の画面を表示する場合、ブラウン管の1画面分に
相当するビット数を持つビデオRAM12の表示用ビデ
オデータを第2図に示すように記憶する。例えば4つの
画面表示用ビデオデータA、B、C,Dを記憶し、かつ
、ブラウン管のドツト数とビデオRAM12のビット数
とが縦方向および横方向において等しいものと考えたと
き、例えばビデオRAM12の相隣接する4ビツトごと
に規則正しく4i1面表示用ビデオデータA、B、C,
Dを順次記憶し、ビデオRAM12のブラウン管の1画
面全部について行う。従って、ビデオRAM12の各ビ
ットにおいては、画面表示用ビデオデータAは縦方向お
よび横方向とも奇数番地に記憶され、ビデオデータBは
縦方向の奇数番地、横方向の偶数番地に記憶され、ビデ
オデータCは縦方向の偶数番地、横方向の奇数番地に記
憶され、ビデオデータDは縦方向および横方向とも偶数
番地に記憶される。このようにビデオRAM12には所
定の規則性をもたせて4つの画面表示用ビデオデータを
記憶するものである。
て複数の画面を表示する場合、ブラウン管の1画面分に
相当するビット数を持つビデオRAM12の表示用ビデ
オデータを第2図に示すように記憶する。例えば4つの
画面表示用ビデオデータA、B、C,Dを記憶し、かつ
、ブラウン管のドツト数とビデオRAM12のビット数
とが縦方向および横方向において等しいものと考えたと
き、例えばビデオRAM12の相隣接する4ビツトごと
に規則正しく4i1面表示用ビデオデータA、B、C,
Dを順次記憶し、ビデオRAM12のブラウン管の1画
面全部について行う。従って、ビデオRAM12の各ビ
ットにおいては、画面表示用ビデオデータAは縦方向お
よび横方向とも奇数番地に記憶され、ビデオデータBは
縦方向の奇数番地、横方向の偶数番地に記憶され、ビデ
オデータCは縦方向の偶数番地、横方向の奇数番地に記
憶され、ビデオデータDは縦方向および横方向とも偶数
番地に記憶される。このようにビデオRAM12には所
定の規則性をもたせて4つの画面表示用ビデオデータを
記憶するものである。
一方、ブラウン管においては第3図に示す如くドツト表
示エリア(イ)で構成され、ビデオRAM12のビット
と一定の関係を有している。
示エリア(イ)で構成され、ビデオRAM12のビット
と一定の関係を有している。
例えば第2図および第3図のようにブラウン管のドツト
数とビデオRAM12のビット数とが完全に1対1で対
応している場合にはビデオRAMと全く同じ位置関係の
ビットにデータが表示されるが1、ビット数とドツト数
とは必ずしも一致する必要がない。つまり、ブラウン管
のドツト数がビデオRAMのビット数よりも多きい場合
、あるいはその逆の場合でも前述と同様にビデオRAM
12の各ビットに規則性をもたせてビデオデータA、B
、C,Dを記憶できるものである。
数とビデオRAM12のビット数とが完全に1対1で対
応している場合にはビデオRAMと全く同じ位置関係の
ビットにデータが表示されるが1、ビット数とドツト数
とは必ずしも一致する必要がない。つまり、ブラウン管
のドツト数がビデオRAMのビット数よりも多きい場合
、あるいはその逆の場合でも前述と同様にビデオRAM
12の各ビットに規則性をもたせてビデオデータA、B
、C,Dを記憶できるものである。
しかして、以上のようにして4つの画面表示用ビデオデ
ータをビデオRAM12に記憶した後、ROM14のプ
ログラムデータに基づいてキーボード15から何れのビ
デオデータが指定されたか判断し、例えばビデオデータ
Aと判断されたときにはビデオRAM12の奇数番地を
所定の順序で順次読み出して表示61110回路18を
介してCR7表示部16に表示していくと、ブラウン管
上には第3図の斜線部分のドツトが輝点として表れ、ビ
デオデータAが表示される。このことはビデオデータB
、C,Dについても同様な処理動作を行って表示される
。
ータをビデオRAM12に記憶した後、ROM14のプ
ログラムデータに基づいてキーボード15から何れのビ
デオデータが指定されたか判断し、例えばビデオデータ
Aと判断されたときにはビデオRAM12の奇数番地を
所定の順序で順次読み出して表示61110回路18を
介してCR7表示部16に表示していくと、ブラウン管
上には第3図の斜線部分のドツトが輝点として表れ、ビ
デオデータAが表示される。このことはビデオデータB
、C,Dについても同様な処理動作を行って表示される
。
従って、以上のような実施例によれば、ブラウン管の画
面1枚分に相当するビデオRAM12の各ビットに所定
の規則性をもって複数画面の画面。
面1枚分に相当するビデオRAM12の各ビットに所定
の規則性をもって複数画面の画面。
表示用ビデオデータを記憶し、所要とする画面のビデオ
データのみを番地指定して読み出してブラウン管に表示
すれば、ビデオデータの表示画面は多少荒くなるが、ブ
ラウン管の画面1枚分のビデオRAM12で複数の画面
表示用ビデオデータをブラウン管に表示することができ
る。その結果、複数の画面を表示する場合でも1枚のビ
デオRAM12を用いて表示でき、かつ、従来の様にビ
デオデータの書き替えを行う必要−がないので瞬時にし
て所要とするビデオデータを表示させることができる。
データのみを番地指定して読み出してブラウン管に表示
すれば、ビデオデータの表示画面は多少荒くなるが、ブ
ラウン管の画面1枚分のビデオRAM12で複数の画面
表示用ビデオデータをブラウン管に表示することができ
る。その結果、複数の画面を表示する場合でも1枚のビ
デオRAM12を用いて表示でき、かつ、従来の様にビ
デオデータの書き替えを行う必要−がないので瞬時にし
て所要とするビデオデータを表示させることができる。
なお、上記実施例はビデオRAM12に複数のビデオデ
ータを記憶するようにしたが、必−に応じて画面1枚分
だけしかビデオRAM12を使用しない要求が生じた場
合にはその時点でビデオRAM12を画面1枚分に書き
替えればよく、この場合には荒さの無い状態でビデオデ
ータを表示することができる。
ータを記憶するようにしたが、必−に応じて画面1枚分
だけしかビデオRAM12を使用しない要求が生じた場
合にはその時点でビデオRAM12を画面1枚分に書き
替えればよく、この場合には荒さの無い状態でビデオデ
ータを表示することができる。
[発明の効果]
以上詳記したように本発明によれば、ブラウン管の画面
1枚分のビデオRAMに複数の画面表示用ビデオデータ
を記憶でき、表示画面の変更に際しビデオデータの書き
替えを行うことなく複数の画面から所要とするl1WJ
を迅速に表示し得るCRT表示方式を提供できる。
1枚分のビデオRAMに複数の画面表示用ビデオデータ
を記憶でき、表示画面の変更に際しビデオデータの書き
替えを行うことなく複数の画面から所要とするl1WJ
を迅速に表示し得るCRT表示方式を提供できる。
第1図は本発明方式を適用した一般的なCR7表示装置
の構成図、第2図ビデオRAMの複数画面表示用ビデオ
データの記憶状態図、第3図はビデオRAMのあるビデ
オデータをブラウン管に表示させた場合の説明図である
。 11・・・CPU112・・・ビデオRAM、16・・
・CRT表示部(ブラウン管)。
の構成図、第2図ビデオRAMの複数画面表示用ビデオ
データの記憶状態図、第3図はビデオRAMのあるビデ
オデータをブラウン管に表示させた場合の説明図である
。 11・・・CPU112・・・ビデオRAM、16・・
・CRT表示部(ブラウン管)。
Claims (1)
- ブラウン管の1つの画面のドット数と所定関係をもった
ビット数のビデオRAMの複数ビット単位ごとに複数の
画面用ビデオデータを所定の配列順序で書き込み、各画
面ごとに前記ビデオRAMから対応する前記画面用ビデ
オデータを読出し前記ブラウン管に表示することを特徴
とするCRT表示方式。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62054115A JPS63221386A (ja) | 1987-03-11 | 1987-03-11 | Crt表示方式 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP62054115A JPS63221386A (ja) | 1987-03-11 | 1987-03-11 | Crt表示方式 |
Publications (1)
Publication Number | Publication Date |
---|---|
JPS63221386A true JPS63221386A (ja) | 1988-09-14 |
Family
ID=12961595
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
JP62054115A Pending JPS63221386A (ja) | 1987-03-11 | 1987-03-11 | Crt表示方式 |
Country Status (1)
Country | Link |
---|---|
JP (1) | JPS63221386A (ja) |
-
1987
- 1987-03-11 JP JP62054115A patent/JPS63221386A/ja active Pending
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4653020A (en) | Display of multiple data windows in a multi-tasking system | |
EP0179193B1 (en) | Data display systems having a display source merge capability and using a storage-type display device | |
JPS6329290B2 (ja) | ||
US4566000A (en) | Image display apparatus and method having virtual cursor | |
JPH0456316B2 (ja) | ||
JPS6230298A (ja) | 画像処理装置 | |
JPS5912176B2 (ja) | デイジタル・テレビジヨン・デイスプレイのためのカ−ソル回路 | |
EP0147542B1 (en) | A multiple window display system | |
US4924432A (en) | Display information processing apparatus | |
JPH0731489B2 (ja) | メモリ・アレイのアクセス方法 | |
JPS63221386A (ja) | Crt表示方式 | |
JPS61275792A (ja) | 表示制御装置 | |
JPS58211186A (ja) | 分割画面表示制御方式 | |
JPH0131197B2 (ja) | ||
JPS61219082A (ja) | 表示制御装置 | |
KR0170754B1 (ko) | Cdg 및 cdeg 시스템의 dram 사용 방법 | |
JP3077351B2 (ja) | データ表示方法 | |
JPS6194090A (ja) | グラフイツクデイスプレイ装置 | |
JPH0418048Y2 (ja) | ||
JPS613192A (ja) | 画面情報の処理方法 | |
JPS58123583A (ja) | 情報処理装置 | |
JPS6172293A (ja) | カラ−図形表示装置 | |
JPS6095486A (ja) | 表示装置 | |
JPS58107583A (ja) | 表示装置 | |
JPS61226794A (ja) | 走査型表示装置の任意パタ−ン嵌込表示方式 |