EP0092211B1 - Dispositif de commutation de programme de temps électronique - Google Patents

Dispositif de commutation de programme de temps électronique Download PDF

Info

Publication number
EP0092211B1
EP0092211B1 EP83103713A EP83103713A EP0092211B1 EP 0092211 B1 EP0092211 B1 EP 0092211B1 EP 83103713 A EP83103713 A EP 83103713A EP 83103713 A EP83103713 A EP 83103713A EP 0092211 B1 EP0092211 B1 EP 0092211B1
Authority
EP
European Patent Office
Prior art keywords
switching
time
data
store
data record
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
EP83103713A
Other languages
German (de)
English (en)
Other versions
EP0092211A1 (fr
EP0092211B2 (fr
Inventor
Winfried Brandenberg
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Legrand GmbH
Original Assignee
Weg-Legrand GmbH
Legrand GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Family has litigation
First worldwide family litigation filed litigation Critical https://patents.darts-ip.com/?family=6161256&utm_source=google_patent&utm_medium=platform_link&utm_campaign=public_patent_search&patent=EP0092211(B1) "Global patent litigation dataset” by Darts-ip is licensed under a Creative Commons Attribution 4.0 International License.
Application filed by Weg-Legrand GmbH, Legrand GmbH filed Critical Weg-Legrand GmbH
Priority to AT83103713T priority Critical patent/ATE30974T1/de
Publication of EP0092211A1 publication Critical patent/EP0092211A1/fr
Application granted granted Critical
Publication of EP0092211B1 publication Critical patent/EP0092211B1/fr
Publication of EP0092211B2 publication Critical patent/EP0092211B2/fr
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04GELECTRONIC TIME-PIECES
    • G04G15/00Time-pieces comprising means to be operated at preselected times or after preselected time intervals
    • G04G15/006Time-pieces comprising means to be operated at preselected times or after preselected time intervals for operating at a number of different times

Definitions

  • the present invention relates to an electronic time program switching device according to the preamble of claim 1.
  • time program switching device previously mainly time switches with electromechanical drive and mechanical switching devices, such as radially displaceable switching segments, pluggable switching fingers, or the like, have recently become increasingly high. So now and in the future there will probably be more demands that at least several time switch programs, i.e. with differences in different days of the week and also for several switching channels with partially different time switching programs should be as easy and error-free to set.
  • the switching data record cannot be entered and displayed completely, but only a partial section thereof, e.g. with a single day of the week, either an ON switching time or an OFF switching time; Combinations e.g. of several days of the week with the same ON and OFF switching times are neither possible in the display nor can they be checked at the same time.
  • a pattern for a programming sheet is therefore included in the operating instructions.
  • the invention is therefore based on the object of improving a time or time program switching device according to the preamble of claim 1 and its assemblies, i.e. the display device for the ON and OFF switching times with any number of days of the week and, if necessary, different switching channels - optionally adjustable in any change of the sections of the complete data set - combined with the operating elements and intermediate memories so that they can be controlled and designed so that the individual switching times and secondary data can be configured can be entered in any order and inputs of inadmissible switching time data are excluded from the outset, incorrect or no longer required input data of switching times can be corrected in individual sections and complete data sets with ON and OFF switching times, weekday (s) and secondary data, as desired, for example selected switching channels or choice between ON or OFF switching time, can be clearly read and set or corrected during the entire setting process.
  • This object is achieved according to the invention in a time switch with the features according to the preamble of claim 1 by connection to the sub-features according to the characterizing part of claim 1.
  • This conveys technical progress that in the entire handling, i.e. the creation, supplementation, partial deletion and correction of an ON and OFF switching time pair, the overview of the entire associated data set including the weekdays and switching channels belonging to this pair, a constant monitoring of all setting measures to a high degree and thus the operation without any special Training and demands on the skill of the operator is possible.
  • the advantages that can be achieved in this way are further promoted by configurations in connection with further special features, in that the functional reliability, which is otherwise only achievable to a limited extent, is even better guaranteed with such a highly developed and versatile time switch.
  • Fig. 1a the top view - from the front as a front view - is shown on the timer with closed housing 1, from which one can see the division of the front panel 2 into the control panel 3 and the display panel 4.
  • the control panel 3 itself is also divided into subfields 5 to 8 according to the outline of the control elements, the bottom 5 being the function selection main switch 9 “STEL / AUT” and the group of switching channel selection switches 10 to 13 (“S1 to S4”), the upper strip 14 of the keypad 6 “SET” the function selection button 15 (CLOCK), 16 (ON switching time) and 17 (OFF switching time), the middle strip 18 and the lower one Strip 19 the control button «h» 20 (hours), «m» 21 (minutes), «s» 22 (seconds), «d1-7» (weekdays), «S1-4 " 24 (switching channels) and «Q» 25 (acknowledgment) are assigned, the last-mentioned button belongs to the possible type of single-digit entry in the two cases «d1-7» and «S1-4
  • the complete data record for a switching time pair - in the case of a query - or a part of it when entering for the first time after complete deletion - is displayed, with the switching time image in an upper half 30 for the ON switching time with a first symbol "I” 31 and a lower half 32, mirrored from top to bottom, is divided with a second symbol "0" 33 and each half except the times "h", "m” and “s” with a colon between the dates for " h »and « m » below or above the same bar code 35, 36 at seven adjacent positions corresponding to the days of the week and in the right part 37 of the display field 4 arrows one above the other, for example 38 for the display of the selected switching channels.
  • the special division of the operating (3) and display fields (4) gives the user a particularly easy and fail-safe setting of the timer data.
  • the "UHR" function selection button he can set the built-in electronic clock by pressing the setting buttons 20 to 22 "h”, “m” and “s”, as well as "d1-7" for the day of the week that applies or press (for automatic pulse sequence) until the relevant section value matches the current time, whereupon he actuates the function selection button 29 "AUT" to transfer the set half data record to the intermediate memory 301 for the current time and release the continuation of the automatic operation of the electronic time program switching device and thus also enables the ongoing automatic adjustment of the built-in electronic clock.
  • the user For the purpose of setting the ON and OFF switching times, the user only has one of the function selection buttons «I» 16 and «O» 17 and then in turn - in any order - the setting buttons 20 to 25 for the associated switching times, days of the week and To actuate switching channels, also as long or as often until the desired values are displayed in the individual sections of the data record memory, if this is the case, he only has to press the function selection button 29 «AUT» or «PROGR», whereupon the Complete data record reproduced in display field 4 as associated digits, identifiers and symbols is transferred to the main memory (418) or its associated register and the «AUT» mode is also restored.
  • the condition must be met that all sections of the complete data set, possibly also e.g. B. are entered as «zero» (00) - without pressing the set button 20 to 25 belonging to a section, there is no display at all - i.e. that the record is "complete".
  • this condition can also be limited to a “half data record”, in which case one is displayed alternately for the current time, for ON switching time and for OFF switching time - in a less simplified version, however, then Completeness condition is checked for the entire data set.
  • the geometric arrangement of the setting buttons 20 to 25 and the function selection buttons 15 to 17 and 29 also makes operation easier, because the function selection buttons 15 to 17 and 29 in a common line 39, the group of buttons 26 to 28 for the query, correction and deletion in sections, which also includes the total reset by means of the pushbutton 41 “Reset”, in a line 40 at right angles to it and the actual actuating buttons are accommodated in the subfield lying between them.
  • Fig. 1b a partial section in the longitudinal direction, the arrangement of the circuit board 51 is supported by self-aligning by means of clamping between ribs 52, which are integrally formed on the side wall 53 of the upper housing part, and the end faces of the side wall 54 of the lower housing part .
  • the function selection and the setting buttons 55 to 58 are each from a neck, z. B. 53, of rectangular cross-section and a head plate 60 composed of a rubber-like material with additives made conductive and in its entirety by an elastic support surface 61 and integrally and integrally connected to it.
  • the necks 55 to 59 are integrally formed by the webs underneath the front plate 2, for. B. 62, 63, and the support surface 61 by the integral integrally molded intermediate webs, for example 64 held at a precisely uniform distance from the front panel 2 self-adjusting.
  • the semiconductor compact component 67 with the display device and associated electronic assemblies is installed directly under the window 68 in the front panel 2 in the display panel 66 and is electrically connected to the conductor tracks of the circuit board 51 by the associated connecting lugs.
  • On the inside of the circuit board 51 are at right angles to it printed circuit boards 69, 70, as indicated, for mechanical stiffening and for mounting larger components, such as capacitors of the power supply part, a battery for power reserve, and the relays.
  • Fig. 1c is the top view of the bare upper housing part 1 with holes 81, 82 for its screwing to the lower housing part, with openings for the window 83 belonging to the display device, for function selection and setting buttons, e.g. 84, 85, 86, function selector switch, e.g. 87, 88, and the masks 89, 90, 91 for the subfields 7, 7, 8 (in FIG. 1a).
  • buttons e.g. 84, 85, 86
  • function selector switch e.g. 87, 88
  • the masks 89, 90, 91 for the subfields 7, 7, 8 (in FIG. 1a).
  • Fig. 2a shows the bottom view of the upper housing part 101, the integrally molded frame 102 of the window 103 for the display device, not shown, and the holding frame 104 for this, as well as the openings, z. B. 105, for the necks not shown here, for. B. 106 belonging to a push button 107 (in Fig. 2c) and the combined to a latticework 108, namely integrally formed on the underside of the front plate 109 guide ribs, z. B. 110 to 113, on all four sides of the rectangular openings, for. B. 105, and with each other and with these integrally molded stiffening ribs, for. B. 114,115.
  • Fig. 2e shows the top view of the completely unpopulated front panel 109 with the openings, z. B. 105 for a button neck, e.g. 106 and for a channel switch 121, as well as for the function selection main switch 122 ( «STEL / AUT»).
  • FIG. 3 shows a longitudinal section A-B, supplemented by a longitudinal section through the lower housing part 151 and a phantom longitudinal view of the cover housing 152, through the upper housing part, which is equipped with a compact semiconductor module 153 for the display device and a group 154 of setting buttons.
  • relays 159 to 162 electrolytic capacitors 163, 164 and the other parts are arranged on the inside of the circuit boards 158, 159 which are attached at right angles to the underside of the circuit board on the longitudinal edges of the circuit board 155 of the power supply part 165.
  • the phantom view also shows how the pot-shaped cover housing 152 is attached with the aid of clamping claws in the grooves with internal teeth 166, being put over the lower housing part.
  • FIG. 4a shows a variant of the front view with a different housing shape, in which the display panels 181 and control panels 182 are arranged one above the other with abutting longitudinal edges (to be understood only conceptually).
  • the explanations for Fig. 1a apply with regard to facilitating operation due to the geometric assignment of display field areas and switches or buttons according to their ranking, especially the increase in the displayed values per button or with a long press of a sequence, and for the days of the week and the channels of the ongoing forwarding each time the button is pressed and transferred to the programming memory only after the acknowledgment button is pressed, in the same way, so that further explanations are unnecessary.
  • the electronic equipment and consequently the equipment of the front panel - apart from the local arrangement - corresponds to that of FIG. 1a.
  • FIG. 4b The front view for an exemplary embodiment electronically disassembled in relation to FIG. 1a or FIG. 4a is shown in FIG. 4b.
  • the numbers of the display 184, 185 of the ON switching time and corresponding to the OFF switching time indicate the hours or minutes, while the colons 186 arranged between them indicate the seconds or other sections of the minutes.
  • the bars 187, 188 above and below the number line «1 ... 7» show the weekday selected by button «d1-7» (189) and permanently saved by pressing the acknowledgment button «Q» (190) , after which the subsequent bar flashes when the «d1-7» button is pressed and jumps one step at a time until the day in question is permanently saved when acknowledged by the «Q» button (190) and indicated by a constant light.
  • the symbols «S», «L», «ix and « 2 »(191) belong to the switching channels, the symbols « I »and « O »(192, 193) show the selected part rate for setting the ON or OFF switching times.
  • the «Check» button (194) the saved switching times are queried, with the «Clear» button (195) the polled switching times are deleted, by pressing the «Program» button (196) the (complete) data set is displayed in accordance with the switching time diagram in Display in memory; the button ("Clock picture") (197) is used to set the time that is constantly running in the background, the button “I / O” (198) to choose between "ON” and “OFF” switching times, and to start the Operation of the time switch for setting and automatic mode, switches 199 and 200 of the operating or channel switching optionally to «Set / Program» or «Automatic / independent of this».
  • the parts with a dashed line are missing in the single-channel version of the time program switching device.
  • the printed circuit board 215 together with its side printed circuit boards 216, 217 is between the upper housing part 201 and the housing -Bottom part 203 using the ribs, e.g. 206 and 210 clamped in a correct and spaced manner.
  • One side printed circuit board has a connector plug 219 on the part protruding from the floor.
  • the lower housing part (151 in Fig. 3) is shown with a bottom view, a longitudinal section E-F and a top view in Fig. 6a, b and c.
  • the height-offset form which on the one hand offers a larger space for the power supply in the room part 221, while the elongated room part 222 offers space for connection plug strips, means for connecting the installation and the lower room part 225 for the larger components, such as electrolytic capacitors, batteries and relays is sufficient, on the other hand, the printed circuit board with the plug strip extends through the slot 223 in the intermediate floor 224.
  • the grooves 226, 227 with offset toothed inner surfaces 228 and the integrally molded sleeves 229, 230 for screwing to the upper housing part are arranged on the side walls.
  • the spacer rods 231, 232 for the self-adjustment of the distance and the position of the cover housing are also integrally formed on the underside of the intermediate floor 224.
  • Fig. 7a for a longitudinal section AB
  • Fig. 7c a cross section IK
  • Fig. 7d for a cross section GH
  • Fig. 7e for a longitudinal section CD through the lower housing part
  • Fig. 7b for a side view in the direction of arrow N
  • Fig. 7f for a side view in the direction of arrow O on the lower housing part
  • FIG. 8 and 9 show the cover housing (202 in FIG. 5b) in cross sections JK (FIG. 8a), LO (FIG. 8c), in longitudinal section AH (FIG. 8b), in a top view of the interior (FIG. 8d ), repeatedly shown in bottom view (Fig.9a) and front view (Fig. 9b).
  • the screw sleeves (214 in Fig.5b) are designated 241, 242, on the side walls are integrally molded ribs, z. B. 243, 244, for supporting the side walls of the lower housing part (FIGS. 6 and 7) on the lugs (233, 234) attached to the upper edge.
  • Break-out opening areas 247 and 248, 249, 250 are provided in the floor 245 and in the front wall 246 for connecting lines and assembly.
  • Other integral parts are e.g. the fitting parts 251 for the lower housing part.
  • 10 shows a greatly simplified block diagram with the most important electronic assemblies. It can be used to store the intermediate memory 301 for the sections 302 to 305 of the current time, which are connected as consecutive counters with the levels 60 (s), 60 (m), 24 (h) and 7 (d), both when the Set the drawn position of the switches 306 from the buffer 307 with a data record read in there to the current time, and also continuously feed the electronic clock module (buffer 301) from the frequency divider pulse source controlled by an oscillator 308, as well as the sections of the buffer Load 307 section by section from the data record memory 310, its sections being set by clock pulses from the clock generator 309 by actuating the setting key switches 311 and with changeover switches 311a set to ON or OFF switching times by means of clock pulses.
  • the electronic clock module buffer 301
  • the frequency divider pulse source controlled by an oscillator 308
  • the sections of the buffer Load 307 section by section from the data record memory 310 its sections being set by clock pulses from the clock generator
  • the buffer memory 307 can be connected to the input memory 312 of a display device and to the main memory 313 via the line group 314.
  • a complete data record is shoveled from the working memory 313 into the intermediate memory 307, while the current time is displayed by the display device.
  • the latter and one of the two half-data sets for ON and OFF switching times are located in sections at the inputs of the arithmetic-logic comparator units 314a, which, in the case of equality, have a signal at their outputs via the AND logic elements 315, which are controlled (not shown in detail) the sections switch the switching devices together with the signal of the channel selection section 316 to ON and OFF operating states.
  • FIG. 11 shows a schematic overview of the division of the overall block diagram with logical logic levels - here as an AND or OR element for parallel data processing - and the association of the block diagrams 11a to 11d.
  • the area code and 325 (AUT) for taking over the automatic operation of the electronic time switch are located on one side at the clock pulse source T 1 , T 2 - which still has to be explained - and are on the output side via the AND gates with the complementary outputs Q the FLIP-FLOP elements 331 to 335 of the other function selection buttons are linked.
  • the FLIP-FLOP element eg 332 controlled by pressing the button (e.g. 322) is activated by its Q -Output blocks the inputs of all other FLIP-FLOP elements 331, 333, 334 and 335 through the AND elements 326, 328, 329 and 330 which have not been released.
  • H signals are present on the output lines 336 (UHR), 337 (AUT), 338 ( «I») and 339 ( «O») and 340 (AS1 7) as long as no other function selection key than that of the set FLIP-FLOP element has been actuated.
  • the function selection main switch "AUT / STEL" 341 is located at some point in the circuit, which achieves the same output effect as with the "AUT" function selection button 325 - but blocked.
  • the switching channel setting switches 342 serve to block the control circuit of the switching devices in one of the operating states: remain ON, OFF or INACTIVE, in which they remain set.
  • the set outputs of the monostable FLOP elements 332 (ON) or (ON) and 333 (OFF) or (AUT) (FIG. 11a) are, as indicated by circles, for example 374, by NAND (or NEG) Gates 375, 376 are linked to the output signals of the FLIP-FLOP gates 368 to 372 so that they indicate output signals via FLIP-FLOP gates 379, 380 whether all of the relevant setting buttons 351 to 355 are actuated; only then is an H signal given both for the "ON" actuation routine and for the "OFF” one and passed on via the AND gate 377 on line 378 for a positive result of the completeness check.
  • These output signals also control a time-delayed monostable FLOP gate, the complementary one, via the OR gate 381 Q -Output signal 382 is on the reset line 383 for the reset inputs.
  • the «ABF» key 356 thus only reloads a data record stored in the working memory into the input memory 312 of the display device and thus interrupts the «AUT» routine if the «AS1 ...» function selection key has been pressed beforehand, ie A signal is present on line 384 and enables the forwarding of the “ABF” signal to line 366 via AND gate 385.
  • the actual record signals go from the relevant output of one of the AND gates 360 to 364 to the individually assigned buffer memories 387 to 391 of the data record memory 392 and set them to their corresponding values depending on the number of clock pulses entered; the buffer memory sections 387 and 391 are designed as sliding memories, so that after each input which is to be stored, this is entered into the actual register 387 'by a signal at the output of the AND gate 366 belonging to the acknowledgment actuating key «QUI» 357. or 391 '- if necessary in addition to the positions already occupied - must be stored.
  • the data contents of the "Switching time” and "Switching channel” sections are taken from the outputs 393 and 394 of the data record memory 392.
  • the function selection signals “I”, “O”, “AS1 ..”, 401 to 403 are “AUT” 404 and the actuating signal “ABF” 386, with the outputs “SZ” (switching times) 405 and «SK» (switching channels) 406 and OFF switching time 409, 410 of the auxiliary register 412 for the complete data set, and switching channel 411, as well as input 413 of the electronic clock module and input 414, and outputs 415 (ON switching time), 416 (OFF switching time) and 417 (switching channel) of the working memory 418 through a chain 419 of AND gates and the AND gate 429 in the latter together with the completeness signal on line 421 (378 in FIG. 11b) logically combined.
  • the data transports in connection with the working memory 418 are controlled by the central unit 422 including decoders in connection with a program memory 423 and possibly with an external additional read / write memory 424.
  • 11d shows the assemblies of the electronic watch assembly 441 with the time segment stages 442 (day of the week “d”), 443 (hours “h”), 444 (minutes “m”) and 445 (seconds «s») with the clock generator 446, consisting of an oscillator 447 and various divider stages, including for 1 ms-1/2 s, 1/8 s and 1 s clock signal outputs, e.g. B. T 1 and T 2 , and (1 s) for the ongoing progression of the electronic clock assembly 441, reproduced.
  • the time segment stages 442 to 445 can also be set from the data record memory (392 in FIG. 11b) via the line 448 and the AND gate 449 when the function signal “UHR” 336 is present on the line 450.
  • FIG. 12 shows an example with logical serial logic stages for the comparison of data record sections using shift registers when processing the time comparison of the time and the programmed ON or OFF switching time.
  • the associated data and half data sets are in registers 471 and 472 for the days of the week, 473 and 474 for «h», «m» and «s» for the current time and the stored switching time, and registers 475 and 476 for the switching channels of an intermediate memory 478 loaded from the main memory 477 via the lines 479, 480 and 481.
  • Shift registers 482 to 485 and 486, 487 are assigned to registers 472, 473 of the switching times on the input side and output side and the registers for the switching channels only on the output side.
  • the shift registers each switch the input and / or the output of the relevant time segment register to the next one.
  • the clock pulses are released by multiple linking by means of AND gates between clock signal line 488 via a first AND gate 489 with the AND gates controlled by CARRY and STATUS output signals of comparator stage 490 with a 491 negated on one side and a 492 negated on both sides. If the comparator element 490 determines equality at the next clock pulse and the CARRY and STATUS outputs are high, the AND element 493 is released and a clock pulse is transmitted to the further shift registers 484, 485 and via the counter 494 and the AND element 495 487 is given, so that the comparison for the next section is released.
  • the individual data record sections are not queried in parallel, but in series.
  • the excerpt from a principle block diagram of FIG. 13 works according to the same principle as in FIG. 12 for an example of the evaluation of the setting key codes.
  • register 501 z. B the constants corresponding to the key codes, namely for the subordinate area, namely «QUI» (3), «CLE» (4), «S1-4» (5), «TAG» (6), «SEK» ( 7), «ABF» (6), «STU» (9) and «MIN» (A)
  • register 502 for an «ABF» subroutine for the «QUI» key which in turn corresponds to the constants corresponding to the key codes for «TAG» (6) and «S1 ..
  • ALE arithmetic-logic unit
  • buffer group 552 input and output register R 553, output register D 554, working memory 555 including programming memory, Buffer for complete data records, program memory 556 including program counter, return address memory and table memory, operation part decoder 557 and display device including auxiliary modules and clock 558 are integrated.
  • working memory 555 including programming memory
  • Buffer for complete data records program memory 556 including program counter, return address memory and table memory
  • operation part decoder 557 and display device including auxiliary modules and clock 558 are integrated.
  • Read lines 559 and address lines 560, 561 of the function selection switches, keys and setting keys combined to form a matrix 563 are connected to the input and output register in such a way that the switch and key codes are constants from the codes of the lines - Divisible areas result, eg the higher-level function keys «CLOCK», «ON», «OFF», «AS1 ..», in the constant range greater than 10 (A), the lower-order control keys «h», «m», «s »s » D1-7 » « S1 ..4 »« QUI »» ABF »and « AS1 .. »in the range less than or equal to 10 (A) and greater than« 2 »and the « AUT »- Buttons are in the area less than or equal to 2. That way a clear query with quite a few steps is possible in all three cases.
  • the output signal of the logic combination or comparator stage 551 controls the relays 562 via intermediate modules 561 and further logic elements.
  • the operating parts of the command words of the program memory are processed in accordance with the steps of the command counter, as it corresponds exactly to the serial logical combination of the exemplary embodiments of FIGS. 12 and 13 that operates purely in hardware.
  • the entered switching time data ie the respectively displayed and the last pressed button
  • Fig. 16 shows that the display, change and deletion of the data of the displayed, set days of the week and switching channels takes place in the same simple manner.
  • the days of the week for the ON switching time are in the upper line and for the OFF switching time in the lower one - Consistent with image 605 on the display - reproduced as a series of bars that may light up next to each other, "flashing" hatching and "constant", ie are drawn in solid black.
  • Fig. 16a at 1) the sequence of the bar images according to the actuation of the button «d1-7», if necessary or partially several times, «Q» acknowledgment and at 2) the switching time data record corresponding to the setting of the days of the week.
  • Excerpt reproduced. 16b shows how the setting according to 1) is extended by pressing the "d1-7" button, again in some cases several times without acknowledgment, and the "Q" button to add Tuesday and Wednesday to the additional days of the week Thursday and Saturday , 3).
  • Fig. 16c top 1)
  • Fig. 16d line 1
  • the blinking of all bars shows that no day of the week has been set at all, which is why according to 2) by pressing the «I / O» setting to ON, i.e. «I» - and pressing the «d1-7» and «Q» buttons and then 3) resetting the «1/0» button - setting to OFF, i.e. «O» - and also pressing buttons «d1-7» and «Q» the data record section for the days of the week must be corrected.
  • 16e here more ON switching days than OFF switching days in line 1) - can be corrected just as easily by preselecting the OFF switching times “O” using the “I / O” button and pressing the “d1” button -7 »and « Q »for setting the weekdays Monday, Tuesday, Wednesday and Friday and acknowledging them for storage.
  • Fig. 16f 1 line 1) indicates an incomplete entry of the switching channels (only «SL 1 »), which are supplemented by pressing the «S1-2» and «Q» buttons to that in line 2), as is the consequence of Button images can be recognized.
  • pressing the «S1-2» key switches to the first switching channel, the symbol flashing, after which pressing the «Q» key saves this correction can.
  • index "I” means belonging to the switch-on times, index “O” to the switch-off times, index P to the programming memory and index A to the working memory, "T” means switching time of day) must be compared and related to each other put:
  • the requirements regarding the switching channels Kp and K A are determined by the comparator stage 644, for the number of days of the week d A / 1 or d A / l / AZ + 1 (in the intermediate memories 645 and 646) and the number of days of the week dp / o or d Alo (buffer memory 635, 647), as well as d p / l or d A / l in the comparator stages 648, 649, the data of the symbols O / p and O / A in the subareas 625, 650 and finally the data of the symbols I l p and I A or I / A / AZ + 1 (the latter in the partial areas 651, 652) in the comparison stages 653, 654 checked or compared; the result signals of these comparator stages must be H without exception, so that the AND gate 655 also provides an H signal at its output, which is present at the second input of the AND gate 643 and at the first input of the AND gate 643a
  • the actual plausibility check consists in the further linking steps: First, at the inputs of the comparator stage 656 via shift registers 636 and 657, the data selected and stored in the intermediate registers 638 and 658, respectively, of the most significant digits of the ON-switching times Tp ll of the programming memory 621 and 627, respectively T A / l of the working memory 418, ie of the register 630 -also of the addressed switching time data record; At the inputs of the comparator stage 659, the selected data of the most significant digits of the OFF switching times of the day Tp / o of the data record memory 621 or T A / O of the register 630 of the selected and stored in the intermediate registers 639 or 661 are located via shift registers 637 or 660 Working memory 418 - with the same addressing as with the ON switching time of day; Finally, at the inputs of the comparator stage 662, together with the output signals of the intermediate registers 638 and 663 - the latter via the shift
  • the outputs of the comparator stages 656, 659 and 662 are connected by the OR gate 665, the AND gate 666 and partly by the AND gate 643a, the output signal of which increases the address counter 629 by one, and finally the AND gate 667 is linked in such a way that that on output line 668 - if conditions are met - an enable signal for the transfer of the complete switching time data record in data record memory 621 to the addressed subarea between AZ and AZ + 1 of working memory 418 occurs via line 669 and AND elements 670, 671; the AND gate 671 also becomes conductive only when the inputs of the completeness check are present at its inputs 672, 673 (outputs of the AND gates 375, 376 in FIG. 11b).

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Electric Clocks (AREA)
  • Programmable Controllers (AREA)
  • Control Of Motors That Do Not Use Commutators (AREA)
  • Electronic Switches (AREA)

Claims (43)

1. Dispositif électronique de commutation programmé, comportant:
un sous-ensemble d'horloge électronique avec générateur d'horloge et plusieurs étages diviseurs pour des signaux de données d'intervalles de temps, comme jour de la semaine «d», heure «h», minute «m», le cas échéant seconde «s», et des signaux d'horloge pour des intervalles de temps plus grands,
une unité centrale avec mémoires de travail de lecture et d'enregistrement ayant des registres adressables en tant que groupes d'emplacements de mémoire tampon et mémoires permanentes, des unités de calcul arithmétique-logique pour le traitement des signaux de sortie de données de ces sous-ensembles, ainsi que des mémoires de programme ayant des dispositifs de décodage et de comptage d'instructions correspondants pour la création et la répartition de signaux de fonction pour la commande de sous-ensembles électroniques de l'unité centrale,
un dispositif d'affichage lumineux divisé en sous-zones (30, 32) ayant des zones d'affichage (4) pour des groupes de signes, comme des chiffres, des lettres, des signes caractéristiques et/ou des symboles,
une unité d'entrée ayant des éléments de commande, comme des touches et des interrupteurs, réunis par groupes en sous-zones, aux zones d'affichage (4),
une unité de sortie pour l'excitation ou la désexcitation de dispositifs de commutation, comme des relais électromagnétiques, des organes de commutation électroniques, pour des circuits d'utilisation, le cas échéant avec plusieurs canaux et/ou amplificateurs de commutation des sous-ensembles d'alimentation en courant et de commande et un boîtier, dans la paroi frontale duquel des zones de réglage et de commande, ainsi qu'au moins un dispositif d'affichage lumineux sont disposés,

caractérisé en ce que:
(a) les touches et interrupteurs pour:
(ai) une première sélection de fonction: pour des montages fondamentaux comme «AUTOMA-TIQUE/REGLABLE,, (9) et/ou MARCHE et ARRET des canaux de commutation (10 à 13) en tant que commutateurs (341) de marche ou d'arrêt,
(a2) une deuxième sélection de fonction: pour des données de commutation, comme l'heure actuelle (HEURE) (15), des temps de commutation de marche et d'arrêt (MARCHE) (16) et (ARRET) (17), canal de commutation (ASi,...) (27) et/ou automatique (AUT) (26), en tant que touches de sélection de fonction (321 à 325), ainsi que:
(a3) le réglage des données de temps de commutation, heure «h» (20), minute «m» (21), le cas échéant seconde «s», le choix entre les entrées de temps de commutation MARCHE et ARRET, le choix des jours de la semaine (d) (23) ou des canaux de commutation (24) et leur mémorisation temporaire comme touches de réglage pour l'entrée d'impulsions d'étages diviseurs ou de touches de sélection et de confirmation (25),
sont réalisés de sorte que les interrupteurs et touches sont réunis en étant rangés par groupes au vue de la priorité,
c'est-à-dire que les interrupteurs de sélection de fonction (9 à 13), les touches de sélection de fonction (15 à 17; 26 à 29) et les touches de réglage (20 à 25) sont disposées dans une matrice ayant des liaisons d'adressage selon une coordonnée et des liaisons de lecture selon l'autre coordonnée, en tant qu'éléments de commande à leurs croisements,
en ce que lors de la connexion des adresses associées à chaque interrupteur ou touche, à la sortie correspondante des liaisons de lecture, il se crée un CODE, qui est défini de façon claire pour les groupes des éléments de commande dans des domaines de nombres limités de façon caractéristique, et, conformément à cela,
(b) les sous-zones (30, 32) pour le dispositif d'affichage lumineux sont munies de zones d'affichage pour:
des données d'heure des temps de MARCHE (30) et d'ARRET (32) et de canaux de commutation de sortie (37),
des signes caractéristiques «1» (31) et «O» (33) pour l'association aux temps de marche et d'arrêt,
deux-points (:) (34) entre les éléments d'affichage des heures «h» et des minutes «m» pour l'affichage continu de l'écoulement des secondes par clignotement,
ainsi que sept barres disposées l'une à côté de l'autre (35), (36) et des flèches (38), pour les jours de la semaine, par quoi
(c) les zones d'affichage (4) pour des données d'heure de sous-jeux de données associés aux temps de MARCHE et d'ARRET et aux canaux de commutation de sortie (37) d'une mémoire de jeu de données à format fixe servant de groupes d'emplacements de mémoire tampon dans l'unité centrale seulement en leur totalité au moyen d'un des interrupteurs ou touche de sélection de fonction par exclusion réciproque ou libération réciproque d'un seul en une séquence quelconque organisée de façon correspondante en groupes, sont reliées aux entrées de commande ou aux sorties de l'unité centrale, sont reçues et y sont traitées, en ce que des circuits de commutation logiques en parallèle et/ou en série (326 à 335) sont prévus pour l'entrée ou la correction sélective de parties constitutives du groupe de signaux de jeu de données, dans lesquels les groupes d'emplacements pour les sous-jeux de données
C1) choisis dans l'ordre selon la priorité
c2) et/ou pouvant être en partie remis à zéro ou confirmés, pouvant être entrés
c3) et/ou les jeux de données peuvent être vérifiés en ce qui concerne l'intégralité ou la compatibilité (caractère plausible),

peuvent être reliés aux entrées ou aux sorties correspondantes d'une mémoire de jeu de données indépendante à format fixe de façon correspondante (392, 412) et/ou dans une mémoire de travail de lecture et d'enregistrement (418) par l'intermédiaire d'étages de comparaison ou de commutation logiques en parallèle et/ou en série.
2. Dispositif électronique de commutation programmé selon la revendication 1,
caractérisé en ce que le code est défini pour des touches dans le domaine hexa-décimal 0 à F, dans sa partie inférieure par exemple «2» pour la touche «AUT», dans sa zone supérieure, par exemple plus grande que «10», (hexadécimal plus grand que «A»), pour les touches de fonction, et se trouve dans sa zone moyenne entre celles-ci de «3» à «10» ou «A», les deux inclues, pour les touches de réglage sauf «AUT».
3. Dispositif électronique de commutation programmé selon l'une des revendications 1 et 2,
caractérisé en ce que les groupes d'emplacements de la mémoire de jeux de données à format fixe (392, 412) sont munis au moins en partie d'un dépassement de valeur limite adapté pour sept jours de la semaine, dix dizaines et six unités pour les heures, et/ou de deux entrées pour des polarités opposées (« +·/ ­ ») des impulsions à entrer.
4. Dispositif électronique de commutation programmé selon l'une des revendications 1 à 3,
caractérisé en ce que les registres adressables indiqués sont adressables de façon séparée en tant que groupes d'emplacements des mémoires de jeux de données à format et de la mémoire de travail de lecture et d'enregistrement, en ce qu'ils sont associés à:
(a) une fraction de la mémoire tampon à format (en 392) pour un jeu de données moitié ayant des données d'heure et des données des temps de MARCHE ou d'ARRET et, le cas échéant, des canaux de commutation,
(b) des registres d'une mémoire de lecture et d'enregistrement supplémentaire externe, qui en est spatialement séparée, en tant que mémoire tampon,
(c) au moins une mémoire tampon auxiliaire (412) pour un jeu complet de données avec des données de temps de MARCHE et d'ARRET, y compris des données pour les jours de la semaine, ainsi que, le cas échéant, pour des canaux de commutation,
(d)une mémoire tampon adressable de façon séparée dans la mémoire de travail (418),

dont les entrées d'enregistrement (407, 409, 411, 414; 408, 410, 421) peuvent être reliées à des sorties (321 à 325, 351 à 358) de l'unité d'entrée et/ou de l'autre registre (393, 394).
5. Dispositif électronique de commutation programmé selon une des revendications 1 à 4,
caractérisé en ce que les groupes d'emplacements de la mémoire de jeux de données à format fixe (392, 412) ou de la mémoire de travail de lecture et d'enregistrement (418) de registres adressables de façon séparée dans la mémoire de travail (418)
pour des données de l'heure (441 à 445), ou
pour des données de temps de MARCHE et d'ARRET,
pour des données des jours de la semaine, pour des données des canaux de commutation, pour des données des états effectifs des dispositifs de commutation,
en même temps que des caractéristiques de réglage et/ou des indications pour les codes des interrupteurs et/ou des touches, des constantes, des adresses, ainsi que des données de comptage de temps peuvent être reliés à ses entrées d'enregistrement (414) et ses sorties de lecture (415 à 417) à des entrées de la mémoire tampon auxiliaire (412) servant de mémoire d'entrée du dispositif d'affichage lumineux ou d'une mémoire tampon particulière respective.
6. Dispositif électronique de commutation programmé selon une des revendications 1 à 5,
caractérisé en ce que, en vue de vérifier l'intégralité du jeu de données complet, les sorties (393, 394) de tous les groupes d'emplacements de la mémoire de jeu de données à format fixe (392, 412) sont reliées aux entrées d'un sous-ensemble de commutation logique, dont les signaux de sortie sont entrés, à chaque fois, dans un élément ET dans une chaîne (419) d'éléments ET, dont l'autre entrée est reliée à la sortie de la mémoire de jeu de données (392) et dont les sorties, pour une condition de commutation remplie, sont reliées à des entrées correspondantes (414) d'un autre registre auxiliaire dans la mémoire de travail (418), tandis que, pour le non-remplissage, chaque élément d'affichage des groupes d'emplacements non occupés de la mémoire de jeu de données à format fixe est alimenté par un signal clignotant.
7. Dispositif électronique de commutation programmé selon la revendication 6,
caractérisé en ce que le sous-ensemble de commutation logique comporte au moins un élément ET (377), aux deux entrées duquel se trouvent les sorties d'éléments FLIP-FLOP (379, 380), qui sont associés par groupes aux touches de réglage pour des données de temps de commutation (revendication 1, a3).
8. Dispositif électronique de commutation programmé selon la revendication 6,
caractérisé en ce que le sous-ensemble de commutation logique comporte au moins un élément NON ET (avec un élément OU 375, 376), aux entrées duquel se trouvent les sorties des éléments FLIP-FLOP (368 à 372) associés aux données de temps de commutation et des éléments FLIP-FLOP (232, 233) des circuits de commutation des touches de sélection de fonction des temps de commutation MARCHE et ARRET (revendication 1, a2).
9. Dispositif électronique de commutation programmé selon une des revendications 1 à 8,
caractérisé en ce que, en vue de vérifier la compatibilité et le caractère plausible des données entrées, les sorties (393, 394) de toutes les positions du jeu de données complet d'emplacements associés de la mémoire de jeu de données (392), en même temps que des sorties des circuits de sélection de fonction (revendication 1, ai) sont reliées aux entrées d'un sous-ensemble de commutation logique pour les connexions de compteurs (634, 635, 645, 646, 647), de registres de décalage (636, 637, 657, 660, 664) et/ou d'étages de comparaison (632, 633, 644, 648, 649, 653, 654, 656, 657, 662) et dont le signal de sortie se trouve à une entrée d'un élément ET (670, 671), dont les autres entrées sont reliées aux sorties de la mémoire de programmation (392) ou dont l'autre entrée est reliée à la sortie de l'élément ET (670, 671) convenable pour la vérification d'intégralité pour le sous-ensemble de commutation, cette ou ces liaisons n'étant réalisées que pour une condition de compatibilité remplie, et, si cette condition n'est pas remplie, les éléments d'affichage correspondant aux emplacements de mémoire occupés de façon non compatible étant alimentés par un signal clignotant.
10. Dispositif électronique de commutation programmé selon la revendication 9,
caractérisé en ce que le sous-ensemble de commutation logique comporte au moins un élément ET (642, 643, 643a, 666, 667), aux entrées duquel se trouvent les sorties de registres tampons pour les données d'heure de temps de commutation, les signaux de sortie des registres tampons pour les données de jours de la semaine de temps de commutation, et les signaux de sortie d'éléments FLIP-FLOP, qui sont alimentés par les signaux de sortie des emplacements pour les temps de marche et d'arrêt, le jour de la semaine et le canal de commutation, ainsi que des données de jour.
11. Dispositif électronique de commutation programmé selon la revendication 9,
caractérisé en ce que le sous-ensemble de commutation logique comprend au moins une paire d'éléments NON ET (640, 641), dont les entrées sont alimentées par des signaux dans les sorties complémentaires l'une de l'autre d'étages de comparaison (632, 633), qui, à chaque fois, sont sélectionnés par les signaux des positions de commutation MARCHE et ARRET de la mémoire de jeu de données (392, 412), d'une part, et par les signaux du contenu de mémoire des mémoires tampons (634, 635), d'autre part.
12. Dispositif électronique de commutation programmé selon la revendication 9,
caractérisé en ce que le sous-ensemble de commutation logique comporte au moins un élément OU (665) ou un élément OU EXCLUSIF.
13. Dispositif électronique de commutation programmé selon la revendication 9,
caractérisé en ce que, en vue de vérifier la compatibilité avant le chargement d'un jeu de données complet dans la mémoire de jeu de données à format fixe (392, 412) ou son registre auxiliaire dans la mémoire de travail de lecture et d'enregistrement (418) à la place d'un autre jeu de données qui y est stocké, les sorties du sous-jeu de données de commutation MARCHE (jour de la semaine, donnée de jour et les sorties de lecture d'un sous-jeu de données de commutation MARCHE (jour de la semaine, donnée de jour -651-) de la mémoire de travail de lecture et d'enregistrement (418), cette dernière étant adressée au moyen d'un accroissement continu du compteur d'adresses (629) sur un des jeux de données mémorisés de mêmes données des canaux de commutation, dont le sous-jeu de données (652) de commutation MARCHE est plus grand que le sous-jeu de données de commutation ARRET de la mémoire de jeu de données (392), peuvent être reliées à un étage de comparaison avec éléments ET (655, 643a ou 656, 657, 662), par quoi, de plus, la réception du signal de résultat de l'étage de comparaison pour une égalité ou une différence négative entre le jeu de données de commutation MARCHE (658) de la mémoire de travail de lecture et d'enregistrement et celui (638) de la mémoire de jeu de données (621) dans la mémoire de travail de lecture et d'enregistrement par l'intermédiaire d'un élément ET (666) non alimenté et un élément ET (643a) alimenté arrête, et, par ailleurs, pour une différence positive entre le jeu de données de commutation MARCHE (638) de la mémoire de jeu de données (621) et celui (658) de la mémoire de travail de lecture et d'enregistrement (418), par effacement du jeu de données de commutation MARCHE/ARRET (630) complet mémorisé dans la mémoire de travail de lecture et d'enregistrement, libère la réception du jeu de données de commutation MARCHE/ARRET complet correspondant (638) dans la mémoire de jeu de données (621) dans la mémoire de travail de lecture et d'enregistrement (418) par l'intermédiaire d'un élément OU (665).
14. Dispositif électronique de commutation programmé selon la revendication 13,
caractérisé en ce que le contenu des emplacements d'au moins un groupe d'emplacements d'un registre correspondant au jeu de données affiché pour au moins un canal présélectionnable et/ou un jour de la semaine est effaçable ou échangeable par actionnement d'une ou de touches correspondantes indépendamment des autres groupes d'emplacements.
15. Dispositif électronique de commutation programmé selon une des revendications 1 à 14,
caractérisé en ce que le contenu d'au moins un emplacement d'un groupe d'emplacements du registre correspondant à un jeu de données peut être modifié au choix dans le sens d'une augmentation ou d'une diminution par actionnement individuel d'une touche de réglage conformément à l'actionnement continuel après l'écoulement d'un temps d'attente prédéterminé autour d'au moins une valeur au moyen d'un interrupteur additionnel (cc - ou «+/-»).
16. Dispositif électronique de commutation programmé selon une des revendications 1 à 15,
caractérisé en ce que, dans chacun des circuits pour les touches de réglage (351 à 358), se trouve un étage de commutation logique ET ou OU en parallèle ou en série (360 à 367; 326 à 335) pour la suppression de l'action électrique de la touche de sélection de fonction à chaque fois précédemment actionnée (321 à 325), c'est-à-dire pour HEURE, MARCHE, ARRET, AS1..., AUT, et inversement du blocage dans l'état inactif.
17. Dispositif électrique de commutation programmé selon une des revendications 1 à 16,
caractérisé en ce que dans chacun des circuits pour les touches de réglage (351 à 358), par exemple «d», «h», «m», «s», «S1...», ABF se trouve un étage de commutation logique (360 à 367) pour l'arrêt de l'action électrique de celui-ci par l'intermédiaire de la touche de sélection de fonction AUT (325).
18. Dispositif électronique de commutation programmé selon une des revendications 1 à 17,
caractérisé en ce que la mémoire d'entrée pour JOUR (jour de la semaine) et/ou CAN (canal de commutation) est réalisée en tant que mémoire tampon de décalage (387, 391) et entre elle et le registre correspondant (387', 391') de la mémoire de jeu de données (392, 412), se trouve un sous-ensemble de commutation logique correspondant (par exemple un élément ET 366) pour la confirmation lors de la mémorisation de plusieurs données JOUR ou CAN qui se suivent ou d'indications correspondantes.
19. Dispositif électronique de commutation programmé selon une des revendications 1 à 18,
caractérisé en ce que, entre les circuits ' d'entrée des touches de sélection de fonction (321 à 325) et les touches de réglage (360 à 367), se trouve un étage de commutation logique (326 à 335) pour l'arrêt de leur action électrique par l'intermédiaire de l'interrupteur de sélection de fonction principal «REGLABLE/AUTOMATIQUE» (341) dans une position de celui-ci.
20. Dispositif électronique de commutation programmé selon une des revendications 1 à 19,
caractérisé en ce que des interrupteurs de sélection de canaux (342) sont associés aux canaux de commutation, les canaux étant associés aux touches de réglage et de fonction et étant réglables indépendamment par celles-ci.
21. Dispositif électronique de commutation programmé selon une des revendications 1 à 20,
caractérisé en ce que, dans le circuit des touches de réglage pour «h», «m», le cas échéant «s», se trouve un étage de commutation logique (375, 376, 379, 380) pour la libération du circuit de la touche ABF (ou CHECK) lorsque la condition ET est remplie avec les signaux de la touche de sélection de fonction AS1..., puis des touches MARCHE (322) et ARRET (323), et, le cas échéant, de la touche de réglage JOUR (jour de la semaine) (351).
22. Dispositif électronique de commutation programmé selon une des revendications 1 à 21,
caractérisé en ce que, dans le circuit des touches de sélection de fonction (321 à 325) et des touches de réglage (351 à 358), se trouve un sous-ensemble de commutation logique avec le circuit de la touche CLE (358) pour la suppression de l'action électrique de la touche actionnée précédemment directement ou pour l'effacement de la portion correspondante du jeu de données affiché.
23. Dispositif électronique de commutation programmé selon une des revendications 1 à 22,
caractérisé en ce que, dans le circuit des touches de sélection de fonction, se trouve un dispositif de registre de décalage pour leur commutation du circuit de commande d'un des interrupteurs de sélection de fonction correspondants sur un circuit suivant, par exemple dans la séquence «HEURE-MARCHE-ARRET-AS1 ... -AUT-HEURE... etc...>,, par actionnement successif des touches de sélection de fonction.
24. Dispositif électronique de commutation programmé selon une des revendications 1 à 23,
caractérisé en ce que, dans le circuit des touches de réglage, par exemple «h», «m», le cas échéant «s», se trouve un dispositif de registre de décalage pour la commutation de celles-ci, dans le cas des touches de réglage «d» et «S1...» sous commutation intermédiaire d'un sous-ensemble de commutation logique lors de l'actionnement précédent de la touche «QUI» après actionnement unique ou multiple de la touche de réglage correspondante de la condition ET remplie.
25. Dispositif électronique de commutation programmé selon une des revendications 1 à 24,
caractérisé en ce que le circuit des touches de sélection de fonction comporte un organe de temps pour la remise à zéro de celui-ci après écoulement d'une durée préréglable, par exemple 40 secondes, sans actionnement d'une touche de réglage.
26. Dispositif électronique de commutation programmé selon une des revendications 1 à 25,
caractérisé en ce que, entre chacune des touches de sélection de fonction reliées à une source d'impulsions d'horloge et les entrées des étages de commutation logique pour les entrées de données des sous-ensembles pour l'heure actuelle, de plus pour des temps de commutation MARCHE et ARRET, le canal de commutation de la mémoire de programmation, ainsi que de la mémoire d'entrée du dispositif d'affichage lumineux, ainsi que du registre auxiliaire pour un jeu de données complet (par exemple 621, 630, 631), ainsi que la mémoire tampon pour des données de l'heure actuelle (442 à 445), ou des temps de commutation MARCHE et ARRET, des jours de la semaine, des canaux de commutation (207 ou 412), se trouvent un élément de commutation ET et un élément FLIP-FLOP (360 à 373), tous ces derniers étant reliés aux autres entrées des premières sorties U, de sorte que, par actionnement d'à chaque fois une touche de fonction, les sous-ensembles FLIP-FLOP de tous les autres sont remis à zéro.
27. Dispositif électronique de commutation programmé selon une des revendications 16 à 26,
caractérisé en ce que le sous-ensemble de commutation logique pour traitement de données en parallèle ou en série est réalisé sous forme d'un groupe d'éléments ET ou OU.
28. Dispositif électronique de commutation programmé selon une des revendications 26 et 27,
caractérisé en ce que, entre chacune des touches de réglage reliées à un générateur d'horloge (446) dérivé par le sous-ensemble HEURE (441) et les entrées des étages diviseurs d'intervalles de temps (443 à 445) et de l'étage de canal de commutation, se trouvent un élément de commutation ET (451), à l'autre entrée duquel est relié le signal de sortie a de l'élément FLIP-FLOP (335) associé à la touche «AUT», et un élément FLOP monostable (468') avec durée limitée dans le temps du signal de sortie Q et remise à zéro automatique après une durée prédéterminée, dont la sortie Q en liaison avec les signaux de sortie des éléments FLIP-FLOP (332, 333) des touches de signaux de fonction «MARCHE» ou «ARRET" commande un élément FLIP-FLOP, dont les signaux de sortie Q combinés dans un élément ET (429) provoquent un signal de libération pour la réception des signaux de sortie des portions des mémoires d'entrée (412) du dispositif d'affichage lumineux.
29. Dispositif électronique de commutation programmé selon une des revendications 1 à 28,
caractérisé en ce qu'une paire d'éléments ET (466, 467) reliés du côté de sortie sert de source d'impulsions d'horloge, dont la première entrée de l'un (466) se trouve à l'étage diviseur «1-s» et dont la première entrée de l'autre (467) se trouve à l'étage diviseur «1/8-s» du sous-ensemble HEURE (446) et dont les autres entrées se trouvent à la sortie Q d'un élément FLOP monostable commandé de façon retardée dans le temps (468'), et dont l'entrée est alimentée par l'intermédiaire d'un élément de temporisation par la sortie Q des éléments monostables du circuit des touches de réglage par l'intermédiaire d'un élément OU commun (375, 376).
30. Dispositif électronique de commutation programmé selon une des revendications 1 à 29,
caractérisé en ce que, aux entrées de l'unité logique (LE) (460 à 463), sont reliés le signal de sortie du sous-ensemble HEURE électronique (441) par l'intermédiaire d'un élément ET (451) et les signaux de sortie des mémoires tampons pour les parties des données de l'heure actuelle, des temps de commutation MARCHE et ARRET (454, 455) y compris les jours de la semaine, et des canaux de commutation (456), par quoi les autres entrées des éléments ET sont commandées par le signal de sortie de l'élément FLIP-FLOP (335) du groupe de commutation correspondant à la touche «AUT" (325).
31. Dispositif électronique de commutation programmé selon une des revendications 1 à 30,
caractérisé en ce que des interrupteurs (342) ayant au moins deux positions dans le circuit de commande de chacun des groupes de commutation pour la libération ou le blocage de leur état REEL se trouvent dans un de leurs états de fonctionnement.
32. Dispositif électronique de commutation programmé selon une des revendications 1 à 31,
caractérisé en ce que, dans le circuit de commande de chacune des touches de sélection de fonction (321 à 324) à l'exception de la touche «AUT», se trouve un interrupteur (341) ayant deux positions «REGLABLE" et «AUTOMATIQUE" pour le blocage de l'entrée avec les touches de réglage dans le cas de l'actionnement de la touche «AUTOMATIQUE».
33. Dispositif électronique de commutation programmé selon une des revendications 1 à 32,
caractérisé en ce que, dans le circuit de remise à zéro des éléments FLOP monostables du circuit des touches de réglage, est connecté le signal de sortie de l'élément OU (381) dans le circuit de la touche «CLE» (358) et, dans le circuit de remise à zéro des éléments FLIP-FLOP (331 à 335) du circuit de signaux de touches de sélection de fonction (321 à 325), le signal de sortie Q d'un élément FLOP (Ti) commandé de façon retardée dans le temps, dont l'entrée est alimentée par un élément OU (381), qui, du côté de sortie, est commandé par les signaux de sortie a des éléments FLIP-FLOP dans les circuits de touches de sélection de fonction.
34. Dispositif électronique de commutation programmé selon une des revendications 1 à 33,
caractérisé en ce que les sous-ensembles électroniques sont intégrés au moins en partie à partir de parties constitutives d'un micro-processeur commercial avec une unité arithmétique-logique, une mémoire de travail de lecture et d'enregistrement, des registres d'entrée et de sortie pour l'adressage, lecture de données et transfert de données du groupe, réuni dans une matrice, d'interrupteurs et/ou de touches de réglage et de sélection de fonction, ainsi que des mémoires tampons d'adresses et de données, entre autres accumulateur (A), registre (B) etc..., mémoires de constantes, compteurs pour des intervalles de temps, registres de décalage pour des routines de comparaison et de connexion logiques de contenus de mémoire et prise de décision à l'aide de groupes d'éléments ET ou OU.
35. Dispositif électronique de commutation programmé selon une des revendications 1 à 34,
caractérisé en ce que les sous-ensembles ET ou OU, FLIP-FLOP et MONO-FLOP, des compteurs pour des intervalles de temps et/ou des mots de données de mémoire, des registres de décalage, des emplacements de mémoire de constantes des étages de comparaison et de connexion logiques en série sont remplacés au moins en partie par des emplacements comportant des mots d'ordre d'une mémoire de programme avec décodeur pour la dérivation de signaux de fonction hors des parties d'opération des mots d'ordre mémorisés.
36. Dispositif électronique de commutation programmé selon une des revendications 34 et 35,
caractérisé en ce que les sous-ensembles de micro-processeur sont réunis, de préférence avec la technologie CMOS, avec un élément d'affichage à cristaux liquides DEL en tant que dispositif d'affichage lumineux et sont réalisés sous forme d'un module compact à semi-conducteurs (67), montés et connectés sur une carte à circuit imprimé (120, 215) avec pistes conductrices galvaniquement réalisées, au moyen de barrettes.
. 37. Dispositif électronique de commutation programmé selon la revendication 36,
caractérisé en ce que la carte à circuit imprimé (215) est maintenue de façon décalée des deux côtés pour écartement de sécurité entre une partie supérieure de boîtier (201) avec une fenêtre (83) pour la zone d'affichage comportant le dispositif d'affichage lumineux et une zone de réglage et de commande (3) voisine de celle-ci avec les touches de réglage (21 à 24) et de sélection de fonction (15 à 17 et 27), ainsi que des interrupteurs de sélection de fonction, d'une part, et, d'autre part, une partie inférieure de boîtier (203) par les bords de paroi adaptés l'un à l'autre de celle-ci par vissage en un boîtier proprement dit auto- ajustable par des parties d'adaptation et par des nervures (par exemple 206), des parois intermédiaires (par exemple 114) et des broches (par exemple 118).
38. Dispositif électronique de commutation programmé selon une des revendications 36 et 37,
caractérisé en ce que le dispositif d'affichage lumineux comporte une paire d'afficheurs, par quoi l'image des temps de commutation est séparée en une moitié supérieure (30) pour le temps de commutation MARCHE avec un premier symbole «1» (31) et une moitié inférieure (32) inversée du haut vers le bas avec un second symbole «0» (33), et chaque moitié à part les heures «h», «m» et «s» avec deux-points entre les données pour «h» et «m», comporte en dessous, respectivement au-dessus de signes caractéristiques (35, 36) en sept positions se trouvant l'une à côté de l'autre correspondant aux jours de la semaine et dans une autre partie voisine droite (37) de la zone d'affichage (4), des flèches l'une au-dessus de l'autre (par exemple 38) pour l'affichage des canaux de commutation choisis.
39. Dispositif de commutation de programme de temps selon une des revendications 36 à 38,
caractérisé en ce que la carte à circuit imprimé (215) est rigidifiée par d'autres cartes à circuit imprimé (216, 217) disposées à angle droit sur les deux côtés longitudinaux de celle-ci, sur lesquels sont disposés les éléments de l'alimentation en courant, redresseur, une batterie galvanique et/ ou des condensateurs (159 à 163) etc..., les relais ou analogues et des connecteurs, ces derniers sous forme de barrettes de contact réalisées galvaniquement.
40. Dispositif électronique de commutation programmé selon une des revendications 36 à 39,
caractérisé en ce que la partie inférieure du boîtier (213) avec de préférence des rainures dentées du côté intérieur (228) sur deux parois latérales opposées pour son maintien par des griffes sur la pièce opposée, est insérable de façon adaptée dans la découpure d'une plaque de montage frontale d'un bâti d'appareil électronique ainsi qu'insérable dans un boîtier de recouvrement (202) fermé jusqu'aux passages pour des liaisons de raccordement pour la protection des parties arrière et des connexions de la partie inférieure du boîtier contre des contacts inadéquats.
41. Dispositif électronique de commutation programmé selon une des revendications 38 à 40,
caractérisé en ce que les touches de réglage et de sélection de fonction sont guidées sur le dessous de la plaque frontale (109) par des doigts (55 à 59') préparés en une matière du type caoutchouc rendue conductrice par des additifs, comportant un col (59) de section rectangulaire et par des passages rectangulaires (105) qui y sont adaptés avec nervures (110 à 112) formées en une seule pièce, et comportent une plaque de tête (60) vis-à- vis de la plaque conductrice (51), formant une liaison conductrice entre les barrettes contactées par actionnement des touches, et sont réunies par une surface d'appui élastique commune (61) comportant des parties d'adaptation conformées.
42. Dispositif électronique de commutation programmé selon une des revendications 36 à 41,
caractérisé en ce que la zone d'affichage et la zone de réglage et de commande voisine sont réunies par des longueurs latérales au moins approximativement identiques en un rectangle allongé avec un rapport des côtés de deux à un dans la plaque frontale de la partie supérieure du boîtier, et peuvent être recouvertes par un capot de recouvrement transparent adaptable sur la partie supérieure du boîtier entre les parois latérales de celle-ci.
EP83103713A 1982-04-20 1983-04-17 Dispositif de commutation de programme de temps électronique Expired - Lifetime EP0092211B2 (fr)

Priority Applications (1)

Application Number Priority Date Filing Date Title
AT83103713T ATE30974T1 (de) 1982-04-20 1983-04-17 Elektronisches zeitprogramm-schaltgeraet.

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3214372A DE3214372A1 (de) 1982-04-20 1982-04-20 Elektronisches zeitschaltgeraet
DE3214372 1982-04-20

Publications (3)

Publication Number Publication Date
EP0092211A1 EP0092211A1 (fr) 1983-10-26
EP0092211B1 true EP0092211B1 (fr) 1987-11-19
EP0092211B2 EP0092211B2 (fr) 1991-07-03

Family

ID=6161256

Family Applications (1)

Application Number Title Priority Date Filing Date
EP83103713A Expired - Lifetime EP0092211B2 (fr) 1982-04-20 1983-04-17 Dispositif de commutation de programme de temps électronique

Country Status (8)

Country Link
US (1) US4594007A (fr)
EP (1) EP0092211B2 (fr)
AT (1) ATE30974T1 (fr)
DE (2) DE3214372A1 (fr)
ES (1) ES521646A0 (fr)
GR (1) GR78191B (fr)
IE (1) IE54902B1 (fr)
WO (1) WO1983003688A1 (fr)

Families Citing this family (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DK163842C (da) * 1984-11-27 1992-08-24 Knudsen Nordisk Elect Programmerbart elektrisk ur
JPS61275691A (ja) * 1985-05-31 1986-12-05 Casio Comput Co Ltd アラ−ム時計
DE3622681A1 (de) * 1986-07-05 1988-01-21 Diehl Gmbh & Co Elektronische uhr mit einer digitalanzeige
JP2526938B2 (ja) * 1987-11-16 1996-08-21 オムロン株式会社 プログラマブル・タイムスイツチ
DE8816400U1 (de) * 1988-04-25 1989-06-15 Siemens AG, 1000 Berlin und 8000 München Zeitschaltgerät mit einer mikrocomputergesteuerten Programm-Einstellvorrichtung
DE4008940A1 (de) * 1990-03-20 1991-09-26 Elero Antrieb Sonnenschutz Elektronische rolladensteuerung
EP0503265B1 (fr) * 1991-02-04 1997-05-14 Joh. Vaillant GmbH u. Co. Unité d'entrée de données pour un régulateur de chauffage programmable
FR2775865B1 (fr) * 1998-03-04 2000-06-09 Valeo Electronique Tableau de commande a circuit imprime, en particulier pour vehicule automobile
US6060980A (en) * 1999-08-20 2000-05-09 Bedol; Mark A. Appointment timer
US20050083786A1 (en) * 2003-10-15 2005-04-21 Shih-Cheng Tsai Multi-functional timer
AU2005302882B2 (en) * 2004-11-10 2009-12-10 Lg Electronics Inc. Remote monitor in electric home appliances

Family Cites Families (17)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH15464A (de) * 1897-11-12 1898-06-15 Wangelin Friedr Allseitig geschlossener Schwimmkörper
GB923609A (en) * 1959-07-17 1963-04-18 Pye Ltd Automatic control arrangement
JPS5726468B2 (fr) * 1974-04-19 1982-06-04
GB1523128A (en) * 1974-12-27 1978-08-31 Kienzle Uhrenfabriken Gmbh Electronic digital clocks
JPS536075A (en) * 1976-07-06 1978-01-20 Citizen Watch Co Ltd Multi-function watch
DE2643250B2 (de) * 1976-09-25 1978-07-27 Braun Ag, 6000 Frankfurt Zentralgesteuerte Uhr
US4158432A (en) * 1976-12-10 1979-06-19 Texas Instruments Incorporated Control of self-test feature for appliances or electronic equipment operated by microprocessor
JPS53113581A (en) * 1977-03-15 1978-10-04 Citizen Watch Co Ltd Portable electronic device with watch function
JPS54101206A (en) * 1978-01-26 1979-08-09 Nissan Motor Channel selection programming device for radio receiver
US4279012A (en) * 1978-10-23 1981-07-14 Massachusetts Microcomputers, Inc. Programmable appliance controller
US4204196A (en) * 1978-11-17 1980-05-20 Sveda Michael P Modular electronic timer
US4293915A (en) * 1979-04-16 1981-10-06 Pacific Technology, Inc. Programmable electronic real-time load controller
US4264034A (en) * 1979-08-16 1981-04-28 Hyltin Tom M Digital thermostat
US4393915A (en) * 1980-03-24 1983-07-19 Olson Carl G Web securing device
US4385841A (en) * 1980-08-01 1983-05-31 Justin Kramer Digital program control clock
US4387420A (en) * 1980-11-26 1983-06-07 Rauland-Borg Corporation Programmable clock
US4418333A (en) * 1981-06-08 1983-11-29 Pittway Corporation Appliance control system

Also Published As

Publication number Publication date
IE54902B1 (en) 1990-03-14
EP0092211A1 (fr) 1983-10-26
US4594007A (en) 1986-06-10
ES8402083A1 (es) 1984-01-16
ES521646A0 (es) 1984-01-16
WO1983003688A1 (fr) 1983-10-27
EP0092211B2 (fr) 1991-07-03
ATE30974T1 (de) 1987-12-15
GR78191B (fr) 1984-09-26
DE3374613D1 (en) 1987-12-23
DE3214372A1 (de) 1983-11-03
IE830891L (en) 1983-10-20
DE3214372C2 (fr) 1988-07-14

Similar Documents

Publication Publication Date Title
EP0092211B1 (fr) Dispositif de commutation de programme de temps électronique
EP0866609A1 (fr) Enregistreur vidéo
EP1018060B1 (fr) Mini-automate
DE2922925C2 (de) Als Haupt- oder Nebenuhr einsetzbare programmierte Digitaluhr
DE2922621C2 (de) Elektronische Uhr mit Weckeinrichtung
EP0341443A1 (fr) Pièce d'horlogerie numérique électronique
EP0326644A1 (fr) Dispositif programmable de commande ou régulation
EP0339373A1 (fr) Dispositif de mise au point de programmes pour commutateur horaire commandé par microprocesseur
DE8000062U1 (de) Bedienungsgeraet fuer die steuerung des zustandes einer anlage
DE2914611C2 (de) Mittels Steckreitern manuell programmierbarer Programmspeicher
DE2265339C3 (de) Elektronische Digitaluhr
EP0563972B1 (fr) Montre interrupteur horaire électronique
DE2752063A1 (de) Zeitschaltsystem in modulbauweise
DE2716387B2 (de) Elektronische Uhr
EP0354487B1 (fr) Appareil électronique, numérique, de commutation et/ou de régulation, en particulier interrupteur horaire
DE2609002C2 (de) Uhr mit Ziffernanzeige mit einer Zeiteinstellvorrichtung
DE2804079A1 (de) Programmierbarer elektrischer zeitschalter, insbesondere zur programmregelung eines thermostaten
DE2844388C2 (de) Anzeige- und Bedienungseinschub für eine elektrische Steuerungs- und Überwachungseinrichtung
DE2731409B1 (de) Schaltuhr
DE3436593A1 (de) Freiprogrammierbares zeitgeber-bedienteil
DE10313759B4 (de) Digitalschaltuhr mit grafischer Schaltanzeige
DE2834960A1 (de) Programmiervorrichtung fuer mehrere geraete oder miteinander gekoppelte geraetegruppen, insbesondere fuer eine heizungsanlage
DE8211072U1 (de) Elektronisches Zeitschaltgerät
EP0621520A2 (fr) Montre commutateur
DE3721936A1 (de) Programmierbares band oder karte und damit programmierbares zeitsteuergeraet fuer elektrische verbraucher

Legal Events

Date Code Title Description
PUAI Public reference made under article 153(3) epc to a published international application that has entered the european phase

Free format text: ORIGINAL CODE: 0009012

AK Designated contracting states

Designated state(s): AT BE CH DE FR GB IT LI LU NL SE

17P Request for examination filed

Effective date: 19840131

RAP1 Party data changed (applicant data changed or rights of an application transferred)

Owner name: W.E.G.-LEGRAND GESELLSCHAFT MIT BESCHRAENKTER HAFT

GRAA (expected) grant

Free format text: ORIGINAL CODE: 0009210

AK Designated contracting states

Kind code of ref document: B1

Designated state(s): AT BE CH DE FR GB IT LI LU NL SE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: GB

Effective date: 19871119

REF Corresponds to:

Ref document number: 30974

Country of ref document: AT

Date of ref document: 19871215

Kind code of ref document: T

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: SE

Effective date: 19871130

REF Corresponds to:

Ref document number: 3374613

Country of ref document: DE

Date of ref document: 19871223

ITF It: translation for a ep patent filed

Owner name: STUDIO JAUMANN

GBT Gb: translation of ep patent filed (gb section 77(6)(a)/1977)
ET Fr: translation filed
PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LU

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 19880430

PLBI Opposition filed

Free format text: ORIGINAL CODE: 0009260

26 Opposition filed

Opponent name: JOH. VAILLANT GMBH U. CO

Effective date: 19880816

NLR1 Nl: opposition has been filed with the epo

Opponent name: JOH. VAILLANT GMBH U. CO

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: LU

Payment date: 19900328

Year of fee payment: 8

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: BE

Payment date: 19900404

Year of fee payment: 8

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: AT

Payment date: 19900427

Year of fee payment: 8

ITTA It: last paid annual fee
PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: NL

Payment date: 19900430

Year of fee payment: 8

RAP2 Party data changed (patent owner data changed or rights of a patent transferred)

Owner name: LEGRAND GMBH

NLT2 Nl: modifications (of names), taken from the european patent patent bulletin

Owner name: LEGRAND GMBH TE SOEST, BONDSREPUBLIEK DUITSLAND.

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: GB

Payment date: 19910326

Year of fee payment: 9

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: AT

Effective date: 19910417

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: FR

Payment date: 19910429

Year of fee payment: 9

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: BE

Effective date: 19910430

PUAH Patent maintained in amended form

Free format text: ORIGINAL CODE: 0009272

STAA Information on the status of an ep patent application or granted ep patent

Free format text: STATUS: PATENT MAINTAINED AS AMENDED

27A Patent maintained in amended form

Effective date: 19910703

AK Designated contracting states

Kind code of ref document: B2

Designated state(s): AT BE CH DE FR GB IT LI LU NL SE

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: NL

Effective date: 19910703

REG Reference to a national code

Ref country code: CH

Ref legal event code: AEN

NLR2 Nl: decision of opposition
ITF It: translation for a ep patent filed

Owner name: STUDIO JAUMANN

BERE Be: lapsed

Owner name: LEGRAND G.M.B.H.

Effective date: 19910430

EN3 Fr: translation not filed ** decision concerning opposition
PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: FR

Effective date: 19911122

NLV1 Nl: lapsed or annulled due to failure to fulfill the requirements of art. 29p and 29m of the patents act
GBV Gb: ep patent (uk) treated as always having been void in accordance with gb section 77(7)/1977 [no translation filed]
REG Reference to a national code

Ref country code: CH

Ref legal event code: PL

REG Reference to a national code

Ref country code: FR

Ref legal event code: ST

REG Reference to a national code

Ref country code: CH

Ref legal event code: AEN

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: DE

Payment date: 19960619

Year of fee payment: 14

PGFP Annual fee paid to national office [announced via postgrant information from national office to epo]

Ref country code: CH

Payment date: 19970701

Year of fee payment: 15

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: DE

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 19980101

PG25 Lapsed in a contracting state [announced via postgrant information from national office to epo]

Ref country code: LI

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 19980430

Ref country code: CH

Free format text: LAPSE BECAUSE OF NON-PAYMENT OF DUE FEES

Effective date: 19980430

REG Reference to a national code

Ref country code: CH

Ref legal event code: PL