DE69023674D1 - Verfahren zur Prüfung einer Schaltung sowie geeignete Schaltung für ein derartiges Verfahren. - Google Patents

Verfahren zur Prüfung einer Schaltung sowie geeignete Schaltung für ein derartiges Verfahren.

Info

Publication number
DE69023674D1
DE69023674D1 DE69023674T DE69023674T DE69023674D1 DE 69023674 D1 DE69023674 D1 DE 69023674D1 DE 69023674 T DE69023674 T DE 69023674T DE 69023674 T DE69023674 T DE 69023674T DE 69023674 D1 DE69023674 D1 DE 69023674D1
Authority
DE
Germany
Prior art keywords
circuit
testing
separate
scan chain
scan
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE69023674T
Other languages
English (en)
Other versions
DE69023674T2 (de
Inventor
Der Star Max Van
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Koninklijke Philips NV
Original Assignee
Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Electronics NV filed Critical Philips Electronics NV
Application granted granted Critical
Publication of DE69023674D1 publication Critical patent/DE69023674D1/de
Publication of DE69023674T2 publication Critical patent/DE69023674T2/de
Anticipated expiration legal-status Critical
Expired - Fee Related legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318533Reconfiguring for testing, e.g. LSSD, partitioning using scanning techniques, e.g. LSSD, Boundary Scan, JTAG
    • G01R31/318558Addressing or selecting of subparts of the device under test

Landscapes

  • Engineering & Computer Science (AREA)
  • General Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)
DE69023674T 1989-01-23 1990-01-17 Verfahren zur Prüfung einer Schaltung sowie geeignete Schaltung für ein derartiges Verfahren. Expired - Fee Related DE69023674T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL8900151A NL8900151A (nl) 1989-01-23 1989-01-23 Werkwijze voor het testen van een schakeling, alsmede schakeling geschikt voor een dergelijke werkwijze.

Publications (2)

Publication Number Publication Date
DE69023674D1 true DE69023674D1 (de) 1996-01-04
DE69023674T2 DE69023674T2 (de) 1996-06-27

Family

ID=19853999

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69023674T Expired - Fee Related DE69023674T2 (de) 1989-01-23 1990-01-17 Verfahren zur Prüfung einer Schaltung sowie geeignete Schaltung für ein derartiges Verfahren.

Country Status (5)

Country Link
US (1) US5008618A (de)
EP (1) EP0380161B1 (de)
JP (1) JP3001921B2 (de)
DE (1) DE69023674T2 (de)
NL (1) NL8900151A (de)

Families Citing this family (22)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP2626920B2 (ja) * 1990-01-23 1997-07-02 三菱電機株式会社 スキャンテスト回路およびそれを用いた半導体集積回路装置
EP0454320B1 (de) * 1990-04-20 1995-12-13 Texas Instruments Incorporated Abtasttestschaltung zur Verwendung mit Mehrfrequenzschaltungen
US5166604A (en) * 1990-11-13 1992-11-24 Altera Corporation Methods and apparatus for facilitating scan testing of asynchronous logic circuitry
CZ383292A3 (en) * 1992-02-18 1994-03-16 Koninkl Philips Electronics Nv Method of testing electronic circuits and an integrated circuit tested in such a manner
US5504756A (en) * 1993-09-30 1996-04-02 Intel Corporation Method and apparatus for multi-frequency, multi-phase scan chain
WO1997021107A1 (en) * 1995-12-05 1997-06-12 Atg Technology, Inc. Partial scan logic
EP0886784B1 (de) * 1996-12-13 2005-04-06 Koninklijke Philips Electronics N.V. Integrierte schaltung mit einer ersten und zweiten taktdomäne und prüfvorrichtung für eine solche schaltung
US6202185B1 (en) * 1997-10-15 2001-03-13 Altera Corporation Methods and apparatus for facilitating scan testing of circuitry
US6157210A (en) * 1997-10-16 2000-12-05 Altera Corporation Programmable logic device with circuitry for observing programmable logic circuit signals and for preloading programmable logic circuits
US6405335B1 (en) 1998-02-25 2002-06-11 Texas Instruments Incorporated Position independent testing of circuits
AU1463800A (en) * 1998-11-02 2000-05-22 Broadcom Corporation Measurement of nonlinear distortion in transmitters
ATE485526T1 (de) * 1998-11-09 2010-11-15 Broadcom Corp Dynamisches register mit prüfungsfähigkeit an niedriger taktrate
US6212119B1 (en) 1998-11-09 2001-04-03 Broadcom Corp. Dynamic register with low clock rate testing capability
US6456552B1 (en) 1998-11-09 2002-09-24 Broadcom Corporation Dynamic register with low clock rate testing capability
US6327684B1 (en) * 1999-05-11 2001-12-04 Logicvision, Inc. Method of testing at-speed circuits having asynchronous clocks and controller for use therewith
US6442722B1 (en) * 1999-10-29 2002-08-27 Logicvision, Inc. Method and apparatus for testing circuits with multiple clocks
US6728915B2 (en) 2000-01-10 2004-04-27 Texas Instruments Incorporated IC with shared scan cells selectively connected in scan path
US6769080B2 (en) 2000-03-09 2004-07-27 Texas Instruments Incorporated Scan circuit low power adapter with counter
EP1296153A1 (de) * 2001-09-21 2003-03-26 Siemens Aktiengesellschaft Elektronischer Baustein
US7478300B2 (en) * 2006-04-28 2009-01-13 International Business Machines Corporation Method for testing functional boundary logic at asynchronous clock boundaries of an integrated circuit device
KR100801309B1 (ko) * 2007-01-03 2008-02-05 주식회사 하이닉스반도체 라이트레벨링 동작을 하는 메모리장치.
US7996739B2 (en) * 2009-09-11 2011-08-09 International Business Machines Corporation Avoiding race conditions at clock domain crossings in an edge based scan design

Family Cites Families (10)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3761695A (en) * 1972-10-16 1973-09-25 Ibm Method of level sensitive testing a functional logic system
FR2432175A1 (fr) * 1978-07-27 1980-02-22 Cii Honeywell Bull Procede pour tester un systeme logique et systeme logique pour la mise en oeuvre de ce procede
US4622669A (en) * 1983-02-07 1986-11-11 Motorola, Inc. Test module for asynchronous bus
US4580137A (en) * 1983-08-29 1986-04-01 International Business Machines Corporation LSSD-testable D-type edge-trigger-operable latch with overriding set/reset asynchronous control
US4542509A (en) * 1983-10-31 1985-09-17 International Business Machines Corporation Fault testing a clock distribution network
KR900002770B1 (ko) * 1986-08-04 1990-04-30 미쓰비시 뎅끼 가부시끼가이샤 반도체 집적회로장치
KR910002236B1 (ko) * 1986-08-04 1991-04-08 미쓰비시 뎅기 가부시끼가이샤 반도체집적회로장치
JPH0785099B2 (ja) * 1986-08-04 1995-09-13 三菱電機株式会社 半導体集積回路装置
JPS63256877A (ja) * 1987-04-14 1988-10-24 Mitsubishi Electric Corp テスト回路
US4879718A (en) * 1987-11-30 1989-11-07 Tandem Computers Incorporated Scan data path coupling

Also Published As

Publication number Publication date
EP0380161A1 (de) 1990-08-01
JP3001921B2 (ja) 2000-01-24
JPH02228577A (ja) 1990-09-11
DE69023674T2 (de) 1996-06-27
US5008618A (en) 1991-04-16
EP0380161B1 (de) 1995-11-22
NL8900151A (nl) 1990-08-16

Similar Documents

Publication Publication Date Title
DE69023674D1 (de) Verfahren zur Prüfung einer Schaltung sowie geeignete Schaltung für ein derartiges Verfahren.
DE69029606D1 (de) Leistungsschnittstellenschaltung und Verfahren zur Prüfung einer solchen Schaltung
DE68924744D1 (de) Kontaktstiftelektronik-Einrichtung mit Phasenjustierung für einen IC-Tester und Verfahren zur Phasenjustierung.
DE58906917D1 (de) Vorrichtung und Verfahren zur Leckprüfung.
DE69019402D1 (de) Prüfverfahren und -gerät für integrierte Schaltungen.
DE3853964D1 (de) Anordnung für ein integriert-optisches Spektrometer und Verfahren zur Herstellung eines solchen Spektrometers.
DE69033130D1 (de) Verfahren und Gerät zur Prüfung von Substraten
DE69025428D1 (de) Apparatur und Verfahren zur Analyse der Pulsausbreitung für Prüfung einer Pipeline oder ähnlichem
EP0367710A3 (de) Diagnostika einer Leiterplatte mit einer Mehrzahl elektronischer Hybridbauelemente
DE3864232D1 (de) Anordnung zur strukturellen pruefung einer integrierten schaltung.
DE69016947D1 (de) Auf einem Substrat integriertes Prüfsystem und Verfahren zur Nutzung dieses Prüfsystems.
DE69230478D1 (de) Prüfmustererzeugungseinrichtung für sequentielle Logikschaltung einer integrierten Schaltung und Verfahren dazu
DE3787900D1 (de) Verfahren und Gerät zur Erzeugung von Prüfungs-Byten zur Fehlerdetektion für einen Datenblock.
DE68923086D1 (de) Verfahren zum Testen von hierarchisch organisierten integrierten Schaltungen und integrierte Schaltungen, geeignet für einen solchen Test.
ATE224061T1 (de) Verfahren und vorrichtung zum prüfen von gedruckten leiterplatten
DE69028467D1 (de) Schaltungsanordnung und Verfahren für automatische Eingang-Ausgang-Konfiguration durch Nahbereichsnetzdetektion
DE69009588D1 (de) Verfahren und Anordnung zur Simulierung einer analogen Anzeige in Test-Instrumenten mit digitaler Anzeige.
DE59208570D1 (de) Verfahren zur Erkennung von Testfehlern beim Test von Mikroverdrahtungen
DE68910203D1 (de) Verfahren und Vorrichtung zur Kühlmittelleckprüfung.
DE69017029D1 (de) Verfahren und vorrichtung zur nichtzerstörenden prüfung.
DE3885993D1 (de) Frequenzmessverfahren für ein periodisches Signal sowie Frequenzmessgerät zur Durchführung dieses Verfahrens.
KR880700275A (ko) 전자 장치 테스트 방법 및 테스트용 집적 회로 테스터
DE68919107D1 (de) Verfahren und Gerät zur Testsequenzbestimmung für ein Signalmesssystem.
DE3483752D1 (de) Verfahren zur auswahl von zusammengesetzten empfangssignalen in ultraschallpruefgeraeten.
DE69110421D1 (de) Ein Verfahren zur Prüfung eines optischen Kopplers.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: KONINKLIJKE PHILIPS ELECTRONICS N.V., EINDHOVEN, N

8339 Ceased/non-payment of the annual fee