DE69016947T2 - Auf einem Substrat integriertes Prüfsystem und Verfahren zur Nutzung dieses Prüfsystems. - Google Patents

Auf einem Substrat integriertes Prüfsystem und Verfahren zur Nutzung dieses Prüfsystems.

Info

Publication number
DE69016947T2
DE69016947T2 DE69016947T DE69016947T DE69016947T2 DE 69016947 T2 DE69016947 T2 DE 69016947T2 DE 69016947 T DE69016947 T DE 69016947T DE 69016947 T DE69016947 T DE 69016947T DE 69016947 T2 DE69016947 T2 DE 69016947T2
Authority
DE
Germany
Prior art keywords
test system
substrate
integrated
system integrated
test
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE69016947T
Other languages
English (en)
Other versions
DE69016947D1 (de
Inventor
Johannes Jozef Maria Joosten
Der Klauw Cornelis Leonard Van
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
NXP BV
Original Assignee
Philips Electronics NV
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Electronics NV filed Critical Philips Electronics NV
Application granted granted Critical
Publication of DE69016947D1 publication Critical patent/DE69016947D1/de
Publication of DE69016947T2 publication Critical patent/DE69016947T2/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318505Test of Modular systems, e.g. Wafers, MCM's
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L22/00Testing or measuring during manufacture or treatment; Reliability measurements, i.e. testing of parts without further processing to modify the parts as such; Structural arrangements therefor
    • GPHYSICS
    • G01MEASURING; TESTING
    • G01RMEASURING ELECTRIC VARIABLES; MEASURING MAGNETIC VARIABLES
    • G01R31/00Arrangements for testing electric properties; Arrangements for locating electric faults; Arrangements for electrical testing characterised by what is being tested not provided for elsewhere
    • G01R31/28Testing of electronic circuits, e.g. by signal tracer
    • G01R31/317Testing of digital circuits
    • G01R31/3181Functional testing
    • G01R31/3185Reconfiguring for testing, e.g. LSSD, partitioning
    • G01R31/318505Test of Modular systems, e.g. Wafers, MCM's
    • G01R31/318511Wafer Test
DE69016947T 1989-12-01 1990-11-26 Auf einem Substrat integriertes Prüfsystem und Verfahren zur Nutzung dieses Prüfsystems. Expired - Lifetime DE69016947T2 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
NL8902964A NL8902964A (nl) 1989-12-01 1989-12-01 Op substraat geintegreerd teststelsel.

Publications (2)

Publication Number Publication Date
DE69016947D1 DE69016947D1 (de) 1995-03-23
DE69016947T2 true DE69016947T2 (de) 1995-09-07

Family

ID=19855729

Family Applications (1)

Application Number Title Priority Date Filing Date
DE69016947T Expired - Lifetime DE69016947T2 (de) 1989-12-01 1990-11-26 Auf einem Substrat integriertes Prüfsystem und Verfahren zur Nutzung dieses Prüfsystems.

Country Status (6)

Country Link
US (1) US5313158A (de)
EP (1) EP0430372B1 (de)
JP (1) JP3304355B2 (de)
KR (1) KR100238744B1 (de)
DE (1) DE69016947T2 (de)
NL (1) NL8902964A (de)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10043350A1 (de) * 2000-08-22 2002-04-04 Infineon Technologies Ag Verfahren zur Untersuchung von Strukturen auf einem Wafer

Families Citing this family (24)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5969538A (en) 1996-10-31 1999-10-19 Texas Instruments Incorporated Semiconductor wafer with interconnect between dies for testing and a process of testing
US6046600A (en) * 1995-10-31 2000-04-04 Texas Instruments Incorporated Process of testing integrated circuit dies on a wafer
US5760643A (en) * 1995-10-31 1998-06-02 Texas Instruments Incorporated Integrated circuit die with selective pad-to-pad bypass of internal circuitry
US5994912A (en) * 1995-10-31 1999-11-30 Texas Instruments Incorporated Fault tolerant selection of die on wafer
US6064219A (en) * 1997-02-05 2000-05-16 Tektronix, Inc. Modular test chip for multi chip module
US6405335B1 (en) 1998-02-25 2002-06-11 Texas Instruments Incorporated Position independent testing of circuits
AU3352700A (en) * 1999-01-29 2000-08-18 Bp Microsystems, Inc. In-line programming system and method
JP3277914B2 (ja) * 1999-04-30 2002-04-22 日本電気株式会社 プロセスパラメータ測定回路を有する集積回路装置
US6728915B2 (en) 2000-01-10 2004-04-27 Texas Instruments Incorporated IC with shared scan cells selectively connected in scan path
DE10010285A1 (de) * 2000-02-25 2001-09-13 Infineon Technologies Ag Teststruktur bei integriertem Halbleiter
US6769080B2 (en) 2000-03-09 2004-07-27 Texas Instruments Incorporated Scan circuit low power adapter with counter
US6721913B1 (en) * 2000-04-24 2004-04-13 Marvell International, Ltd. Method and apparatus for testing an interface between separate hardware components
DE10028145C2 (de) 2000-06-07 2002-04-18 Infineon Technologies Ag Integrierte Schaltungsanordnung zum Testen von Transistoren und Halbleiterscheibe mit einer solchen Schaltungsanordnung
US6624651B1 (en) 2000-10-06 2003-09-23 International Business Machines Corporation Kerf circuit for modeling of BEOL capacitances
DE10115613A1 (de) * 2001-03-29 2002-10-10 Infineon Technologies Ag Integrierte Schaltung mit einem Auswahlschalter für Testschaltungen
DE10119523A1 (de) * 2001-04-20 2002-10-31 Infineon Technologies Ag Substrat, Herstellungsprozess-Überwachungsschaltung sowie Verfahren zur elektronischen Überwachung eines Herstellungsprozesses von Chips auf einem Substrat
US6503765B1 (en) 2001-07-31 2003-01-07 Xilinx, Inc. Testing vias and contacts in integrated circuit fabrication
DE10240897A1 (de) * 2002-09-04 2004-04-01 Infineon Technologies Ag Substrat, Herstellungsprozess-Überwachungsvorrichtung sowie Verfahren zur elektronischen Überwachung eines Herstellungsprozesses von Chips auf einem Substrat
US7435990B2 (en) * 2003-01-15 2008-10-14 International Business Machines Corporation Arrangement for testing semiconductor chips while incorporated on a semiconductor wafer
US7115997B2 (en) * 2003-11-19 2006-10-03 International Business Machines Corporation Seedless wirebond pad plating
US8264235B2 (en) 2006-10-30 2012-09-11 Nxp B.V. Test structure for detection of defect devices with lowered resistance
US8120356B2 (en) * 2009-06-11 2012-02-21 International Business Machines Corporation Measurement methodology and array structure for statistical stress and test of reliabilty structures
US8823405B1 (en) * 2010-09-10 2014-09-02 Xilinx, Inc. Integrated circuit with power gating
KR102593109B1 (ko) * 2015-09-23 2023-10-26 삼성전자주식회사 반도체 소자 형성 방법, 그의 구조

Family Cites Families (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3335340A (en) * 1964-02-24 1967-08-08 Ibm Combined transistor and testing structures and fabrication thereof
US3466544A (en) * 1965-10-18 1969-09-09 Boeing Co Integrated circuits having integrated test transformation networks incorporated therewith on common substrate chips
DE2905271A1 (de) * 1979-02-12 1980-08-21 Philips Patentverwaltung Integrierte schaltungsanordnung in mos-technik mit feldeffekttransistoren
DE2905294A1 (de) * 1979-02-12 1980-08-21 Philips Patentverwaltung Integrierte schaltungsanordnung in mos-technik mit feldeffekttransistoren
US4357703A (en) * 1980-10-09 1982-11-02 Control Data Corporation Test system for LSI circuits resident on LSI chips
JPS6188538A (ja) * 1984-10-05 1986-05-06 Fujitsu Ltd 半導体装置
JPS61265829A (ja) * 1985-05-20 1986-11-25 Fujitsu Ltd 半導体集積回路
US4684884A (en) * 1985-07-02 1987-08-04 Gte Communication Systems Corporation Universal test circuit for integrated circuit packages
US4931722A (en) * 1985-11-07 1990-06-05 Control Data Corporation Flexible imbedded test system for VLSI circuits
US4710927A (en) * 1986-07-24 1987-12-01 Integrated Device Technology, Inc. Diagnostic circuit
FR2606887B1 (fr) * 1986-11-18 1989-01-13 Thomson Semiconducteurs Circuit de mesure des caracteristiques dynamiques d'un boitier pour circuit integre rapide, et procede de mesure de ces caracteristiques dynamiques
US4970454A (en) * 1986-12-09 1990-11-13 Texas Instruments Incorporated Packaged semiconductor device with test circuits for determining fabrication parameters
JP2827229B2 (ja) * 1988-10-14 1998-11-25 日本電気株式会社 半導体集積回路

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE10043350A1 (de) * 2000-08-22 2002-04-04 Infineon Technologies Ag Verfahren zur Untersuchung von Strukturen auf einem Wafer
DE10043350C2 (de) * 2000-08-22 2003-01-02 Infineon Technologies Ag Verfahren zur Untersuchung von Strukturen auf einem Wafer

Also Published As

Publication number Publication date
EP0430372B1 (de) 1995-02-15
JP3304355B2 (ja) 2002-07-22
US5313158A (en) 1994-05-17
EP0430372A1 (de) 1991-06-05
KR910013500A (ko) 1991-08-08
KR100238744B1 (ko) 2000-01-15
JPH03274478A (ja) 1991-12-05
NL8902964A (nl) 1991-07-01
DE69016947D1 (de) 1995-03-23

Similar Documents

Publication Publication Date Title
DE69016947T2 (de) Auf einem Substrat integriertes Prüfsystem und Verfahren zur Nutzung dieses Prüfsystems.
DE69020484D1 (de) Vorrichtung und Verfahren zur Beschreibung von fotolithografischen Systemen.
DE68918982D1 (de) Verfahren zur Trennung integrierter Schaltkreise auf einem Substrat.
DE68907344D1 (de) Verfahren und vorrichtung zur anzeige von urinbestandteilen.
DE3770683D1 (de) Verfahren zur befestigung von elektronischen bauelementen auf einem substrat.
DE59000926D1 (de) Verfahren und einrichtung zur darstellung von flugfuehrungsinformation.
DE3772702D1 (de) Verfahren und vorrichtung zur konfiguration eines messinstruments und konfigurierbares messinstrument.
DE3876487T2 (de) Geraet und verfahren zur detektion und bestaetigung oberflaechenfehler.
DE3854527T2 (de) Vorrichtung und verfahren zur beschichtung von fixierungselementen.
DE68916106D1 (de) Verfahren und Gerät zur Prüfung von Tri-State-Treibern.
DE69015074T2 (de) Verfahren und Vorrichtung zur Durchführung einer Fermentation.
DE68914667D1 (de) Verfahren und vorrichtung für temporäre linienmarkierung.
DE58901995D1 (de) Verfahren und vorrichtung zur lambdaregelung mit mehreren sonden.
DE3889725D1 (de) Verfahren und vorrichtung zur messfehlerkompensation.
DE69014658T2 (de) Verfahren und Vorrichtung zur Signalgewinnung.
DE69322213T2 (de) Vorrichtung und Verfahren zur Kompensation von Positionierfehlern
DE59008966D1 (de) Einrichtung und Verfahren zur Überwachung einer Navigationsanlage.
DE69017104T2 (de) Verfahren und Vorrichtung zur Prüfung einer Lambda-Sonde.
DE68910096D1 (de) Verfahren und Gerät zur Bildung von Buchstabenumrisslinien.
DE69006416T2 (de) Verfahren und Vorrichtung zur Beladung einer Flüssigkeit.
DE3775806D1 (de) Verfahren und vorrichtung zur strahlfokussierung von gruppenantennen auf einen pruefpunkt.
DE68913064D1 (de) Verfahren und Vorrichtung zur Prüfung von spiegelnd reflektierenden Oberflächen.
DE69007222D1 (de) Verfahren und Vorrichtung zur Elektroplattierung.
DE3881079D1 (de) Verfahren und geraet zur darstellung eines zeigers.
DE3879192T2 (de) Verfahren und vorrichtung zur elektrodesionisation.

Legal Events

Date Code Title Description
8364 No opposition during term of opposition
8327 Change in the person/name/address of the patent owner

Owner name: KONINKLIJKE PHILIPS ELECTRONICS N.V., EINDHOVEN, N

8328 Change in the person/name/address of the agent

Representative=s name: VOLMER, G., DIPL.-ING., PAT.-ANW., 52066 AACHEN

8328 Change in the person/name/address of the agent

Representative=s name: EISENFUEHR, SPEISER & PARTNER, 10178 BERLIN

8327 Change in the person/name/address of the patent owner

Owner name: NXP B.V., EINDHOVEN, NL