DE60131164T2 - Empfänger mit drei Entscheidungsschaltungen - Google Patents
Empfänger mit drei Entscheidungsschaltungen Download PDFInfo
- Publication number
- DE60131164T2 DE60131164T2 DE60131164T DE60131164T DE60131164T2 DE 60131164 T2 DE60131164 T2 DE 60131164T2 DE 60131164 T DE60131164 T DE 60131164T DE 60131164 T DE60131164 T DE 60131164T DE 60131164 T2 DE60131164 T2 DE 60131164T2
- Authority
- DE
- Germany
- Prior art keywords
- signal
- pseudo
- decision
- clock
- receiver
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
- 238000000034 method Methods 0.000 claims description 3
- 230000005540 biological transmission Effects 0.000 description 10
- 230000003287 optical effect Effects 0.000 description 7
- 238000010586 diagram Methods 0.000 description 3
- 239000006185 dispersion Substances 0.000 description 3
- 238000012545 processing Methods 0.000 description 3
- 229910000577 Silicon-germanium Inorganic materials 0.000 description 2
- 238000011161 development Methods 0.000 description 2
- 230000018109 developmental process Effects 0.000 description 2
- 238000011156 evaluation Methods 0.000 description 2
- 238000012544 monitoring process Methods 0.000 description 2
- 230000010287 polarization Effects 0.000 description 2
- 230000035945 sensitivity Effects 0.000 description 2
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 1
- 238000013528 artificial neural network Methods 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000001514 detection method Methods 0.000 description 1
- 239000000835 fiber Substances 0.000 description 1
- 230000006870 function Effects 0.000 description 1
- 230000009021 linear effect Effects 0.000 description 1
- 230000014759 maintenance of location Effects 0.000 description 1
- 230000009022 nonlinear effect Effects 0.000 description 1
- 238000005457 optimization Methods 0.000 description 1
- 238000011084 recovery Methods 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
- SBEQWOXEGHQIMW-UHFFFAOYSA-N silicon Chemical compound [Si].[Si] SBEQWOXEGHQIMW-UHFFFAOYSA-N 0.000 description 1
- 229910052710 silicon Inorganic materials 0.000 description 1
- 239000010703 silicon Substances 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/061—DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing hard decisions only; arrangements for tracking or suppressing unwanted low frequency components, e.g. removal of DC offset
- H04L25/063—Setting decision thresholds using feedback techniques only
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/02—Details ; arrangements for supplying electrical power along data transmission lines
- H04L25/06—DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection
- H04L25/067—DC level restoring means; Bias distortion correction ; Decision circuits providing symbol by symbol detection providing soft decisions, i.e. decisions together with an estimate of reliability
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Dc Digital Transmission (AREA)
- Radio Transmission System (AREA)
- Circuits Of Receivers In General (AREA)
Description
- Gebiet der Erfindung
- Die Erfindung betrifft das Gebiet der Telekommunikation und konkret einen Empfänger für ein binäres Signal mit hoher Bitrate.
- Hintergrund der Erfindung
- Bei der Datenübertragung, insbesondere bei hoher Bitrate, ist die Datenentscheidung ein kritischer Aspekt, um für jedes Bit eines empfangenen Übertragungssignals zu entscheiden, ob der Bitinhalt logisch 1 oder logisch 0 ist. Das liegt daran, dass das Signal durch lineare und nichtlineare Effekte im Übertragungspfad verzerrt wird und zu einem idealen binären Signal mit steilen steigenden Flanken wiederhergestellt werden muss. Das gilt insbesondere für optische binäre Signale, die der Dispersion im Übertragungspfad unterliegen und die von optischen in elektrische Signale umgewandelt und anschließend elektrisch wiederhergestellt werden müssen.
- Normalerweise wird die Datenentscheidung mit einem Entscheider durchgeführt, der den Signalpegel der aufeinander folgenden Bits mit einem Schwellenwert vergleicht. Das Bit enthält logisch 1, wenn der Signalpegel den Schwellenwert überschreitet; andernfalls enthält es logisch 0. Ein Problem dabei ist, dass eine Datenentscheidung in unmittelbarer Nähe des Schwellenwerts fehlerhaft sein kann.
- Aus der Patentschrift
EP 0 923 204 ist ein verbesserter Entscheider bekannt, der zusätzlich einen Pseudo-Fehlermonitor umfasst, der den Schwellenwert des Entscheiders steuert. - Eine weitere, aus der Patentschrift
EP 0 912 020 bekannte Entscheiderschaltung umfasst drei parallele Entscheider, die mit einem Multiplexer gekoppelt sind. Der Ausgang des Multiplexers wird in verschiedene Verzögerungselemente eingespeist, die mit dem Multiplexer rückgekoppelt sind. Diese Entscheidungsschaltung dient zur Kompensation von Unterschieden bei der Weitergabe-Zeitverzögerung verschiedener Signalbestandteile bei verschiedenen Polarisierungsmodi eines empfangenen optischen Signals aufgrund der Dispersion des Polarisierungsmodus. - Ein spezieller Empfänger für vierstufige optische Signale ist aus der Patentschrift
EP 0 656 700 bekannt. Ein vierstufiges optisches Signal umfasst Datensymbole bei verschiedenen Amplitudenpegeln, wobei jedes Symbol zwei Daten-Bits darstellt. Das optisch/elektrisch umgewandelte Signal wird parallel in drei Entscheider mit jeweils unterschiedlichen Schwellenwerten eingespeist. Der Ausgang der drei Entscheider wird in einen Multiplexer eingespeist, der die vier möglichen Statusangaben in die beiden darin enthaltenen Bits umsetzt. Der Entscheider und der Multiplexer dienen somit der Umwandlung des mehrstufigen Signals zurück in ein binäres Signal. Die Bitrate des umgewandelten binären Signals entspricht dem Doppelten der Symbolrate des empfangenen optischen Signals. Dieser Empfänger und das entsprechende Verfahren wurden auch auf der ECOC 1996 beschrieben (siehe B. Wedding et al, "Multi-Level Dispersion Supported Transmission at 20 Gbit/s over 46 km Installed Standard Single Mode Fiber", Protokoll der ECOC 1996, Oslo, MoB.4.4, S. 1.91–1.94). - Bei Übertragungssystemen mit einer hohen Bitrate von 10 Gbit/s oder sogar 40 Gbit/s ist es von entscheidender Bedeutung, die Empfindlichkeit optischer Empfänger zu erhöhen. Dies gilt insbesondere für unterseeische Übertragungssysteme oder für Übertragungssysteme mit einer reduzierten Anzahl von Regeneratoren entlang des Signalpfads.
- Zusammenfassung der Erfindung
- Es ist daher Aufgabe der vorliegenden Erfindung, einen Empfänger und eine Entscheidungsschaltung mit einer höheren Empfindlichkeit bereitzustellen.
- Diese Aufgabe wird erfüllt durch einen Empfänger und eine Soft-Entscheidungsschaltung mit drei parallelen Entscheidern, die mit einem 2:1-Multiplexer gekoppelt sind. Diese drei Entscheider haben unterschiedliche Schwellenwerte und erzeugen vier potenzielle Statusangaben. Der 2:1-Multiplexer setzt die vier verschiedenen Statusangaben zu einem wiederhergestellten Datensignal und einem Zuverlässigkeitssignal um, das die Zuverlässigkeit der Entscheidung angibt.
- In einer vorteilhaften Ausführungsform der Erfindung wird eine vierte Entscheidungsschaltung bereitgestellt, deren Ausgangssignal mit dem wiederhergestellten Datensignal verglichen wird mithilfe einer EXOR-Funktion zum Erzeugen eines Pseudo-Fehlersignals, das zum Anpassen des Schwellenwerts und/oder der Taktphase der Entscheider verwendet wird.
- Weitere vorteilhafte Entwicklungen sind in den abhängigen Ansprüchen definiert.
- Ein Vorteil der vorliegenden Erfindung liegt darin, dass die Entscheidungsschaltung vollständig integriert werden kann, z. B. als SiGe-Chip für die 10-Gbit/s-Anwendung.
- Kurzbeschreibung der Zeichnungen
- Bevorzugte Ausführungsformen der vorliegenden Erfindung sind nachfolgend beschrieben mit Bezug auf die beigefügten Zeichnungen, wobei gilt:
-
1 zeigt ein Blockdiagramm einer ersten Entscheidungsschaltung gemäß der vorliegenden Erfindung; -
2 zeigt ein Schaltbild einer zweiten Entscheidungsschaltung gemäß der vorliegenden Erfindung; und -
3 zeigt einen bekannten 2:1-Multiplexer, der in der Entscheidungsschaltung von2 verwendet werden kann. - Ausführliche Beschreibung der Erfindung
- Das Prinzip einer Soft-Entscheidungsschaltung gemäß der vorliegenden Erfindung ist in
1 dargestellt. Ein Dateneingang D1 ist mit drei parallelen Entscheidern D1, D2, D3 verbunden. Die Ausgänge der Entscheider sind mit einem 2:1-Multiplexer M verbunden. Ein Ausgang des Multiplexers M ist der Datenausgang DO für das wiederhergestellte Datensignal, der andere Ausgang ist der Ausgang DR für das Zuverlässigkeitssignal. Der Dateneingang DI ist ebenfalls mit einer Taktwiederherstellungsschaltung CLK gekoppelt, die ein wiederhergestelltes Taktsignal aus dem empfangenen Signal ableitet und den Entscheidern D1–D3 den wiederhergestellten Takt bereitstellt. Die Entscheider können einfache D-Flip-Flops oder eine andere beliebige andere Art von Taktsignalamplituden-Vergleichseinheit sein. - Jeder der drei Entscheider hat einen anderen Schwellenwert für den Vergleich mit dem Signalpegel des empfangenen Signals an jedem Taktzyklus. Der Schwellenwert des zweiten Entscheiders D2 ist niedriger als der Schwellenwert des ersten Entscheiders D1, jedoch höher als der Schwellenwert des dritten Entschei ders D3. Damit können vier potenzielle Statusangaben auftreten:
- (1) unterhalb des Schwellenwerts von D3 (000),
- (2) unterhalb des Schwellenwerts von D2, aber oberhalb des Schwellenwerts von D3 (001)
- (3) unterhalb des Schwellenwerts von D1, aber oberhalb des Schwellenwerts von D2 (011); oder
- (4) oberhalb des Schwellenwerts von D1 (111).
- Der 2:1-Multiplexer dekodiert diese vier potenziellen Statusangaben in die folgenden entsprechenden Zwei-Bit-Darstellungen:
- (1) 000 = 01,
- (2) 001 = 00,
- (3) 011 = 10, oder
- (4) 111 = 11.
- Das Bit mit der höchsten Signifikanz wird als wiederhergestelltes Datensignal DO verwendet, während das Bit mit der niedrigsten Signifikanz das Zuverlässigkeitssignal DR darstellt.
- Eine zweite Ausführungsform der vorliegenden Erfindung ist in
2 als Schaltbild dargestellt. Gleiche Elemente sind mit den gleichen Bezugszeichen dargestellt wie in1 . - Der 2:1-Multiplexer M hat zwei Dateneingänge D1in und D2in, einen Takteingang Clin und einen Datenausgang Dout. Der Ausgang von Entscheider D1 ist mit D1in gekoppelt, der Ausgang von Entscheider D3 ist mit D2in gekoppelt, und der Ausgang von Entscheider D2 ist mit Clin gekoppelt. Dout stellt das Zuverlässigkeitssignal DR dar, und der Ausgang von D2 ist der Datenausgang DO.
- Ein für die Verwendung in der Entscheidungsschaltung in
2 gut geeigneter Multiplexer ist in3 dargestellt. Diese Multiplexerschaltung als solche ist bekannt aus dem Artikel "Demonstration of Retiming Capability of Silicon Bipolar Time-Division Multiplexer Operating to 24 Gbit/s" ("Demonstration der Neuterminierungskapazität von bipolarem Silizium-Zeitmultiplexing mit bis zu 24 Gbit/s") von J. Nauenschild et al., Electronics Letters Band. 27, Nr. 11, S.978–979, 23. Mai 1991. Dieser Multiplexer hat den Vorteil, dass er vollständig in bipolaren SiGe-Chips implementiert werden kann zur Verwendung mit einer sehr hohen Bitrate von 20 Gbit und darüber hinaus. Die Erfindung ist jedoch nicht auf diesen bestimmten Multiplexer begrenzt, sondern kann jeden gemäß dem Stand der Technik bekannten 2:1 Multiplexer verwenden. - Der Multiplexer M ist jedoch durch die logische Verarbeitung an den Ausgangssignalen der drei Entscheider D1–D3 definiert und kann somit auch logische Schaltungen umfassen wie beispielsweise EXORs, die die Ausgangssignale der drei Entscheider in einer Weise logisch kombinieren, dass sich dadurch die gleiche logische Verarbeitung ergibt wie oben beschrieben.
- Das Zuverlässigkeitssignal DR dient als Mittel zur Entscheidung, wie zuverlässig die Entscheidungsschaltung ist. Es kann von einer Logikschaltung wie beispielsweise einem Zähler oder einem programmierbaren Prozessor (nicht dargestellt) ausgewertet werden, um Leitungs- oder Vorrichtungsfehler im Übertragungspfad zu ermitteln. Wenn das Zuverlässigkeitssignal DR den Wert 1 hat, ist die Zuverlässigkeit der Entscheidung hoch, hat das Signal dagegen den Wert 0, so ist die Zuverlässigkeit niedrig. Die Anzahl der Nullen in einem definierten Zeitintervall kann gezählt werden; wenn die Anzahl einen vordefinierten Schwellenwert überschreitet, kann ein Alarm wie "Signalverlust" oder AIS erzeugt werden. Der Zähler wird mit jedem Ab lauf des Zeitintervalls zurückgesetzt und beginnt die Zählung von neuem. Gelegentliche Nullen im Zuverlässigkeitssignal können ignoriert werden.
- Bevorzugt wird der Zählerwert der Nullen in DR mit Leistungsüberwachungsdaten verglichen, die von einer bei der Signalverarbeitung in den aufeinander folgenden Komponenten eines Empfängers durchgeführten Fehlerprüfung berechnet werden. Solche Leistungsüberwachungsdaten kennzeichnen Prüfsummenfehler, die im Signal erkannt wurden, und wenn diese Fehler mit einer niedrigen Zuverlässigkeit des Entscheidungsprozesses zusammenfallen, so weist dies auf einen Fehler in den vorangegangenen Einrichtungen im Entscheidungspfad hin.
- Eine weitere vorteilhafte Entwicklung der Erfindung ist ebenfalls in
2 dargestellt. Die Verbesserung umfasst einen Pseudo-Fehlermonitor, der zum Abstimmen der Schwellenwerte der Entscheider D1–D3 oder der Taktphasen des den Entscheidern bereitgestellten Taktsignals oder beiden Aktionen verwendet wird. Ein Pseudo-Fehlermonitor als solcher ist aus der PatentschriftEP 0 923 204 bekannt. - Für das Erzeugen von Pseudo-Fehlern wird ein vierter Entscheider PED mit dem Dateneingang DI gekoppelt. Er hat einen Schwellenwert, der bevorzugt zwischen den Schwellenwerten der Entscheider D2 und D1 oder der Entscheider D2 und D3 liegt. Dem Entscheider PED wird außerdem ein wiederhergestelltes Taktsignal bereitgestellt. Der Ausgang des Entscheiders PED wird in einen ersten Eingang eines logischen EXOR-Gatters C eingespeist. Ein zweiter Eingang des EXOR-Gatters C ist mit dem Datenausgang DO gekoppelt. Der Ausgang des EXOR-Gatters C stellt ein Pseudo-Fehlersignal dar, das gemäß vordefinierter Regeln von einer Logikschaltung wie beispielsweise einem programmierbaren Prozessor (nicht dargestellt) ausgewertet wird.
- Solche Regeln werden auf der Basis von Signal- und Übertragungseigenschaften bestimmt oder empirisch ermittelt. Die Auswertung der Pseudofehler wird jedoch zum Abstimmen der Schwellenwerte von einigen oder allen vier Entscheidern D1–D3, PED oder den Phasen von einigen oder allen den vier Entscheidern D1–D3, PED bereitgestellten Taktsignalen verwendet oder für beides. Die Phasenabstimmung wird über konventionelle Phasenverschieber PS1-4 erzielt.
- Die Anpassung der Schwellenwerte und Phasen ergibt hinsichtlich der Rate und der Zuverlässigkeit eine verbesserten Erkennung. Die Regeln können daher in einer Lernphase in einer Weise bestimmt werden, die die Optimierung der Erkennungsqualität ermöglicht. Eine speziell für eine solche Lernphase geeignete Logikschaltung ist die Prozessorlogik eines neuralen Netzwerks.
- Die Entscheidungsschaltung ist Teil eines Empfängers für Signale mit hoher Bitrate. Der Empfänger kann zusätzlich zur Entscheidungsschaltung weitere Elemente enthalten wie beispielsweise O/E-Wandler, Leitungsabschluss- und Signalauswertungseinrichtungen, die gemäß dem Stand der Technik bekannt sind. Figur 2
Data DI-Daten Threshold Schwellenwert Data out Ausgangsdaten Decision Reliability Entscheidungs-Zuverlässigkeit Pseudo Errors Pseudo-Fehler Clock Takt in Eingang out Ausgang data in Eingangsdaten clock Takt data out Ausgangsdaten input stages Eingangsphasen MUX core MUX-Kern PRIOR ART STAND DER TECHNIK
Claims (7)
- Empfänger für binäre Signale mit hoher Bitrate, wobei dieser Empfänger Folgendes umfasst: – drei Entscheider (D1–D3), die parallel mit einem Dateneingang (DI) gekoppelt sind, wobei jeder der Entscheider (D1–D3) einen anderen Schwellenwert hat zur Entscheidung, ob das empfangene Signal oberhalb eines jeweiligen Schwellenwerts liegt, und – einen 2:1-Multiplexer, der mit diesen drei Entscheidern gekoppelt ist, zum Erzeugen eines binären Ausgangssignals (DO) und zum Erzeugen eines Zuverlässigkeitssignals (DR), das einen Hinweis auf die Zuverlässigkeit des binären Ausgangssignals darstellt, aus den Ausgangssignalen dieser drei Entscheider (D1–D3).
- Empfänger gemäß Anspruch 1, der des Weiteren einen mit dem Dateneingang (DI) gekoppelten Taktgenerator (CLK) umfasst zum Erzeugen eines wiederhergestellten Taktsignals aus diesem Eingangssignal, wobei dieses wiederhergestellte Taktsignal den Takteingängen dieser Entscheider (D1–D3) bereitgestellt wird.
- Empfänger gemäß Anspruch 1, der des Weiteren einen Pseudo-Fehlermonitor (PED, C) umfasst zum Abstimmen der ein oder mehreren Schwellenwerte der Entscheider (D1–D3).
- Empfänger gemäß Anspruch 3, wobei der Pseudo-Fehlermonitor einen vierten Entscheider (PED) umfasst, dessen Ausgang in ein EXOR-Gatter (C) eingespeist wird, wobei dieses EXOR-Gatter (C) des Weiteren mit diesem binären Ausgangssignal (DO) zum Erzeugen von Pseudo-Fehlern versorgt wird und wobei diese Pseudo-Fehler von einer Logikschaltung zur Abstimmung dieser Schwellenwerte ausgewertet werden.
- Empfänger gemäß Anspruch 2, der des Weiteren einen Pseudo-Fehlermonitor (PED, C) umfasst zum Abstimmen der Taktphasen der Taktversorgung von einem oder mehreren der Entscheider (D1–D3).
- Empfänger gemäß Anspruch 5, wobei der Pseudo-Fehlermonitor einen vierten Entscheider (PED) umfasst, dessen Ausgang in ein EXOR-Gatter (C) eingespeist wird, wobei dieses EXOR-Gatter (C) des Weiteren mit diesem binären Ausgangssignal (DO) zum Erzeugen von Pseudo-Fehlern versorgt wird und wobei diese Pseudo-Fehler von einer Logikschaltung zur Abstimmung dieser Taktphasen ausgewertet werden.
- Verfahren zur Wiederherstellung binärer Signale mit hoher Bitrate, das die folgenden Schritte umfasst: – Vergleichen des erhaltenen Signals mit drei verschiedenen Schwellenwerten und dadurch Erzielen von vier möglichen Statusangaben; – Dekodieren der vier möglichen Statusangaben zu einem 2-Bit-Signal, wobei das am meisten signifikante Bit das wiederhergestellte Signal darstellt und das am wenigsten signifikante Bit das Ende des wiederhergestellten Signals darstellt.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
EP01440292A EP1292078B1 (de) | 2001-09-10 | 2001-09-10 | Empfänger mit drei Entscheidungsschaltungen |
Publications (2)
Publication Number | Publication Date |
---|---|
DE60131164D1 DE60131164D1 (de) | 2007-12-13 |
DE60131164T2 true DE60131164T2 (de) | 2008-08-14 |
Family
ID=8183298
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE60131164T Expired - Lifetime DE60131164T2 (de) | 2001-09-10 | 2001-09-10 | Empfänger mit drei Entscheidungsschaltungen |
Country Status (5)
Country | Link |
---|---|
US (1) | US7466765B2 (de) |
EP (1) | EP1292078B1 (de) |
CN (1) | CN1226829C (de) |
AT (1) | ATE377315T1 (de) |
DE (1) | DE60131164T2 (de) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7155134B2 (en) | 2002-03-22 | 2006-12-26 | Agere Systems Inc. | Pulse amplitude modulated transmission scheme for optical channels with soft decision decoding |
EP1389859A1 (de) * | 2002-08-15 | 2004-02-18 | Agere Systems Inc. | Softquantisierung für optische Übertragung |
US7643576B2 (en) * | 2004-05-18 | 2010-01-05 | Avago Technologies General Ip (Singapore) Pte. Ltd. | Data-signal-recovery circuit, data-signal-characterizing circuit, and related integrated circuits, systems, and methods |
US7424382B2 (en) | 2004-11-23 | 2008-09-09 | Agilent Technologies, Inc. | Characterizing eye diagrams |
EP1892877B1 (de) * | 2006-08-25 | 2008-12-03 | Alcatel Lucent | Digitalsignalempfänger mit Q-Faktorüberwachung |
US8417115B2 (en) * | 2009-07-09 | 2013-04-09 | Finisar Corporation | Quantifying link quality in an optoelectronic module |
US8862944B2 (en) * | 2010-06-24 | 2014-10-14 | International Business Machines Corporation | Isolation of faulty links in a transmission medium |
US8566682B2 (en) | 2010-06-24 | 2013-10-22 | International Business Machines Corporation | Failing bus lane detection using syndrome analysis |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4404674A (en) * | 1981-07-10 | 1983-09-13 | Communications Satellite Corporation | Method and apparatus for weighted majority decoding of FEC codes using soft detection |
US5191462A (en) * | 1990-05-11 | 1993-03-02 | At&T Bell Laboratories | Fiber optic transmission distortion compensation |
US5319649A (en) * | 1991-12-27 | 1994-06-07 | Comstream Corporation | Transmission systems and decoders therefor |
WO1993024909A1 (en) * | 1992-05-29 | 1993-12-09 | Motorola, Inc. | Data communication receiver having variable length message carry-on |
DE4341408A1 (de) * | 1993-12-04 | 1995-06-08 | Sel Alcatel Ag | Optisches System zur Übertragung eines Mehrstufensignals |
JP3108364B2 (ja) * | 1996-04-22 | 2000-11-13 | 三洋電機株式会社 | データ復調装置 |
JPH1075274A (ja) * | 1996-08-29 | 1998-03-17 | Mitsubishi Electric Corp | 軟判定復号器 |
JP3360553B2 (ja) * | 1996-11-29 | 2002-12-24 | 株式会社日立製作所 | 情報記録再生装置 |
EP1330066A2 (de) * | 1997-10-25 | 2003-07-23 | Alcatel | Entzerrerschaltung für digital übertragene Signale |
DE59812595D1 (de) * | 1997-12-11 | 2005-03-31 | Sel Alcatel Ag | Optischer Empfänger für den empfang von digital übertragenen Daten |
JP3221401B2 (ja) * | 1998-06-15 | 2001-10-22 | 日本電気株式会社 | 光信号監視方法及び装置 |
-
2001
- 2001-09-10 AT AT01440292T patent/ATE377315T1/de not_active IP Right Cessation
- 2001-09-10 DE DE60131164T patent/DE60131164T2/de not_active Expired - Lifetime
- 2001-09-10 EP EP01440292A patent/EP1292078B1/de not_active Expired - Lifetime
-
2002
- 2002-07-31 US US10/207,862 patent/US7466765B2/en not_active Expired - Fee Related
- 2002-08-28 CN CNB021422931A patent/CN1226829C/zh not_active Expired - Fee Related
Also Published As
Publication number | Publication date |
---|---|
US7466765B2 (en) | 2008-12-16 |
CN1226829C (zh) | 2005-11-09 |
ATE377315T1 (de) | 2007-11-15 |
EP1292078B1 (de) | 2007-10-31 |
US20030048859A1 (en) | 2003-03-13 |
DE60131164D1 (de) | 2007-12-13 |
CN1407730A (zh) | 2003-04-02 |
EP1292078A1 (de) | 2003-03-12 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
EP1199821B1 (de) | "Empfänger mit rückgekoppeltem Filter sowie Augenmonitor für den rückgekoppelten Filter" | |
DE68916053T2 (de) | Binärdaten-Regenerator mit adaptivem Schwellwertpegel. | |
DE69834320T2 (de) | Verfahren und Vorrichtung zur Folgeschätzung | |
DE60131164T2 (de) | Empfänger mit drei Entscheidungsschaltungen | |
DE4307794C2 (de) | Einrichtung zur Überwachung symmetrischer Zweidraht-Busleitungen und -Busschnittstellen | |
DE112020006807B4 (de) | System und verfahren zur driftkompensation für datenabtaster | |
WO2000018008A2 (de) | Schaltung zur datensignalrückgewinnung und taktsignalregenerierung | |
DE60220432T2 (de) | Vorrichtung und Verfahren zu einer Augenmustermessung von einem digitalen Signal | |
DE60307150T2 (de) | Verfahren und Vorrichtung zur statistischen Signalverlustdetektion bei geringer kapazitiver Belastung der Eingangssignale | |
DE19738362B4 (de) | Schaltungsanordnung und Verfahren zur Minimierung von Bitfehlern | |
DE60300774T2 (de) | Integrierte optische Sender/Empfängerschaltung | |
DE2925903A1 (de) | Empfaenger fuer digitale signale im leitungscode | |
DE69320717T2 (de) | Adaptiver Viterbi-Detektor | |
DE60123599T2 (de) | Messung der Augenöffnung eines Signales | |
DE69803002T2 (de) | Vorrichtung zur virtuellen Entschrägung von hoch-/intermediär-/niedrig- zu testenden Anordnungsdaten | |
DE60203983T2 (de) | Digitales Übertragungssystem mit einem Empfänger mit parallelen Entscheidern | |
DE602004006946T2 (de) | Duobinärer Empfänger | |
DE602004008621T2 (de) | Betreiben langer busse auf einem chip | |
DE69810325T2 (de) | Verfahren und anordnung zur modifizierten baudraten-abtastung | |
EP1188263B1 (de) | Einrichtung zur detektion von polarisationsmodendispersion | |
EP0945041A2 (de) | Messeinrichtung für die schnittstelle einer übertragungsstrecke mit einer vollduplex-übertragung im zweidrahtgleichlageverfahren | |
DE2360376C3 (de) | Schaltungsanordnung zum Empfang von Gleichstromzeichen | |
DE3881554T2 (de) | Kodierschaltung mit bipolarer Acht- und Sechsnullfolgensubstitution. | |
DE3342638C2 (de) | ||
DE60201030T2 (de) | Empfänger mit einer rückgewinnungsschaltung mittels überabtastung und mehrheitsentscheidung |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8364 | No opposition during term of opposition |