DE60041263D1 - Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff - Google Patents

Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff

Info

Publication number
DE60041263D1
DE60041263D1 DE60041263T DE60041263T DE60041263D1 DE 60041263 D1 DE60041263 D1 DE 60041263D1 DE 60041263 T DE60041263 T DE 60041263T DE 60041263 T DE60041263 T DE 60041263T DE 60041263 D1 DE60041263 D1 DE 60041263D1
Authority
DE
Germany
Prior art keywords
random
memory device
sequential access
nested memory
nested
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE60041263T
Other languages
English (en)
Inventor
Francesco Tomaiuolo
Salvatore Nicosia
Luigi Pascucci
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
STMicroelectronics SRL
Original Assignee
STMicroelectronics SRL
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by STMicroelectronics SRL filed Critical STMicroelectronics SRL
Application granted granted Critical
Publication of DE60041263D1 publication Critical patent/DE60041263D1/de
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/103Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers
    • G11C7/1033Read-write modes for single port memories, i.e. having either a random port or a serial port using serially addressed read-write data registers using data registers of which only one stage is addressed for sequentially outputting data from a predetermined number of stages, e.g. nibble read-write mode
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C7/00Arrangements for writing information into, or reading information out from, a digital store
    • G11C7/10Input/output [I/O] data interface arrangements, e.g. I/O data control circuits, I/O data buffers
    • G11C7/1015Read-write modes for single port memories, i.e. having either a random port or a serial port
    • G11C7/1045Read-write mode select circuits
DE60041263T 2000-10-18 2000-10-18 Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff Expired - Lifetime DE60041263D1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
EP00830675A EP1199723B1 (de) 2000-10-18 2000-10-18 Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff

Publications (1)

Publication Number Publication Date
DE60041263D1 true DE60041263D1 (de) 2009-02-12

Family

ID=8175514

Family Applications (1)

Application Number Title Priority Date Filing Date
DE60041263T Expired - Lifetime DE60041263D1 (de) 2000-10-18 2000-10-18 Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff

Country Status (3)

Country Link
US (1) US6701419B2 (de)
EP (1) EP1199723B1 (de)
DE (1) DE60041263D1 (de)

Families Citing this family (28)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US6782459B1 (en) * 2000-08-14 2004-08-24 Rambus, Inc. Method and apparatus for controlling a read valid window of a synchronous memory device
US6690606B2 (en) * 2002-03-19 2004-02-10 Micron Technology, Inc. Asynchronous interface circuit and method for a pseudo-static memory device
EP1398786B1 (de) * 2002-09-12 2010-04-07 STMicroelectronics Asia Pacific Pte Ltd. Pseudo- Zweidimensionaler Speicher mit wahlfreiem Zugriff
US6920524B2 (en) * 2003-02-03 2005-07-19 Micron Technology, Inc. Detection circuit for mixed asynchronous and synchronous memory operation
US7225306B2 (en) * 2004-06-23 2007-05-29 Texas Instruments Incorporated Efficient address generation for Forney's modular periodic interleavers
US7355470B2 (en) * 2006-04-24 2008-04-08 Parkervision, Inc. Systems and methods of RF power transmission, modulation, and amplification, including embodiments for amplifier class transitioning
US7327803B2 (en) 2004-10-22 2008-02-05 Parkervision, Inc. Systems and methods for vector power amplification
US7457993B2 (en) * 2004-11-16 2008-11-25 Texas Instruments Incorporated Error free dynamic rate change in a digital subscriber line DSL with constant delay
US7560956B2 (en) * 2005-08-03 2009-07-14 Micron Technology, Inc. Method and apparatus for selecting an operating mode based on a determination of the availability of internal clock signals
US7911272B2 (en) 2007-06-19 2011-03-22 Parkervision, Inc. Systems and methods of RF power transmission, modulation, and amplification, including blended control embodiments
US8334722B2 (en) 2007-06-28 2012-12-18 Parkervision, Inc. Systems and methods of RF power transmission, modulation and amplification
DE602005019069D1 (de) 2005-11-18 2010-03-11 St Microelectronics Srl Zugriffsverfahren beim Lesen, Schreiben und Löschen eines nicht flüchtigen NAND Speichers
US8031804B2 (en) 2006-04-24 2011-10-04 Parkervision, Inc. Systems and methods of RF tower transmission, modulation, and amplification, including embodiments for compensating for waveform distortion
US7937106B2 (en) 2006-04-24 2011-05-03 ParkerVision, Inc, Systems and methods of RF power transmission, modulation, and amplification, including architectural embodiments of same
US8315336B2 (en) 2007-05-18 2012-11-20 Parkervision, Inc. Systems and methods of RF power transmission, modulation, and amplification, including a switching stage embodiment
WO2008070191A2 (en) * 2006-12-06 2008-06-12 Fusion Multisystems, Inc. (Dba Fusion-Io) Apparatus, system, and method for a reconfigurable baseboard management controller
WO2008156800A1 (en) * 2007-06-19 2008-12-24 Parkervision, Inc. Combiner-less multiple input single output (miso) amplification with blended control
US7983099B2 (en) 2007-12-20 2011-07-19 Mosaid Technologies Incorporated Dual function compatible non-volatile memory device
US8307180B2 (en) 2008-02-28 2012-11-06 Nokia Corporation Extended utilization area for a memory device
WO2009145887A1 (en) 2008-05-27 2009-12-03 Parkervision, Inc. Systems and methods of rf power transmission, modulation, and amplification
US8874824B2 (en) * 2009-06-04 2014-10-28 Memory Technologies, LLC Apparatus and method to share host system RAM with mass storage memory RAM
EP2695294A1 (de) 2011-04-08 2014-02-12 Parkervision, Inc. System und verfahren zur hf-leistungsübertragung, -modulation und -verstärkung
WO2012167111A2 (en) 2011-06-02 2012-12-06 Parkervision, Inc. Antenna control
EP2798500A1 (de) 2011-12-29 2014-11-05 Memory Technologies LLC Verfahren zum löschen von datenentitäten in einem speichermodul
US9311226B2 (en) 2012-04-20 2016-04-12 Memory Technologies Llc Managing operational state data of a memory module using host memory in association with state change
EP3047348A4 (de) 2013-09-17 2016-09-07 Parkervision Inc Verfahren, vorrichtung und system für die darstellung einer datenträgerzeitfunktion
US9766823B2 (en) 2013-12-12 2017-09-19 Memory Technologies Llc Channel optimized storage modules
CN114338806B (zh) * 2022-02-28 2022-06-21 湖南云畅网络科技有限公司 一种同步消息处理方法及系统

Family Cites Families (12)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0682339B2 (ja) * 1990-08-31 1994-10-19 インターナショナル・ビジネス・マシーンズ・コーポレイション メモリ・アクセス・システムおよび方法
US5339395A (en) * 1992-09-17 1994-08-16 Delco Electronics Corporation Interface circuit for interfacing a peripheral device with a microprocessor operating in either a synchronous or an asynchronous mode
JP2704113B2 (ja) * 1994-04-26 1998-01-26 日本電気アイシーマイコンシステム株式会社 データ処理装置
JP3824689B2 (ja) * 1995-09-05 2006-09-20 株式会社ルネサステクノロジ 同期型半導体記憶装置
WO1998036419A1 (fr) * 1997-02-17 1998-08-20 Hitachi, Ltd. Dispositif circuit integre a semi-conducteur
EP1017059B1 (de) 1998-12-30 2007-07-18 STMicroelectronics S.r.l. Verfahren zum Lesen eines Speichers, insbesondere eines nichtflüchtigen Speichers
IT1313853B1 (it) 1999-11-26 2002-09-24 St Microelectronics Srl Buffer di uscita sincrono, particolarmente per memorie non volatili.
EP1122733A1 (de) * 2000-01-31 2001-08-08 STMicroelectronics S.r.l. Interne Regeneration eines Adressfreigabesignals (ALE) von einem Steuerprotokoll eines verschachtelten Burst-Speichers sowie entsprechende Schaltung
EP1122737A1 (de) * 2000-01-31 2001-08-08 STMicroelectronics S.r.l. Schaltung zur Steuerung von Datenströmenübertragung aus mehrerer Quellen eines Systems
EP1122735B1 (de) * 2000-01-31 2010-09-01 STMicroelectronics Srl Verschachtelter Datenpfad und Ausgabesteuerungsarchitektur für einen verschachtelten Speicher sowie Impulsgeber zum Ausgeben von gelesenen Daten
EP1122739A3 (de) * 2000-01-31 2003-12-17 STMicroelectronics S.r.l. Beschleunigte Ubertragungserzeugung
EP1122734B1 (de) * 2000-01-31 2005-03-30 STMicroelectronics S.r.l. Verschachtelter Burst-Speicher mit Burst-Zugriff bei synchronen Lesezyklen, wobei die beiden untergeordneten Speicherfelder unabhängig lesbar sind mit wahlfreiem Zugriff während asynchroner Lesezyklen

Also Published As

Publication number Publication date
EP1199723B1 (de) 2008-12-31
US6701419B2 (en) 2004-03-02
US20020087817A1 (en) 2002-07-04
EP1199723A1 (de) 2002-04-24

Similar Documents

Publication Publication Date Title
DE60041263D1 (de) Verschachtelte Speichereinrichtung mit willkürlichem und sequentiellem Zugriff
DE60023408D1 (de) Magnetische Direktzugriffspeicheranordnung
DE60023404D1 (de) Magnetische Direktzugriffsspeicheranordnung
DE60136155D1 (de) Magnetischer Direktzugriffsspeicher
DE60114503D1 (de) Speicher mit automatischer Auffrischungsfunktion und Schaltungeinheit mit automatischer interner Befehlsfunktion
DE60208310D1 (de) Dreidimensionaler grosser Speicher mit wahlfreiem Zugriff
DE60217462D1 (de) Magnetischer Direktzugriffspeicher
DE60227907D1 (de) Magnetischer Direktzugriffsspeicher
DE60122656D1 (de) DRAM Speicherzelle mit Grabenkondensator und vertikalem Transistor
DE60037784D1 (de) Magnetoresistives Element und magnetische Speicheranordnung
DE60109616D1 (de) Immunoassay und immunoassayvorrichtung
DE60043326D1 (de) Halbleiterspeicheranordnung und elektronisches Gerät
TWI349980B (en) Magnetoresistive random access memory device structures and methods for fabricating the same
DE60004124D1 (de) Halbleiterspeicheranordnungen und ihre Betriebsverfahren
DE60125842D1 (de) Tankverschluss und Tankverschlussvorrichtung
ATE271800T1 (de) Auftragegerät und behälter mit einem solchen auftragegerät
DE50211216D1 (de) Magnetische speichereinheit und magnetisches speicherarray
DE60132726D1 (de) Speicherzugriffschaltung und Speicherzugriffsteuerungsschaltung
DE60221313D1 (de) Direktzugriffsspeicher
DE50001262D1 (de) Halbleiterspeicheranordnung mit BIST
DE60104385D1 (de) Magnetischer Direktzugriffspeicher mit verbesserterDurchbruchspannung
DE60128323D1 (de) Datenverarbeitungsgerät und eine Speicherkarte mit dem Gerät
GB0115506D0 (en) Semiconductor memory device and fabrication
DE60120608D1 (de) Behälteranordnung und Behälter
DE60129675D1 (de) Mehrfach positionierbare und umkehrbare sitzeinrichtung

Legal Events

Date Code Title Description
8364 No opposition during term of opposition