DE4441752A1 - Anordnung mit einer Master-Einheit und mehreren Slave-Einheiten - Google Patents
Anordnung mit einer Master-Einheit und mehreren Slave-EinheitenInfo
- Publication number
- DE4441752A1 DE4441752A1 DE19944441752 DE4441752A DE4441752A1 DE 4441752 A1 DE4441752 A1 DE 4441752A1 DE 19944441752 DE19944441752 DE 19944441752 DE 4441752 A DE4441752 A DE 4441752A DE 4441752 A1 DE4441752 A1 DE 4441752A1
- Authority
- DE
- Germany
- Prior art keywords
- address
- address setting
- sel0
- slave
- master unit
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Withdrawn
Links
Classifications
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0669—Configuration or reconfiguration with decentralised address assignment
- G06F12/0676—Configuration or reconfiguration with decentralised address assignment the address being position dependent
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F12/00—Accessing, addressing or allocating within memory systems or architectures
- G06F12/02—Addressing or allocation; Relocation
- G06F12/06—Addressing a physical block of locations, e.g. base addressing, module addressing, memory dedication
- G06F12/0646—Configuration or reconfiguration
- G06F12/0653—Configuration or reconfiguration with centralised address assignment
- G06F12/0661—Configuration or reconfiguration with centralised address assignment and decentralised selection
Landscapes
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Physics & Mathematics (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Information Transfer Systems (AREA)
- Bus Control (AREA)
Description
Die Erfindung betrifft eine Anordnung mit einer Master-Ein
heit und mehreren Slave-Einheiten, auf welche die Master-Ein
heit mit Adressen über einen Adreß-, Daten- und Steuerlei
tungen aufweisenden Bus lesend und/oder schreibend zugreift.
Eine derartige Anordnung ist aus dem Siemens-Katalog ST 54.1,
SIMATIC S5, Automatisierungsgeräte, Ausgabe 1994, bekannt.
Dort sind in einem Baugruppenträger eines hochverfügbaren Au
tomatisierungsgerätes mehrere Master-Einheiten in Form von
Zentralbaugruppen über einen parallel ausgeführten Rückwand
bus mit mehreren als Digital-Ein/Ausgabe-, Analog-Ein/Aus
gabe-, Signalvorverarbeitungs- oder als Kommunikationsbau
gruppen ausgebildeten Slave-Einheiten verbunden. Dabei grei
fen die Master-Einheiten auf die Slave-Einheiten mit Adressen
zu, welche an Adressierschaltern der Slave-Einheiten einge
stellt sind.
Der vorliegenden Erfindung liegt die Aufgabe zugrunde, in ei
ner Anordnung der eingangs genannten Art die Adreßeinstellung
zu vereinfachen. Darüber hinaus ist eine Slave-Einheit zu
schaffen, welche für eine einfache Adreßeinstellung durch
eine Master-Einheit geeignet ist.
Erfindungsgemäß wird diese Aufgabe im Hinblick auf die Anord
nung mit den im Anspruch 1, im Hinblick auf die Slave-Einheit
mit den im Anspruch 6 angegebenen Maßnahmen gelöst.
Die Master-Einheit kann nur in einer freigegebenen Slave-Ein
heit eine Adresse einstellen. Eine freigeschaltete Slave-Ein
heit, in welcher die Adreßeinstellung gerade abgeschlossen
ist, schaltet das Adreßeinstellsignal der nächsten Slave-Ein
heit frei, wodurch die Master-Einheit in diese neu freige
gebene Slave-Einheit eine Zugriffsadresse einschreiben kann.
Auf diese Weise werden die Adreßeinstellsignale der Slave-
Einheiten nacheinander zum Einschreiben der jeweiligen Zu
griffsadressen freigeschaltet.
In einer Ausgestaltung der Erfindung gemäß den im Anspruch 2
angegebenen Maßnahmen adressiert die Master-Einheit während
der Adreßeinstellphase die Adreßregister aller Slave-Einhei
ten unter einer einheitlichen Adresse. Dabei beaufschlagt die
Master-Einheit den Adreßbus mit einer einzigen Adresse und
schreibt den nacheinander freigeschalteten Slave-Einheiten
die jeweilige Slave-Adresse in das Adreßregister ein. Die
Ausgabe lediglich einer Adresse bewirkt eine Verkürzung der
Adreßeinstellphase.
Weitere vorteilhafte Ausgestaltungen der Erfindung ergeben
sich aus den weiteren Unteransprüchen.
Die Erfindung wird insbesondere in Automatisierungsgeräten
eingesetzt.
Anhand der Zeichnung, in der ein Ausführungsbeispiel der Er
findung veranschaulicht ist, werden die Erfindung, deren Aus
gestaltungen sowie Vorteile näher erläutert.
Es zeigen
Fig. 1 ein Prinzipschaltbild eines auf Slave-Einheiten ver
teilten Schieberegisters,
Fig. 2 einen Signalverlauf der im Schieberegister nach
Fig. 1 vorkommenden Signale,
Fig. 3 ein Blockschaltbild einer Slave-Einheit.
In Fig. 1 sind mit 1, 2, 3, 4 und 5 fünf Slave-Einheiten be
zeichnet, welche jeweils mit einem D-Flip-Flop 6, 7 . . . 10
versehen sind. Die D-Eingänge der Flip-Flops 6 . . . 10 sind an
ersten Verbindungspunkten V1 angeschlossen, welche mit den
ersten Eingängen von UND-Verknüpfungsgliedern 11 . . . 15 ver
bunden sind und über Pull-Up-Widerstände R an einer 5 V-Be
triebsspannung liegen. Die Q-Ausgänge der Flip-Flops 6 . . . 10
sind jeweils an zweiten Verbindungspunkten V2 angeschlossen,
welche mit den ersten Verbindungspunkten V1 der nächsten
Slave-Einheiten 1 . . . 5 und mit den invertierenden zweiten
Eingängen der UND-Verknüpfungsglieder 11 . . . 15 verbunden
sind, über deren Ausgänge Adreßeinstellsignale SEL1 . . . SEL5
hier nicht dargestellten Adreßregistern zuführbar sind. Die
Rücksetz- und Takteingänge RES, C der D-Flip-Flops 6 . . . 10
sind an einer Rücksetz- und einer Taktleitung 16, 17 ange
schlossen.
Die Wirkungs- und Funktionsweise des auf die Slave-Einheiten
1 . . . 5 verteilten Schieberegisters wird anhand des in
Fig. 2 dargestellten Signalverlaufs erläutert. Die in den
Fig. 1 und 2 vorkommenden gleichen Teile sind mit gleichen
Bezugszeichen versehen. Zu einem Zeitpunkt t0 bringt ein
Rücksetzsignal Rs auf der Rücksetzleitung 16 die D-Flip-Flops
6 . . . 10 in einen definierten Anfangszustand, wodurch an de
ren Verbindungspunkten V2 und an den invertierenden Eingängen
der UND-Verknüpfungsglieder 11 . . . 15 ein "0"-Pegel wirkt.
Die 5 V-Betriebsspannung und der Pull-Up-Widerstand R bewir
ken am "offenen" ersten Verbindungspunkt V1 der ersten Slave-
Einheit 1 und somit am ersten Eingang des UND-Verknüpfungs
gliedes 11 ein Freigabesignal Ks1 mit einem "1"-Pegel. Das
UND-Verknüpfungsglied 11 erzeugt aus diesem "1"-Pegel und dem
"0"-Pegel am invertierenden Eingang das Adreßeinstellsignal
SEL1 in Form eines "1"-Pegels, wodurch diese Slave-Einheit
zur Eintragung einer Slave-Adresse freigeschaltet ist. Eine
hier nicht dargestellte Master-Einheit liest die Slave-
Adresse aus einer Adreßzuordnungstabelle aus, welche in einem
Speicher der Master-Einheit hinterlegt ist, und schreibt die
Adresse in das Adreßregister der Slave-Einheit ein. Zu einem
Zeitpunkt t1 liegt eine positive Flanke eines Taktsignals Ts
am Takteingang C des D-Flip-Flops 6 an, welches den "1"-Pegel
des Signals Ks1 am D-Eingang speichert und den "1"-Pegel an
dessen Q-Ausgang in Form eines um eine Taktperiode gegenüber
dem Freigabesignal Ks1 verzögerten Freigabesignals Ks2 schal
tet. Dieser "1"-Pegel liegt am invertierenden Eingang des
UND-Verknüpfungsgliedes 11, wodurch das Adreßeinstellsignal
SEL1 deaktiviert wird. Dagegen aktiviert das UND-Verknüp
fungsglied 12 das Adreßeinstellsignal SEL2, da zum Zeitpunkt
t1 an dessen ersten Eingang der "1"-Pegel und am invertieren
den Eingang ein "0"-Pegel anliegt. Bis zur nächsten positiven
Taktflanke des Taktsignals Ts zu einem Zeitpunkt t2 ist die
Slave-Einheit 2 zum Einstellen einer dieser Einheit zugeord
neten Slave-Adresse freigeschaltet.
Auf die gleiche Art und Weise werden die Slave-Einheiten 3, 4
und 5 freigeschaltet. Dazu werden die Adreßeinstellsignale
SEL3, SEL4, SEL5 zu Zeitpunkten t3, t4, t5 durch Verknüpfung
der Freigabesignale Ksi (i = 3, 4, 5) an den ersten Verbin
dungspunkten V1 der Flip-Flops 8, 9, 10 mit den jeweils um
eine Taktperiode verschobenen Freigabesignalen Ksj (j = 4, 5,
6) an den zweiten Verbindungspunkten V2 erzeugt.
Fig. 3 zeigt die Slave-Einheit 1 (siehe Fig. 1) in Form ei
nes Blockschaltbildes, wobei lediglich die zur Erläuterung
der Erfindung wesentlichen Bestandteile dargestellt sind. Die
Eingänge eines Adreßdecoders ADC sind mit den Adreßleitungen
AL eines Systembusses SYB verbunden, dessen Datenleitungen DL
auf ein Adreßregister BC der Slave-Einheit führen. Der Sy
stembus SYB ist ferner mit Steuerleitungen SL versehen, von
denen eine Schreib-Steuerleitung WR am UND-Verknüpfungsglied
11 angeschlossen ist. Dieses UND-Verknüpfungsglied 11, dessen
Ausgang mit dem Steuereingang CB des Adreßregisters BC ver
bunden ist, weist einen weiteren Eingang auf, welcher über
eine Steuerleitung CS mit dem Adreßdecoder ADC kurzgeschlos
sen ist. Während der Adreßeinstellphase ist die Schreib-
Steuerleitung WR in Form eines "1"-Pegels aktiviert, und der
Adreßdecoder ADC erkennt die Adresse des Adreßregisters BC
auf den Adreßleitungen AL, wodurch der Decoder ADC auf die
Steuerleitung CS einen "1"-Pegel schaltet. Für den Fall, daß
das Freigabesignal Ks1 - wie beschrieben - einen "1"-Pegel
und das Signal Ks2 einen "0"-Pegel aufweist, schaltet das
UND-Verknüpfungsglied 11 das Adreßeinstellsignal SEL1 ("1"-
Pegel) auf den Steuereingang CB des Adreßregisters BC, und
die von der Master-Einheit auf die Datenleitungen DL ausge
gebenen Daten werden als Slave-Adresse in das Adreßregister
BC eingeschrieben. Das D-Flip-Flop 6 schaltet bei der posi
tiven Taktflanke des Taktsignals Ts auf der Taktleitung 17
zum Zeitpunkt t1 (Fig. 2) den "1"-Pegel an den Q-Ausgang des
Flip-Flops 6, wodurch das UND-Verknüpfungsglied 11 den Pegel
des Adreßeinstellsignals SEL1 auf "0" umschaltet. Dieser "0"-
Pegel des Adreßeinstellsignals SEL1 verhindert ein Einschrei
ben weiterer Daten in das Adreßeinstellregister BC.
Claims (8)
1. Anordnung mit einer Master-Einheit und mehreren Slave-Ein
heiten (1, 2, 3, 4, 5), auf welche die Master-Einheit mit
Adressen über einen Adreß-, Daten- und Steuerleitungen (AL,
DL, SL) aufweisenden Bus (SYB) lesend und/oder schreibend zu
greift, dadurch gekennzeichnet,
- - daß die Slave-Einheiten (1 . . . 5) jeweils ein durch ein Adreßeinstellsignal (SEL0, SEL1, SEL2, SEL3, SEL4) akti vierbares Adreßregister aufweisen,
- - daß während einer Adreßeinstellphase die Adreßeinstell signale (SEL0, SEL1, SEL2, SEL3, SEL4) taktgesteuert frei schaltbar sind,
- - daß die Master-Einheit der Slave-Einheit (1 . . . 5), deren Adreßeinstellsignal (SEL0, SEL1, SEL2, SEL3, SEL4) frei geschaltet ist, die Zugriffsadresse über die Datenleitun gen (DL) in das Adreßregister (BC) einschreibt und
- - daß die Slave-Einheit (1 . . . 5) nach der Adreßeinstellung das Adreßeinstellsignal (SEL0, SEL1, SEL2, SEL3, SEL4) der nächsten Slave-Einheit (1, 2, . . .) freischaltet.
2. Anordnung nach Anspruch 1, dadurch gekennzeich
net,
- - daß die Master-Einheit auf die Adreßregister unter einer einheitlichen Adresse zugreift.
3. Anordnung nach Anspruch 1 oder 2, dadurch gekenn
zeichnet,
- - daß die Adreßeinstellsignale (SEL0, . . .) durch ein Frei gabesignal freischaltbar sind.
4. Anordnung nach Anspruch 3, dadurch gekennzeich
net,
- - daß die Slave-Einheiten (1, 2 . . . 5) jeweils ein D-Flip- Flop (6, 7, 8, 9, 10) aufweisen, auf dessen Eingang das Freigabesignal geschaltet und dessen Ausgang mit dem Ein gang des D-Flip-Flops der nächsten Slave-Einheit verbunden ist.
5. Anordnung nach Anspruch 4, dadurch gekennzeich
net,
- - daß die Eingänge (D) der Flip-Flops jeweils an einem er sten Verbindungspunkt (V1) angeschlossen sind, welcher mit dem ersten Eingang eines UND-Verknüpfungsgliedes (11, 12 . . . 15) verbunden ist und welcher über einen Pull-Up-Wi derstand (R) an einem Bezugspotential (+5 V) liegt, und
- - daß die Ausgänge (Q) der Flip-Flops jeweils an einem zwei ten Verbindungspunkt (V2) angeschlossen sind, welcher mit dem invertierten zweiten Eingang des UND-Verknüpfungs gliedes (11 . . . 15) verbunden ist, über dessen Ausgang das Adreßeinstellsignal (SEL0, . . .) dem Adreßregister (BC) zu führbar ist.
6. Anordnung nach Anspruch 4 oder 5, dadurch gekenn
zeichnet,
- - daß Steuersignale (Rs, Ts) zum Rücksetzen und Takten der D-Flip-Flops (6, 7 . . . 10) vorgesehen sind, welche jeweils mit einem Register der Slave-Einheiten (1, 2 . . . 5) er zeugt werden, wobei die Master-Einheit auf diese Register unter einer einheitlichen Adresse zugreift.
7. Slave-Einheit, geeignet für eine Anordnung nach einem der
Ansprüche 1 bis 6.
8. Automatisierungsgerät mit einer Anordnung nach einem der
Ansprüche 1 bis 6.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19944441752 DE4441752A1 (de) | 1994-11-23 | 1994-11-23 | Anordnung mit einer Master-Einheit und mehreren Slave-Einheiten |
PCT/DE1995/001544 WO1996016370A1 (de) | 1994-11-23 | 1995-11-08 | Anordnung mit einer master-einheit und mehreren slave-einheiten |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE19944441752 DE4441752A1 (de) | 1994-11-23 | 1994-11-23 | Anordnung mit einer Master-Einheit und mehreren Slave-Einheiten |
Publications (1)
Publication Number | Publication Date |
---|---|
DE4441752A1 true DE4441752A1 (de) | 1996-05-30 |
Family
ID=6533988
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE19944441752 Withdrawn DE4441752A1 (de) | 1994-11-23 | 1994-11-23 | Anordnung mit einer Master-Einheit und mehreren Slave-Einheiten |
Country Status (2)
Country | Link |
---|---|
DE (1) | DE4441752A1 (de) |
WO (1) | WO1996016370A1 (de) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19649676A1 (de) * | 1995-12-25 | 1997-06-26 | Matsushita Electric Works Ltd | Peripherieeinheitwählsystem |
DE19646526A1 (de) * | 1996-10-29 | 1998-04-30 | Raymond Horn | Adressierungsschema zur Verdoppelung der Übertragungsleistung einer mastergesteuerten Slave-to-Slave-Kommunikation in einem beliebigen Bussystem |
DE19828259A1 (de) * | 1998-06-25 | 1999-12-30 | Behr Gmbh & Co | Elektrische Schaltung, insbesondere für eine Heizungs- und/oder Belüftungsanlage eines Fahrzeugs |
WO2005062140A2 (en) * | 2003-12-22 | 2005-07-07 | Vega Grieshaber Kg | Method and system for automated configuring of a hart multi-drop system |
EP1622039A1 (de) * | 2004-07-30 | 2006-02-01 | SICK MAIHAK GmbH | Verfahren und Vorrichtung zur Adressvergabe an Teilnehmer eines Bussystems |
NL2009700C2 (en) * | 2012-10-25 | 2014-04-29 | Priva Holding B V | Electronic circuit system and method of mapping locations of modules in the system. |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19923047A1 (de) | 1999-05-20 | 2000-11-23 | Rieter Ingolstadt Spinnerei | Verfahren und Vorrichtung zur Steuerung einer Komponente einer eine Vielzahl gleichartiger Arbeitstellen nebeneinander aufweisenden Textilmaschine |
JP2005250650A (ja) * | 2004-03-02 | 2005-09-15 | Nec Electronics Corp | マルチレイヤシステム及びクロック制御方法 |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US4660141A (en) * | 1983-12-06 | 1987-04-21 | Tri Sigma Corporation | Self configuring computer network with automatic bus exchange of module identification numbers and processor assigned module numbers |
DE4239030A1 (de) * | 1992-11-19 | 1994-05-26 | Siemens Ag | Anordnung mit steckbaren Funktionseinheiten |
-
1994
- 1994-11-23 DE DE19944441752 patent/DE4441752A1/de not_active Withdrawn
-
1995
- 1995-11-08 WO PCT/DE1995/001544 patent/WO1996016370A1/de active Application Filing
Cited By (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19649676A1 (de) * | 1995-12-25 | 1997-06-26 | Matsushita Electric Works Ltd | Peripherieeinheitwählsystem |
DE19646526A1 (de) * | 1996-10-29 | 1998-04-30 | Raymond Horn | Adressierungsschema zur Verdoppelung der Übertragungsleistung einer mastergesteuerten Slave-to-Slave-Kommunikation in einem beliebigen Bussystem |
DE19828259A1 (de) * | 1998-06-25 | 1999-12-30 | Behr Gmbh & Co | Elektrische Schaltung, insbesondere für eine Heizungs- und/oder Belüftungsanlage eines Fahrzeugs |
WO2005062140A2 (en) * | 2003-12-22 | 2005-07-07 | Vega Grieshaber Kg | Method and system for automated configuring of a hart multi-drop system |
WO2005062140A3 (en) * | 2003-12-22 | 2005-11-24 | Grieshaber Vega Kg | Method and system for automated configuring of a hart multi-drop system |
EP1622039A1 (de) * | 2004-07-30 | 2006-02-01 | SICK MAIHAK GmbH | Verfahren und Vorrichtung zur Adressvergabe an Teilnehmer eines Bussystems |
NL2009700C2 (en) * | 2012-10-25 | 2014-04-29 | Priva Holding B V | Electronic circuit system and method of mapping locations of modules in the system. |
Also Published As
Publication number | Publication date |
---|---|
WO1996016370A1 (de) | 1996-05-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE3687787T2 (de) | Speicherzugriff-steuerungsschaltung. | |
DE69429741T2 (de) | Analoge, selbstständige Prüfbusstruktur zum Testen integrierter Schaltungen auf einer gedruckten Leiterplatte | |
DE2728676A1 (de) | Stufenempfindliches, als monolithisch hochintegrierte schaltung ausgefuehrtes system aus logischen schaltungen mit darin eingebetteter matrixanordnung | |
DE19649676A1 (de) | Peripherieeinheitwählsystem | |
DE2606688A1 (de) | Fehl-takterkennungsschaltung | |
DE4441752A1 (de) | Anordnung mit einer Master-Einheit und mehreren Slave-Einheiten | |
DE3789726T2 (de) | Register mit Einrichtungen zum gleichzeitigen Auslesen und Einschreiben über vielfache Anschlüsse. | |
EP0766092A1 (de) | Testbare Schaltungsanordnung mit mehreren identischen Schaltungsblöcken | |
DE3743586C2 (de) | ||
DE4318422A1 (de) | Integrierte Schaltung mit Registerstufen | |
DE4233249A1 (de) | Dualportspeicher | |
DE3780551T2 (de) | Speichereinrichtung unter verwendung von adressenmultiplex. | |
DE10214123B4 (de) | Register zur Parallel-Seriell-Wandlung von Daten | |
EP0214508A2 (de) | Integrierter Halbleiterspeicher | |
DE69600327T2 (de) | Ausgangschnittstelle für binäre Daten | |
DE69525858T2 (de) | Synchronisationserzeugung zwischen einem mikroprozessor und dessen peripheriegerät | |
DE102008035085A1 (de) | Bauteil zum Anschluss an einen seriellen Bus und Verfahren zum Zuweisen einer Adresse an ein Bauteil | |
DE68910838T2 (de) | Fehlererkennungsschaltung für einen Dekodierer. | |
EP0356873B1 (de) | Serielle Datenschnittstelle | |
EP0392636B1 (de) | Integrierte Schaltungsanordnung | |
DE19733113B4 (de) | Verfahren zum Testen einer elektronischen Baugruppe und elektronische Baugruppe mit Testhilfe | |
DE3240490A1 (de) | Verfahren zur erzeugung von codeworten fuer ein mit erhoehter sicherheit zu betreibendes meldesystem | |
DE2844352A1 (de) | Speicher mit serienweisem zugriff | |
DE3315120C2 (de) | Einstellbare Verzögerungszeit in einem Mikroprozessorsystem | |
DE3507326A1 (de) | Anordnung zur zeitverzoegerten weiterleitung von seriell auftretenden digitalen datenfolgen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
8139 | Disposal/non-payment of the annual fee |