DE4028744C2 - - Google Patents

Info

Publication number
DE4028744C2
DE4028744C2 DE19904028744 DE4028744A DE4028744C2 DE 4028744 C2 DE4028744 C2 DE 4028744C2 DE 19904028744 DE19904028744 DE 19904028744 DE 4028744 A DE4028744 A DE 4028744A DE 4028744 C2 DE4028744 C2 DE 4028744C2
Authority
DE
Germany
Prior art keywords
clock
counter
output
oscillator
synchronized
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
DE19904028744
Other languages
German (de)
English (en)
Other versions
DE4028744A1 (de
Inventor
Uwe Dipl.-Ing. 6831 Plankstadt De Hornung
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ABB Patent GmbH
Original Assignee
ABB Patent GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ABB Patent GmbH filed Critical ABB Patent GmbH
Priority to DE19904028744 priority Critical patent/DE4028744A1/de
Publication of DE4028744A1 publication Critical patent/DE4028744A1/de
Application granted granted Critical
Publication of DE4028744C2 publication Critical patent/DE4028744C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
DE19904028744 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes Granted DE4028744A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19904028744 DE4028744A1 (de) 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3937505 1989-11-10
DE19904028744 DE4028744A1 (de) 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Publications (2)

Publication Number Publication Date
DE4028744A1 DE4028744A1 (de) 1991-05-23
DE4028744C2 true DE4028744C2 (enExample) 1992-01-02

Family

ID=25886958

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19904028744 Granted DE4028744A1 (de) 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Country Status (1)

Country Link
DE (1) DE4028744A1 (enExample)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4242807C1 (de) * 1992-12-17 1994-03-24 Siemens Ag Verfahren und Vorrichtung zur Synchronisierung eines Signalgenerators auf ein externes Taktsignal
DE10163702A1 (de) * 2001-12-21 2003-07-10 Infineon Technologies Ag Schaltung zur Rückgewinnung eines Taktsignals aus einem digital codierten Signal

Also Published As

Publication number Publication date
DE4028744A1 (de) 1991-05-23

Similar Documents

Publication Publication Date Title
DE3841512C2 (enExample)
DE69424373T2 (de) Phasenregelschleife mit Überbrückungsmodus
DE69229016T2 (de) System zur Rückgewinnung von Daten und NRZ-Taktsignalen mit einer Phasenregelschleife
DE3885116T2 (de) Phasenregelschleifen.
DE2135890C3 (de) Synchronisierungsvorrichtung zur Hochpräzisionswiedergabe der Phase eines Taktsignals
DE2355533A1 (de) Empfaenger fuer synchrone datensignale mit einem uebertragungsgeschwindigkeitsaenderungsdetektor
DE69508766T2 (de) Genauer digitaler, fehlertoleranter taktgeber
DE1437187B2 (de) Verfahren und Schaltungsanordnung zum Decodieren von binären Impulssignalen
DE2751021A1 (de) Anordnung zum synchronisieren von oszillatorsignalen
DE2515921A1 (de) Schaltungsanordnung zur korrektur des schlupffehlers in einem pcm-uebertragungssystem
DE4028744C2 (enExample)
DE3888133T2 (de) Datenmustersynchronisiereinrichtung.
DE10018190C2 (de) Unterbrechnungsloses Umschalten zwischen zwei Oszillator-Präzisionstaktgebern
DE2613930C3 (de) Digitaler Phasenregelkreis
DE2951134C2 (enExample)
EP1638243A2 (de) Datenverarbeitungsvorrichtung mit Taktrückgewinnung aus unterschiedlichen Quellen
EP0262609A2 (de) Digitaler Phasenregelkreis
DE69226331T2 (de) Anordnung und Verfahren für die Wiederherstellung eines Taktsignales, angewendet bei der Übertragung von empfangenen Signalen
DE10059758A1 (de) Verfahren zum Empfangen von Daten
DE3615952A1 (de) Taktgenerator fuer digitale demodulatoren
DE2139404B2 (de) Verfahren zur Synchronisierung
DE3924907A1 (de) Redundante taktgeberanordnung
DE3625589C2 (enExample)
DE2633327C2 (de) Anordnung zur Synchronisierung von Datenendgeräten
DE3637515C2 (enExample)

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licenses declared (paragraph 23)
8339 Ceased/non-payment of the annual fee