DE4028744A1 - Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes - Google Patents

Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Info

Publication number
DE4028744A1
DE4028744A1 DE19904028744 DE4028744A DE4028744A1 DE 4028744 A1 DE4028744 A1 DE 4028744A1 DE 19904028744 DE19904028744 DE 19904028744 DE 4028744 A DE4028744 A DE 4028744A DE 4028744 A1 DE4028744 A1 DE 4028744A1
Authority
DE
Germany
Prior art keywords
clock
counter
oscillator
output
synchronized
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19904028744
Other languages
German (de)
English (en)
Other versions
DE4028744C2 (enExample
Inventor
Uwe Dipl Ing Hornung
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
ABB Patent GmbH
Original Assignee
ABB Patent GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by ABB Patent GmbH filed Critical ABB Patent GmbH
Priority to DE19904028744 priority Critical patent/DE4028744A1/de
Publication of DE4028744A1 publication Critical patent/DE4028744A1/de
Application granted granted Critical
Publication of DE4028744C2 publication Critical patent/DE4028744C2/de
Granted legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L7/00Arrangements for synchronising receiver with transmitter
    • H04L7/02Speed or phase control by the received code signals, the signals containing no special synchronisation information
    • H04L7/033Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop
    • H04L7/0331Speed or phase control by the received code signals, the signals containing no special synchronisation information using the transitions of the received signal to control the phase of the synchronising-signal-generating means, e.g. using a phase-locked loop with a digital phase-locked loop [PLL] processing binary samples, e.g. add/subtract logic for correction of receiver clock

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
  • Synchronisation In Digital Transmission Systems (AREA)
DE19904028744 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes Granted DE4028744A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19904028744 DE4028744A1 (de) 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE3937505 1989-11-10
DE19904028744 DE4028744A1 (de) 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Publications (2)

Publication Number Publication Date
DE4028744A1 true DE4028744A1 (de) 1991-05-23
DE4028744C2 DE4028744C2 (enExample) 1992-01-02

Family

ID=25886958

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19904028744 Granted DE4028744A1 (de) 1989-11-10 1990-09-11 Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes

Country Status (1)

Country Link
DE (1) DE4028744A1 (enExample)

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4242807C1 (de) * 1992-12-17 1994-03-24 Siemens Ag Verfahren und Vorrichtung zur Synchronisierung eines Signalgenerators auf ein externes Taktsignal
DE10163702A1 (de) * 2001-12-21 2003-07-10 Infineon Technologies Ag Schaltung zur Rückgewinnung eines Taktsignals aus einem digital codierten Signal

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Hasler Miteilungen, 26.Jg., Nr.1, 1967, S.1-8 *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4242807C1 (de) * 1992-12-17 1994-03-24 Siemens Ag Verfahren und Vorrichtung zur Synchronisierung eines Signalgenerators auf ein externes Taktsignal
DE10163702A1 (de) * 2001-12-21 2003-07-10 Infineon Technologies Ag Schaltung zur Rückgewinnung eines Taktsignals aus einem digital codierten Signal

Also Published As

Publication number Publication date
DE4028744C2 (enExample) 1992-01-02

Similar Documents

Publication Publication Date Title
EP0102598B1 (de) Vorrichtung zur Phasensynchronisierung
DE69424373T2 (de) Phasenregelschleife mit Überbrückungsmodus
EP0650259B1 (de) Schaltungsanordnung für einen Taktgenerator
DE69123473T2 (de) Schaltungsanordnung zum Ableiten eines Bitsynchronisierungssignals mittels Rahmensynchronisation
DE4018898C2 (enExample)
DE3885116T2 (de) Phasenregelschleifen.
DE2355533A1 (de) Empfaenger fuer synchrone datensignale mit einem uebertragungsgeschwindigkeitsaenderungsdetektor
DE2514529C2 (enExample)
DE1437187B2 (de) Verfahren und Schaltungsanordnung zum Decodieren von binären Impulssignalen
DE2855082A1 (de) Uebertragungssystem fuer digitale signale
DE4028744A1 (de) Verfahren und anordnung zur abstimmung der frequenz eines empfaengerseitigen taktgenerators auf die frequenz und die phasenlage eines empfangenen taktes
DE2613930C3 (de) Digitaler Phasenregelkreis
DE3245438C2 (de) Frequenzsensitive Phasenregelschleife
DE2603524A1 (de) System zur zweiseitigen informationsuebertragung
DE1800522A1 (de) Verfahren und Schaltungsanordnung zur empfangsseitigen Phasenkorrektur bei der Demodulation frequenzmodulierter Traegersignale
DE3835259C2 (de) Schaltungsanordnung zum Empfang von seriell übertragenen digitalen Daten
DE3637515C2 (enExample)
DE2508915A1 (de) Einrichtung zur synchronisierung einer uhr
DE3130482A1 (de) Verfahren zur rueckgewinnung des bei einem datenuebertragunssystem empfangsseitig benoetigten taktes und vorrichtung zur durchfuehrung des verfahrens
DE2738835C2 (de) Überwachung von digitalen Signalen
DE4422803C1 (de) Schaltungsanordnung zur Taktsynchronisation
DE3911591C2 (enExample)
DE3635534C2 (enExample)
DE4435125C1 (de) Schaltungsanordnung zur Taktgewinnung aus einem Datensignal
DE3207989A1 (de) Verfahren zur verhinderung von unnoetigen taktkorrekturen

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8320 Willingness to grant licenses declared (paragraph 23)
8339 Ceased/non-payment of the annual fee