DE3619709A1 - Kombinierte start/warneinrichtung fuer elektronische geraete, zum beispiel computer - Google Patents

Kombinierte start/warneinrichtung fuer elektronische geraete, zum beispiel computer

Info

Publication number
DE3619709A1
DE3619709A1 DE19863619709 DE3619709A DE3619709A1 DE 3619709 A1 DE3619709 A1 DE 3619709A1 DE 19863619709 DE19863619709 DE 19863619709 DE 3619709 A DE3619709 A DE 3619709A DE 3619709 A1 DE3619709 A1 DE 3619709A1
Authority
DE
Germany
Prior art keywords
electronic device
alarm
electronic
processor unit
electronic devices
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19863619709
Other languages
English (en)
Other versions
DE3619709C2 (de
Inventor
Isamu Kyoto Haneda
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Sharp Corp
Original Assignee
Sharp Corp
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Sharp Corp filed Critical Sharp Corp
Publication of DE3619709A1 publication Critical patent/DE3619709A1/de
Application granted granted Critical
Publication of DE3619709C2 publication Critical patent/DE3619709C2/de
Granted legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F1/00Details not covered by groups G06F3/00 - G06F13/00 and G06F21/00
    • G06F1/24Resetting means

Description

TER MEER · MÜLLER ■ STEINMEISTER·
-3-
BESCHREIBUNG
Kombinierte Start/Warneinrichtung für elektronische Geräte, zum Beispiel Computer
Die Erfindung betrifft ein elektronisches Gerät gemäß dem Oberbegriff des Patentanspruchs 1, beispielsweise einen Computer, mit dem zusätzliche elektronische Einrichtungen, zum Beispiel weitere Speicher, verbindbar sind.
Häufig ist es erwünscht, einen automatischen Systemstart zur Aktivierung eines elektronischen Gerätes, beispielsweise eines Computers, durchzuführen, um zu einer bestimmten Zeit Daten auszugeben bzw. Informationen auf einer Anzeigeeinrichtung darzustellen, zum Beispiel eine Tabelle. Normalerweise wird zum automatischen Systemstart eine Zeitsteuerschaltung eingesetzt. Liefert diese Zeitsteuerschaltung gerade zu einem solchen Zeitpunkt ein Systemstartsignal, zu dem andere elektronische Einrichtungen wie zum Beispiel Speicher, Drucker, und dergleichen, mit dem elektronischen Gerät gekoppelt werden, so können das elektronische Gerät bzw. der Computer nicht gewünschte Betriebszustände einnehmen oder beschädigt werden, was auch für die anderen elektronischen Einrichtungen zutrifft. Dies liegt daran, daß die Kopplung zwischen den zusätzlichen elektronischen Einrichtungen und dem elektronischen Gerät bzw. Computer auf elektrischem Wege erfolgt und elektronisches Gerät bzw. Computer eingeschaltet sind.
Um Beschädigungen zu vermeiden, wird bisher eine spezielle Taste betätigt, um einen automatischen Systemstart zu verhindern, wenn die zusätzlichen elektronischen
TER MEER · MÜLLER · STEINMEISTER *: * I
-4-
Einrichtungen mit dem elektronischen Gerät bzw. Computer verbunden werden. Diese spezielle Taste sorgt jedoch nicht für genügend Sicherheit, da oftmals vergessen wird, sie zu betätigen.
Der Erfindung liegt die Aufgabe zugrunde, ein elektronisches Gerät der eingangs genannten Art so weiterzubilden, daß mit größerer Sicherheit verhindert werden kann, daß während eines Systemstarts zusätzliche elektronische Einrichtungen mit dem elektronischen Gerät verbunden werden.
Die Lösung der gestellten Aufgabe ist im kennzeichnenden Teil des Patentanspruchs 1 angegeben.
Vorteilhafte Ausgestaltungen der Erfindung sind den Unteransprüchen zu entnehmen.
Ein elektronisches Gerät nach der Erfindung, mit dem zusätzliche elektronische Einrichtungen verbindbar sind, zeichnet sich aus durch
- eine Detektoreinrichtung, durch die feststellbar ist, ob das elektronische Gerät in Betrieb genommen werden soll, und
- eine auf ein Ausgangssignal der Detektoreinrichtung ansprechende Alarmeinrichtung zur Ausgabe eines Alarms vor der Inbetriebnahme des elektronisches Gerätes.
Das elektronische Gerät kann beispielsweise ein Computer, ein Taschenrechner und dergleichen sein.
Die Inbetriebnahme des elektronischen Gerätes kann durch eine eingebaute Zeitsteuerung oder durch von außen zugeführte Signale erfolgen. Das elektronische Gerät kann dabei eine zentrale Prozessoreinheit und eine zentrale Unterprozessoreinheit aufweisen. Die zentrale Unterprozessoreinheit enthält dann vorzugsweise eine Betriebszeitenerfassungs-
TER MEER · MÜLLER ■ STEINMEISTER*:
-5-
bzw. Zeitsteuerschaltung. Nach einer vorteilhaften Ausgestaltung der Erfindung kann die zentrale Unterprozessoreinheit auch eine Vergleichseinrichtung zum Vergleich der momentanen Zeit mit einer voreingestellten Zeit enthalten, zu der ein Alarm erzeugt werden soll. Die zusätzlichen elektronischen Einrichtungen, wie zum Beispiel Speicher, Drucker, und dergleichen, sind mit dem Systembus des elektronischen Gerätes bzw. Computers verbindbar.
Mit der Erfindung wird somit erreicht, daß in stärkerem Maße verhindert werden kann, daß während eines Systemstarts zusätzliche elektronische Einrichtungen mit dem elektronischen Gerät verbunden werden. Vor dem Systemstart wird automatisch ein Alarm ausgegeben, der den Benutzer darauf auf-
"L5 merksam macht, daß die zusätzlichen elektronischen Einrichtungen nicht mit dem elektronischen Gerät bzw. Computer während des Systemstarts verbunden werden sollten.
Die Zeichnung stellt ein Ausführungsbeispiel der Erfindung dar. Es zeigen:
Figur 1 ein Blockdiagramm eines elektronischen Gerätes, beispielsweise eines Computers, mit einer kombinierten Start/Warneinrichtung nach der Erfindung, und
Figur 2 ein Flußdiagramm zur Erläuterung des Betriebs einer zweiten zentralen Prozessoreinheit zur zeitlichen Steuerung der kombinierten Start/Warneinrichtung in dem Computer.
In der Figur 1 ist ein Blockdiagramm eines elektronischen Gerätes mit einer kombinierten Start/Warneinrichtung nach der Erfindung dargestellt. Das elektronische Gerät ist im vorliegenden Fall ein Computer, jedoch nicht auf einen solchen beschränkt.
TER MEER · MÜLLER · STEINMEISTER-; ■·"":
-6-
Entsprechend der Figur 1 enthält der Computer eine erste zentrale Prozessoreinheit (CPU 1) , einen Nurlesespeicher (ROM) 2 zur Speicherung eines Arbeitsprogramms für das System, einen Speicher mit wahlfreiem Zugriff (RAM) 3 mit STACK-Bereichen, Wortbereichen für das System und Benutzerbereichen, einen Erweiterungskanal 4, über den zusätzliche ROM- und RAM-Speicher mit dem System verbunden werden können, um die Speicher 2 und 3 zu erweitern, eine Flüssigkristall-Anzeigeeinrichtung 5 und einen Speicher 6 für die Flüssigkristall-Anzeigeeinrichtung 5. Sind Bilddaten in den Speicher 6 eingeschrieben worden, so lassen sich diese mit Hilfe der Flüssigkristall-Anzeigeeinrichtung 5 abbilden. Mit einer Eingabe/Ausgabeeinheit (I/O) 7 sind eine Tastatur 8, ein Summer 9, eine zweite zentrale Prozessoreinheit (CPU 10), die auch als SUB-CPU bezeichnet werden kann, und eine weitere allgemein verwendbare Eingabe/ Ausgabeeinheit (I/O) 11 verbunden. Die CPU I dient unter anderem dazu, die Tastatur 8 über die Eingabe/Ausgabeeinheit 7 abzufragen, um auf diese Weise festzustellen, ob über die Tastatur 8 eine Dateneingabe vorgenommen worden ist, so daß der Summer 9 aktiviert wird und Daten zwischen der SUB-CPU 10 und der allgemein verwendbaren Eingabe/Ausgabeeinheit 11 ausgetauscht werden können.
Übj|r eine zusätzliche Eingabe/Ausgabeeinheit (I/O) 12 lassen sich ein peripheres Interface oder eine Maschine mit dem System verbinden, um die Systemkapazität zu vergrößern. Die zusätzliche Eingabe/Ausgabeeinheit (I/O) 12 ist mit einem Systembus 13 verbunden. Eine Versorgungssteuerschaltung 14 dient zur Leistungsübertragung, wenn sowohl das Signal 15 von der LEISTUNG-EIN-Taste der Tastatur 8 als auch ein Leistungssteuersignal 16 von der SUB-CPU 10 auf hohem Signalpegel liegen. Nimmt das Leistungssteuersignal 16 den niedrigen Signalpegel ein, wird die Leistungsübertragung gestoppt. Ein Ausgangssignal 17 der Versorgungssteuerschaltung 14 wird kontinuierlich ausgegeben, unabhängig vom Zustand des Leistungssteuer-
TER MEER · MÜLLER · STEINMEISTER'; ' :
—7 —
signals 16. Dieses Ausgangssignal 17 wird sowohl dem RAM als auch der SUB-CPU 10 zugeführt, so daß die Speicherinhalte vom RAM 3 und SUB-CPU IO gesichert bzw. aufrechterhalten werden, auch wenn das System ausgeschaltet wird. Ein Ausgangssignal 18 von der Versorgungssteuerschaltung 14 wird darüber hinaus der CPU 1 und dem ROM 2 zugeführt, das jedoch nicht ausgegeben wird, wenn das System eingeschaltet ist (wenn das Leistungssteuersignal 16 den hohen Signalpegel annimmt). Die Eingabe/Ausgabeeinheit (I/O) 7 liefert ein Summersignal 19 zur Aktivierung des Summers
Zwischen der Eingabe/Ausgabeeinheit (I/O) 7 und der Tastatur 8 wird ein Signal 20 ausgetauscht. Ein Signal 21 wird dagegen zwischen der Eingabe/Ausgabeeinheit (I/O) und der allgemein verwendbaren Eingabe/Ausgabeeinheit (I/O) 11 ausgetauscht. Die SUB-CPU IO liefert ferner ein Signal 22 zur Aktivierung des Summers 9.
Die SUB-CPU 10 weist eine Arbeitszeiterfassungsfunktion bzw. Zeitmeßfunktion auf, so daß bei ausgeschaltetem System Leistung zur SUB-CPU IO übertragen werden kann. Die SUB-CPU 10 empfängt weiterhin die momentane Zeit, eine Alarmzeit, den System-AUS-Befehl und den Summersteuerbefehl bei einem automatischen Systemstart, und zwar von der CPU 1 über die Eingabe/Ausgabeeinheit (I/O) 7.
Figur 2 zeigt ein Flußdiagramm einer Unterroutine für den Betrieb der SUB-CPU 10 zur Erneuerung der momentanen Zeitinformation.
Wird ein Zeitunterbrechungssignal durch die SUB-CPU IO erzeugt, so wird Schritt (1) ausgewählt.
Schritt (1): Die momentane Zeitinformation wird erneuert bzw. heraufgesetzt. Dann wird ein Vergleich zwischen der momentanen Zeitinformation und der gegenwärtig eingestellten Alarmzeitinformation durchgeführt. Stimmen beide
TER MEER · MÜLLER · STEINMEISTER·- *
Zeitinformationen überein, so wird Schritt (2) ausgewählt. Stimmen beide Zeitinformationen nicht überein, so wird nachfolgend Schritt (7) erreicht, von dem aus zum Hauptprogramm zurückgesprungen wird.
Schritt (2): In diesem Schritt (2) wird festgestellt, ob
das System ein- oder ausgeschaltet ist. Ist das System eingeschaltet, so wird nachfolgend Schritt (6) erreicht, indem die CPU 1 darüber informiert wird, daß die momentane Zeit-IQ information mit der Alarmzeitinformation übereinstimmt, so daß auch der Betrieb der CPU 1 unterbrochen wird, und zwar durch Übertragung des Unterbrechungssignals von der SUB-CPU 10 zur CPU 1. Wird dagegen in Schritt (2) festgestellt, daß das System ausgeschaltet ist, so wird nachfolgend Schritt (3) ausgewählt.
Schritt (3): In diesem Schritt (3) wird bestimmt, ob der Summer 9 nach Löschen der Alarmzeitinformation zur Erzeugung eines Wecksignals aktiviert werden kann oder nicht. Kann der Summer 9 aktiviert werden, so wird nachfolgend Schritt (4) ausgewählt. Kann er dagegen nicht aktiviert werden, so wird anschließend Schritt (5) erreicht.
Schritt (4): In diesem Schritt (4) wird der Summer 9 für eine vorbestimmte Zeit aktiviert.
Schritt (5): Eine Leistungsübertragung ist möglich. Genauer gesagt wird das Signal 16 auf hohen Signalpegel gelegt, so daß das Signal 18 von der Versorgungssteueschaltung 14 zur CPU 1 und zum ROM 2 geliefert wird, um das System zu starten.
Schritt (6): In diesem Schritt (6) wird die CPU I darüber informiert, daß die momentane Zeitinformation mit der eingestellten Alarmzeitinformation übereinstimmt.
TER MEER · MÜLLER · STEINMEISTER-: -
-9-
Schritt (7): Das Programm springt von der die momentane Zeitinformation erneuernden bzw. heraufsetzenden Unterroutine zurück zur Hauptroutine, in der die Unterbrechung
erzeugt wird.
5
Die CPU 10 aktiviert somit den Summer 9, wenn die momentane Zeitinformation mit der eingestellten Alarmzeit bzw. Alarmzeitinformation übereinstimmt, so daß anschließend die Systemleistungsübertragung möglich ist. Bei Aktivierung des Summers 9 wird daher ein Benutzer darüber informiert, daß das periphere Gerät oder periphere Geräte nicht mit der zusätzlichen Eingabe/Ausgabeeinheit (I/O) 12 verbunden werden sollten.
Anstelle der oben beschriebenen zeitgesteuerten Starteinrichtung mit Alarmfunktion kann auch eine Einrichtung verwendet werden, bei der eine Information über ein externes Tastenfeld zur Starteinleitung eingegeben werden kann. Nach Durchführung der externen Tastenoperation wird für eine vorbestimmte Zeit ein Alarm erzeugt, so daß anschließend der Systemstart möglich ist.
Entsprechend der Erfindung wird für eine vorbestimmte Zeit vor Einleitung eines Systemstarts ein Alarm erzeugt.
Aufgrund dieses Alarms wird ein Benutzer davon abgehalten, mit dem Systembus weitere Einheiten zu verbinden, beispielsweise ein peripheres Interface oder ein anderes Gerät. Auf diese Weise wird verhindert, daß der Computer unzulässige Betriebszustände einnimmt oder das periphere Interface bzw. Gerät beschädigt werden, wenn diese bei Systemstart mit dem Systembus verbunden werden bzw. sind.
Leerseite -

Claims (7)

R MEER-MÜLLER-STEINMEIS PATENTANWÄLTE - EUROPEAN PATENT ATTORNEYS Dipl.-Chem. Dr. N. ter Meer Dipl. Ing. H. Steinmeister Artur-Ladebeck-Strasse 51 45 D-8OOO MÜNCHEN 8O D-48OO BIELEFELD 1 2946-GER-CM-A Ur/b 12. Juni 1986 SHARP CORPORATION 22-22, Nagaike-cho, Abeno-ku, Osaka 545, Japan Kombinierte Start/Warneinrichtung für elektronische Geräte, zum Beispiel Computer Priorität: 14. Juni 1985, Japan, Ser.No. 60-130319 (P) PATENTANSPRÜCHE
1. Elektronisches Gerät, mit dem zusätzliche elektronische Einrichtungen verbindbar sind, gekennzeichnet durch
- eine Detektoreinrichtung, durch die feststellbar ist, ob das elektronische Gerät in Betrieb genommen werden soll, und
- eine auf ein Ausgangssignal der Detektoreinrichtung ansprechende Alarmeinrichtung zur Ausgabe eines Alarms vor der Inbetriebnahme des elektronischen Gerätes.
2. Elektronisches Gerät nach Anspruch 1, dadurch gekennzeichnet, daß die Inbetriebnahme des elektronischen Gerätes durch eine eingebaute Zeitsteuerung oder durch von außen zugeführte Signale erfolgt.
TER MEER · MÜLLER ■ STEINMEISTER-·
3. Elektronisches Gerät nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das elektronische Gerät eine zentrale Hauptprozessoreinheit (1) und eine zentrale Unterprozessoreinheit (10) aufweist.
4. Elektronisches Gerät nach Anspruch 3, dadurch gekennzeichnet, daß die zentrale Unterprozessoreinheit (10) eine Betriebszeitenerfassungs- bzw. Zeitsteuerschaltung enthält.
5. Elektronisches Gerät nach Anspruch 4, dadurch gekennzeichnet, daß die zentrale Unterprozessoreinheit (10) eine Vergleichseinrichtung zum Vergleich der momentanen Zeit mit einer voreingestellten Zeit enthält, zu der ein Alarm erzeugt werden soll.
6. Elektronisches Gerät nach Anspruch 1, dadurch gekennzeichnet, daß die zusätzlichen elektronischen Einrichtungen mit dem Systembus des elektronischen Gerätes verbindbar sind.
7. Elektronisches Gerät nach Anspruch 1, dadurch gekennzeichnet, daß die zusätzlichen elektronischen Einrichtungen Speicher sind.
DE19863619709 1985-06-14 1986-06-12 Kombinierte start/warneinrichtung fuer elektronische geraete, zum beispiel computer Granted DE3619709A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP60130319A JPS61288217A (ja) 1985-06-14 1985-06-14 システムウエイクアツプ方式

Publications (2)

Publication Number Publication Date
DE3619709A1 true DE3619709A1 (de) 1986-12-18
DE3619709C2 DE3619709C2 (de) 1991-01-31

Family

ID=15031485

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19863619709 Granted DE3619709A1 (de) 1985-06-14 1986-06-12 Kombinierte start/warneinrichtung fuer elektronische geraete, zum beispiel computer

Country Status (3)

Country Link
US (1) US4849919A (de)
JP (1) JPS61288217A (de)
DE (1) DE3619709A1 (de)

Families Citing this family (13)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5629907A (en) * 1991-06-18 1997-05-13 Dallas Semiconductor Corporation Low power timekeeping system
US5197142A (en) * 1988-06-17 1993-03-23 Dallas Semiconductor Corp. Memory arbitration between timekeeping circuitry and general purpose computer
US5544078A (en) * 1988-06-17 1996-08-06 Dallas Semiconductor Corporation Timekeeping comparison circuitry and dual storage memory cells to detect alarms
FR2660769B1 (fr) * 1990-04-06 1994-09-23 Neiman Sa Circuit de reveil d'alimentation de microprocesseur, notamment pour une carte d'identification d'un ensemble de telecommande d'automobile.
US5333272A (en) * 1991-06-13 1994-07-26 International Business Machines Corporation Warning timer for users of interactive systems
DE9217968U1 (de) * 1992-01-31 1993-04-29 Siemens Nixdorf Informationssysteme Ag, 4790 Paderborn, De
US5528463A (en) * 1993-07-16 1996-06-18 Dallas Semiconductor Corp. Low profile sockets and modules for surface mountable applications
US5579206A (en) * 1993-07-16 1996-11-26 Dallas Semiconductor Corporation Enhanced low profile sockets and module systems
JP2001251238A (ja) * 2000-03-08 2001-09-14 Fujitsu Ltd 無線通信システム、無線通信方法、および無線通信システムにおいて使用される無線通信デバイス
US6905722B2 (en) * 2003-07-03 2005-06-14 Conagra Grocery Products Company Sprayable cookware release composition with reduced heat induced browning
US20060271798A1 (en) * 2005-05-31 2006-11-30 Sony Computer Entertainment America Inc. Configurable interrupt scheme for waking up a system from sleep mode
US8174382B2 (en) * 2008-11-21 2012-05-08 Mahle International Gmbh Diagnostic system having a wake-up circuit
CN102855188B (zh) * 2012-08-03 2015-12-02 福州瑞芯微电子有限公司 基于Android的系统压力测试方法

Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4285043A (en) * 1976-09-21 1981-08-18 Sharp Kabushiki Kaisha Power transmission controller for electronic calculators

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3795800A (en) * 1972-09-13 1974-03-05 Honeywell Inf Systems Watchdog reload initializer
US4453215A (en) * 1981-10-01 1984-06-05 Stratus Computer, Inc. Central processing apparatus for fault-tolerant computing
US4625081A (en) * 1982-11-30 1986-11-25 Lotito Lawrence A Automated telephone voice service system
US4669082A (en) * 1985-05-09 1987-05-26 Halliburton Company Method of testing and addressing a magnetic core memory

Patent Citations (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4285043A (en) * 1976-09-21 1981-08-18 Sharp Kabushiki Kaisha Power transmission controller for electronic calculators

Also Published As

Publication number Publication date
US4849919A (en) 1989-07-18
JPH0370246B2 (de) 1991-11-07
DE3619709C2 (de) 1991-01-31
JPS61288217A (ja) 1986-12-18

Similar Documents

Publication Publication Date Title
DE69738281T2 (de) Chipkarte, Chipkartensystem und Chip für eine Chipkarte
DE68929536T2 (de) Vorrichtung und Verfahren zur Gewährleistung der Kontinuität des Betriebs in einem System
DE4435751B4 (de) Dateiname- und Verzeichnis- Erfassungsverfahren zur Verwendung mit einem Betriebssystem
DE4433745C2 (de) Selbsttestverfahren für eine elektronische Steuervorrichtung in einem Fahrzeug und Selbsttesteinrichtung zum Durchführen des Verfahrens
DE3619709A1 (de) Kombinierte start/warneinrichtung fuer elektronische geraete, zum beispiel computer
DE3110378C2 (de)
DE2629459C2 (de)
DE3518098C2 (de)
DE3204905C2 (de)
DE3431255C2 (de)
DE19839310C2 (de) Datensicherungsystem zum Sichern und Speichern von Daten, die von einer sich in einem Fahrzeug befindlichen Terminalvorrichtung verwendet werden, in einem Sicherungszentrum, das per Datenkommunikation mit dem Fahrzeug in Kontakt steht.
DE4417091C2 (de) Mikrocomputer mit einer Überwachungszeitsteuerschaltung
DE2744531A1 (de) Elektronische datenverarbeitungsanlage
DE69907709T2 (de) Prozessüberwachung in einem rechnersystem
DE3239221A1 (de) Integrierte vorrichtung und verfahren zum pruefen eines mikroprozessor-systems
DE2611907A1 (de) Dv-system mit einer prioritaets- unterbrechungs-anordnung
DE69836604T2 (de) Unterbrechungssteuerungsgerät und -system, Unterbrechungsverarbeitungsverfahren und Speichermedium zur Speicherung eines Unterbrechungsverarbeitungsprogramms
DE2721319A1 (de) Einrichtung zur selbsttaetigen aenderung der prozessor/speicher-konfiguration
DE2648229A1 (de) Einschaltkreis als urlader fuer digitalrechner
DE2747633A1 (de) Dv-system mit einer unterbrechungseinrichtung
DE3013523A1 (de) Datenerhaltungs- und pruefschaltungsanordnung fuer speicher
DE112007003231T5 (de) Programmierbare Anzeigevorrichtung, Steuersystem und Backup-/Wiederherstellungsprozessverfahren
DE3734088A1 (de) Betriebsunterbrechungsschaltung
DE4313190A1 (de) Vorrichtung und verfahren zur initialisierung einer datenschnittstelle fuer eine programmierbare steuerung
DE112006003504T5 (de) Detektion von Cachespeicher-Disassoziierung

Legal Events

Date Code Title Description
OP8 Request for examination as to paragraph 44 patent law
D2 Grant after examination
8364 No opposition during term of opposition
8328 Change in the person/name/address of the agent

Free format text: PATENTANWAELTE MUELLER & HOFFMANN, 81667 MUENCHEN