DE3587797T2 - Transistor mit horizontaler Struktur und Verfahren zu dessen Herstellung. - Google Patents
Transistor mit horizontaler Struktur und Verfahren zu dessen Herstellung.Info
- Publication number
- DE3587797T2 DE3587797T2 DE3587797T DE3587797T DE3587797T2 DE 3587797 T2 DE3587797 T2 DE 3587797T2 DE 3587797 T DE3587797 T DE 3587797T DE 3587797 T DE3587797 T DE 3587797T DE 3587797 T2 DE3587797 T2 DE 3587797T2
- Authority
- DE
- Germany
- Prior art keywords
- island
- zone
- region
- epitaxial
- layer
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Classifications
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/01—Manufacture or treatment
- H10D10/041—Manufacture or treatment of thin-film BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D10/00—Bipolar junction transistors [BJT]
- H10D10/60—Lateral BJTs
-
- H—ELECTRICITY
- H10—SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
- H10D—INORGANIC ELECTRIC SEMICONDUCTOR DEVICES
- H10D86/00—Integrated devices formed in or on insulating or conducting substrates, e.g. formed in silicon-on-insulator [SOI] substrates or on stainless steel or glass substrates
- H10D86/01—Manufacture or treatment
-
- H10P90/1906—
-
- H10W10/061—
-
- H10W10/181—
-
- H10W10/012—
-
- H10W10/13—
Landscapes
- Bipolar Transistors (AREA)
- Bipolar Integrated Circuits (AREA)
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| US66694284A | 1984-10-31 | 1984-10-31 |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| DE3587797D1 DE3587797D1 (de) | 1994-05-19 |
| DE3587797T2 true DE3587797T2 (de) | 1994-07-28 |
Family
ID=24676160
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| DE3587797T Expired - Fee Related DE3587797T2 (de) | 1984-10-31 | 1985-10-14 | Transistor mit horizontaler Struktur und Verfahren zu dessen Herstellung. |
Country Status (4)
| Country | Link |
|---|---|
| EP (1) | EP0180363B1 (enExample) |
| JP (1) | JPS61180481A (enExample) |
| CN (1) | CN1004594B (enExample) |
| DE (1) | DE3587797T2 (enExample) |
Families Citing this family (3)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| JPH0812865B2 (ja) * | 1989-06-06 | 1996-02-07 | 株式会社東芝 | バイポーラトランジスタとその製造方法 |
| JP3190057B2 (ja) * | 1990-07-02 | 2001-07-16 | 株式会社東芝 | 複合集積回路装置 |
| US5994739A (en) * | 1990-07-02 | 1999-11-30 | Kabushiki Kaisha Toshiba | Integrated circuit device |
Family Cites Families (5)
| Publication number | Priority date | Publication date | Assignee | Title |
|---|---|---|---|---|
| CA1179786A (en) * | 1980-10-23 | 1984-12-18 | Madhukar B. Vora | Lateral transistor structure having self-aligned base and base contact and method of fabrication |
| EP0059264A1 (en) * | 1981-03-02 | 1982-09-08 | Rockwell International Corporation | NPN Type lateral transistor with minimal substrate operation interference and method for producing same |
| EP0068073A2 (en) * | 1981-07-01 | 1983-01-05 | Rockwell International Corporation | PNP type lateral transistor with minimal substrate operation interference and method for producing same |
| JPS5852817A (ja) * | 1981-09-25 | 1983-03-29 | Hitachi Ltd | 半導体装置及びその製造方法 |
| EP0144654A3 (en) * | 1983-11-03 | 1987-10-07 | General Electric Company | Semiconductor device structure including a dielectrically-isolated insulated-gate transistor |
-
1985
- 1985-10-14 EP EP85307333A patent/EP0180363B1/en not_active Expired - Lifetime
- 1985-10-14 DE DE3587797T patent/DE3587797T2/de not_active Expired - Fee Related
- 1985-10-30 JP JP60243815A patent/JPS61180481A/ja active Granted
- 1985-10-30 CN CN85108008.1A patent/CN1004594B/zh not_active Expired
Also Published As
| Publication number | Publication date |
|---|---|
| JPS61180481A (ja) | 1986-08-13 |
| DE3587797D1 (de) | 1994-05-19 |
| JPH0523495B2 (enExample) | 1993-04-02 |
| CN1004594B (zh) | 1989-06-21 |
| CN85108008A (zh) | 1986-05-10 |
| EP0180363A2 (en) | 1986-05-07 |
| EP0180363B1 (en) | 1994-04-13 |
| EP0180363A3 (en) | 1987-12-02 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| DE69225552T2 (de) | Lateraler doppel-diffundierter MOS-Transistor und Verfahren zu seiner Herstellung | |
| DE69328758T2 (de) | Verfahren zur Herstellung von SOI-Bipolar- und MOS-Transistoren | |
| DE69030415T2 (de) | Verfahren zur Herstellung eines DMOS Transistors | |
| EP0032550B1 (de) | Verfahren zur Herstellung einer bipolaren, vertikalen PNP-Transistorstruktur | |
| DE3019850C2 (enExample) | ||
| DE69618285T2 (de) | Quasi-vertikaler DMOS in MOS- oder BICMOS-Verfahren mit hohem Wirkungsgrad | |
| DE69032735T2 (de) | Verfahren zum Herstellen von Hochspannungs- und Niederspannungs-CMOS-Transistoren in einem einzigen integrierten Schaltungs-Chip | |
| EP0036634B1 (de) | Verfahren zur Herstellung einer bipolaren Transistorstruktur | |
| DE2317577C2 (de) | Verfahren zur Herstellung dielektrisch isolierter Halbleiteranordnungen | |
| EP0001574B1 (de) | Halbleiteranordnung für Widerstandsstrukturen in hochintegrierten Schaltkreisen und Verfahren zur Herstellung dieser Halbleiteranordnung | |
| DE2916364C2 (enExample) | ||
| DE3334337A1 (de) | Verfahren zur herstellung einer integrierten halbleitereinrichtung | |
| EP0020998B1 (de) | Verfahren zum Herstellen eines bipolaren Transistors mit ionenimplantierter Emitterzone | |
| DE3110477A1 (de) | Verfahren zur herstellung von cmos-bauelementen | |
| DE2541548A1 (de) | Isolierschicht-feldeffekttransistor und verfahren zu dessen herstellung | |
| DE3603470A1 (de) | Verfahren zur herstellung von feldeffektbauelementen auf einem siliziumsubstrat | |
| DE2445879C2 (de) | Verfahren zum Herstellen eines Halbleiterbauelementes | |
| EP0001586A1 (de) | Integrierte Halbleiteranordnung mit vertikalen NPN- und PNP-Strukturen und Verfahren zur Herstellung | |
| DE2420239A1 (de) | Verfahren zur herstellung doppelt diffundierter lateraler transistoren | |
| DE3886062T2 (de) | Verfahren zum Herstellen integrierter Strukturen aus bipolaren und CMOS-Transistoren. | |
| DE69224009T2 (de) | Verfahren zur Herstellung einer Halbleiterstruktur mit MOS- und Bipolar-Bauteilen | |
| DE2133976C3 (de) | Monolithisch integrierte Halbleiteranordnung | |
| DE69128963T2 (de) | Halbleitervorrichtung und Verfahren zu seiner Herstellung | |
| DE3882251T2 (de) | Verfahren zum Herstellen eines bipolaren Transistors unter Verwendung von CMOS-Techniken. | |
| DE69033593T2 (de) | Verfahren zur Herstellung einer integrierten Halbleiterschaltung mit einer Isolationszone |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| 8364 | No opposition during term of opposition | ||
| 8339 | Ceased/non-payment of the annual fee |