DE3232659A1 - Tauchloetfaehiges chip-bauelement zum einsatz in platinen - Google Patents

Tauchloetfaehiges chip-bauelement zum einsatz in platinen

Info

Publication number
DE3232659A1
DE3232659A1 DE19823232659 DE3232659A DE3232659A1 DE 3232659 A1 DE3232659 A1 DE 3232659A1 DE 19823232659 DE19823232659 DE 19823232659 DE 3232659 A DE3232659 A DE 3232659A DE 3232659 A1 DE3232659 A1 DE 3232659A1
Authority
DE
Germany
Prior art keywords
chip
chip component
microcapsules
adhesive
dip
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Withdrawn
Application number
DE19823232659
Other languages
English (en)
Inventor
Reinhard 8000 München Behn
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Siemens AG
Original Assignee
Siemens AG
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Siemens AG filed Critical Siemens AG
Priority to DE19823232659 priority Critical patent/DE3232659A1/de
Publication of DE3232659A1 publication Critical patent/DE3232659A1/de
Withdrawn legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K3/00Apparatus or processes for manufacturing printed circuits
    • H05K3/30Assembling printed circuits with electric components, e.g. with resistor
    • H05K3/303Surface mounted components, e.g. affixing before soldering, aligning means, spacing means
    • H05K3/305Affixing by adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10621Components characterised by their electrical contacts
    • H05K2201/10636Leadless chip, e.g. chip capacitor or resistor
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2201/00Indexing scheme relating to printed circuits covered by H05K1/00
    • H05K2201/10Details of components or other objects attached to or integrated in a printed circuit board
    • H05K2201/10613Details of electrical connections of non-printed components, e.g. special leads
    • H05K2201/10954Other details of electrical connections
    • H05K2201/10984Component carrying a connection agent, e.g. solder, adhesive
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05KPRINTED CIRCUITS; CASINGS OR CONSTRUCTIONAL DETAILS OF ELECTRIC APPARATUS; MANUFACTURE OF ASSEMBLAGES OF ELECTRICAL COMPONENTS
    • H05K2203/00Indexing scheme relating to apparatus or processes for manufacturing printed circuits covered by H05K3/00
    • H05K2203/11Treatments characterised by their effect, e.g. heating, cooling, roughening
    • H05K2203/1163Chemical reaction, e.g. heating solder by exothermic reaction
    • YGENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
    • Y02TECHNOLOGIES OR APPLICATIONS FOR MITIGATION OR ADAPTATION AGAINST CLIMATE CHANGE
    • Y02PCLIMATE CHANGE MITIGATION TECHNOLOGIES IN THE PRODUCTION OR PROCESSING OF GOODS
    • Y02P70/00Climate change mitigation technologies in the production process for final industrial or consumer products
    • Y02P70/50Manufacturing or production processes characterised by the final manufactured product

Landscapes

  • Engineering & Computer Science (AREA)
  • Manufacturing & Machinery (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Electric Connection Of Electric Components To Printed Circuits (AREA)

Description

  • Tauchlötfähiges Chin-Baueiement zum Einsatz in
  • Platinen Die Erfindung betrifft ein tauchlötfanges chip-Bauelement zum Einsate in Blatinen, @@bei der chip ver dem Verläten mit Leiterbahnen auf eine Oberfläche des Platine geklebt wird.
  • Um eine möglichst enge Wirkungsdichte für platinen zu erhalten, nimmt man eine beidseitige Bestückung mit Bauelementen vor. Hierbei werden auf der den Taushlötbad Lötbad zugekehrten Seite tauchlötfähige chi@s ange-Ordnet.
  • Die geschilderte Bestückungsweise ist abe@ mit Nachteilen verbunden. Werden nämlich zuerst die Chi@s auf die Platine geklebt, @@ ist die Bestüskung mit aut@@atischen Bestückungsmaschinen für bedrahtete @auele@ente aus Platzgrüneen schwierig, da die Drähte auf der dem Tauchlötbad zugekehrten Seiten abgeschnitten und die Enden verb@@en werden müssen. Dazu muß die @estü@kungsmaschine mit Werkzeugen an die durchgesteckten Drähte herankonnen und chip-@auelemente dürfen hierbei nicht in Weg sein.
  • Werden umgekehrt zuerst die bedrahteten Bauelemente in die @latine @esteckt, se kann der Kleber für die Chi@-@auelemente nicht me@@ durch Siebdruck auf die platine aufgebracht werden.
  • Aus den geschilderten Gründen wird im Fail einer Bestückung mit der Reihenfelge zuerst die Chip- und dann die bedrahteten @auelemente die @estückungsdichte so gering gewählt, daß die automatischen Bestückungsmaschinen auf jeden Fall die weitere Bestückung mit bei drahteten Bauelementen vornehmen können. Beim umgekehrten Weg, zuerst die bedrahteten Bauelemente und dann die Chip-Bauelemente auf der Platine anzuordnen, muß der Kleber durch enge Düsen programmgesteuert an den richtigen Bestückungsort geführt werden.
  • Aufgabe der Erfindung ist es, ein tauchlötfähiges Chip-Bauelement anzugeben, das eine hohe Packungsdichte auf Platinen gewährleistet und daß sich für eine besonders einfache Bestückung eignet.
  • Diese Aufgabe wird erfindungsgemäß dadurch gelöst, daß eine Klebeschicht auf der Unterseite des Chips angeordnet ist.
  • Hiermit wird der Vorteil erzielt, daß das Chip-Bauelement auch nach dem Anbringen der bedrahteten Bauelemente in einfacher Weise durch Andrücken mit der Platinenoberfläche verbunden werden kann.
  • Vorteilhafterweise ist vorgesehen, daß der Kleber in Mikrokapseln enthalten ist. Dadurch wird erreicht, das während des Chip-Transportes im Transportbeutel oder im Transportband die Chips nicht miteinander oder mit anderen Gegenständen verkleben können, sondern daß der Kleber erst dann aktiviert wird, wenn der Chip fest auf die Platine gedrückt wird.
  • Vorzugsweise bedeckt die Klebeschicht nur kleine Flächen der Chip-Unterseite, wodurch bei gleichem Aufdrücken der spezifische Druck in der Klebefläche erhöht wird, so daß die Mikrokapseln leichter aufplatzen.
  • In bevorzugter Weise bestehen die Mikrokapseln aus Polyäthylen und sind mit einem schnellhärtendem Kleber, z.B.
  • einem Zyanacrylat-Kleber, gefüllt. Dadurch erreicht man in wenigen Sekunden eine reste Haftung zwischen Chip und Platine.
  • Der erfindungsgemäße Chip wird vorzugsweise in der Art hergestellt, daß auf die Chip-Unterseite eine dünne Klebeschicht, z.B. aus Epoxidharz, aufgetragen wird,und auf diese Klebeschicht, z.B. durch ein Rüttelsieb, die Mikrokapseln aufgebracht werden. Dabei bleiben die Kapseln, die direkt mit der Klebeschicht in Berührung kommen, auf dem Chip haften und Kleben dort fest. Die Klebeschicht wird anschließend ausgehärtet, so daß die mit Kleber gefüllten Mikrokapseln an der Chipfläche haften bleiben.
  • Die Erfindung wird anhand der folgenden Ausführungsbeispiele näher erläutert. In der dazugehörenden Zeichnung zeigen die Figuren 1 bis 3 drei unterschiedliche Ausführungsformen eines tauchlötfähigen Chip-Bauelements.
  • In der Figur 1 ist ein Chip-Bauelement 1 dargestellt, daß an seinen Seitenflächen zwei lötfähige Kontaktschichten 2,3 besitzt. Das Bauelement 1 kann beispielsweise ein auf einem Substrat angeordneter Vielschicht-Kondensator sein mit beispielsweise einem Dielektrikum aus glimmpolymeren Schichten, dessen Beläge wechselweise mit den Kontaktschichten 2 bzw. 3 in Verbindung stehen.
  • Auf der Unterseite des Chip-Bauelements 1 ist eine ausgehärtete klebende Schicht 4 angeordnet, mit deren Hilfe die Mikrokapseln 5 mit dem Chip-Bauelement 1 verbunden sind. In den Mikrokapseln 5 befindet sich ein vorzugsweise schnell härtender Kleber. Wird der Chip 1 mit hohem Druck auf eine Platine gedrückt, so platzen die Mikrokapseln, der Klebstoff tritt aus und führt zu einer Haftung auf der Platine.
  • In der Figur 2 ist eine weitere Ausführungsform eines Chip-Bauelements 1 mit lötfähigen Kontaktschichten 2,3 dargesteilt, bei dem auf der Unterseite nur an zwei begrenzten Stellen ausgehärtete klebende Schichten 4 a und 4 b angeordnet sind. Damit wird der Vorteil erzielt, daß der spezifische Druck auf die Mikrokapseln 5 bei gleicher Druckanwendung erhöht wird, so daß die Mikrokapseln 5 leichter zum Platzen zu bringen sind. Die kleinen mit Mikrokapseln 5 versehenen Flächen 4 a und 4 b können durch entsprechende Lochblenden auf der Unterseite des Chip-Bauelementes erzeugt werden.
  • In der Figur 3 ist eine Ausführungsform eines Chip-Bauelementes 1 mit lötfähigen Kontaktschichten 2,3 dargestellt, bei der die Unterseite des Chips 1 Nocken 6, 7 aufweist, welche an ihrer Unterseite mit den ausgehärteten klebenden Schichten 4 a und 4 b sowie den Mikrokapseln 5 versehen sind. Diese Ausführungsform hat den Vorteil, daß sich die in den Mikrokapseln 5 enthaltende Klebermenge sehr genau dosieren läßt, so daß die Lötung nicht durch seitlich am Chip 1 austretenden Kleber behindert werden kann. Die Höhe der Nocken 6, 7 ist so zu bemessen, daß das Lötmetall beim Schwallöten mit Sicherheit zwischen den Kontaktflächen 2,5 und den Leiterbahnen einen Meniskus bilden kann.
  • 7 Patentansprüche 3 Figuren

Claims (7)

  1. P a t e n t a n s p r ü c h e Tauchlötfähiges Chip-Bauelement zum Einsatz in Platinen, wobei der Chip vor dem Verlöten mit Leiterbahnen auf eine Oberfläche der Platine geklebt wird, d a -d u r c h g e k e n n z e i c h n e t, daß eine Klebeschicht auf der Unterseite des Chips angeordnet ist.
  2. 2. Chip-Bauelement nach Anspruch 1, g e k e n n -z e i c h n e t d u r c h einen in Mikrokapseln (5) enthaltenden Kleber.
  3. 3. Chip-Bauelement nach Anspruch 1 oder 2, d a -d u r c h g e k e n n z e i c h n e t, daß die Klebeschicht nur kleine Flächen der Chip-Unterseite bedeckt.
  4. 4. Chip-Bauelement nach einem der Ansprüche 1 bis 3, d a d u r c h g e k e n n z e i c h n e t, daß die Mikrokapseln (5) aus Polyäthylen bestehen.
  5. 5. Chip-Bauelement nach einem der Ansprüche 1 bis 4, d a d u r c h g e k e n n z e i c h n e t, daß die Mikrokapseln (5) mittels eines Epoxidharzklebers (4;4 a, 4 b) mit dem Chip (1) verbunden sind.
  6. 6. Chip-Bauelement nach einem der Ansprüche 1 bis 5, d a d u r c h g e k e n n z e i c h n e t, daß die Mikrokapseln (5) mit einem Zyanacrylat-Kleber gefüllt sind.
  7. 7. Verfahren zum Herstellen eines Chip-Bauelements nach einem der Ansprüche 1 bis 6, d a d u r c h g e -k e n n z e i c h n e t, daß auf die Chip-Unterseite eine dünne Schicht (4;4 a, 4 b) eines härtbaren Kleber aufgebracht wird, daß auf diese Schicht (4; 4 a, 4 b) einen Kleber enthaltende Mikrokapseln (5) aufgebracht werden und daß anschließend die klebende Schicht (4; 4 a, 4 b) ausgehärtet wird.
DE19823232659 1982-09-02 1982-09-02 Tauchloetfaehiges chip-bauelement zum einsatz in platinen Withdrawn DE3232659A1 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19823232659 DE3232659A1 (de) 1982-09-02 1982-09-02 Tauchloetfaehiges chip-bauelement zum einsatz in platinen

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19823232659 DE3232659A1 (de) 1982-09-02 1982-09-02 Tauchloetfaehiges chip-bauelement zum einsatz in platinen

Publications (1)

Publication Number Publication Date
DE3232659A1 true DE3232659A1 (de) 1984-03-08

Family

ID=6172317

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19823232659 Withdrawn DE3232659A1 (de) 1982-09-02 1982-09-02 Tauchloetfaehiges chip-bauelement zum einsatz in platinen

Country Status (1)

Country Link
DE (1) DE3232659A1 (de)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5859470A (en) * 1992-11-12 1999-01-12 International Business Machines Corporation Interconnection of a carrier substrate and a semiconductor device
DE4135654A1 (de) * 1991-10-29 2003-03-27 Lockheed Corp Dichtgepackte Verbindungsstruktur, die eine Abstandshalterstruktur und einen Zwischenraum enthält
WO2014121223A1 (en) * 2013-02-01 2014-08-07 Dry Carolyn M Adhesive beads

Cited By (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4135654A1 (de) * 1991-10-29 2003-03-27 Lockheed Corp Dichtgepackte Verbindungsstruktur, die eine Abstandshalterstruktur und einen Zwischenraum enthält
US5859470A (en) * 1992-11-12 1999-01-12 International Business Machines Corporation Interconnection of a carrier substrate and a semiconductor device
US5920125A (en) * 1992-11-12 1999-07-06 International Business Machines Corporation Interconnection of a carrier substrate and a semiconductor device
WO2014121223A1 (en) * 2013-02-01 2014-08-07 Dry Carolyn M Adhesive beads

Similar Documents

Publication Publication Date Title
DE3125518C2 (de) Verfahren zur Herstellung einer dünnen Verdrahtungsanordnung
DE69521954T2 (de) Herstellungsverfahren einer Halbleiterpackungsanordnung mit Chipumfang
DE60224611T2 (de) Leiterplatte mit eingebetteter elektrischer Vorrichtung und Verfahren zur Herstellung einer Leiterplatte mit eingebetteter elektrischer Vorrichtung
DE69207520T2 (de) Elektrische Leiterplattenbaugruppe und Herstellungsverfahren für eine elektrische Leiterplattenbaugruppe
DE3209242C2 (de) Verfahren zum Anbringen von Kontakterhöhungen an Kontaktstellen einer elektronischen Mikroschaltung
DE3937996A1 (de) Verfahren zur herstellung von halbleiteranordnungen
EP0610360B1 (de) Verfahren zur herstellung einer gedruckten schaltung sowie gedruckte schaltung
DE69722661T2 (de) Verfahren zur herstellung einer halbleitervorrichtung
CH669477A5 (de)
DE4341867A1 (de) Verfahren zum Drucken eines Verbindungsmittels
EP0218832A1 (de) Bauelement für die Oberflächenmontage und Verfahren zur Befestigung eines Bauelements für die Oberflächenmontage
DE4129964C2 (de) Verfahren zur Herstellung einer elektrisch leitenden Befestigung einer integrierten Schaltung auf einer gedruckten Schaltung
DE3232659A1 (de) Tauchloetfaehiges chip-bauelement zum einsatz in platinen
DE19852832C2 (de) Verfahren zur Herstellung eines Metall-Kunststoff-Laminats
DE3826522A1 (de) Leiterplatte
DE19627543B9 (de) Multi-Layer-Substrat sowie Verfahren zu seiner Herstellung
DE60312947T2 (de) Druckplatte, leiterplatte und verfahren zum drucken einer leiterplatte
DE102005027276B3 (de) Verfahren zur Herstellung einer Stapelanordnung
DE4108667C2 (de) Verbundanordnung aus einer metallischen Grundplatte und einer keramischen Leiterplatte sowie Verfahren zu deren Herstellung
DE102005017002A1 (de) Verfahren zur Herstellung einer räumlichen, wenigstens in einem Teilbereich gekrümmten Leiterplatte sowie nach diesem Verfahren hergestellte Leiterplatte
DE4232666C1 (de) Verfahren zum Herstellen von Leiterplatten
DE10131225B4 (de) Kontaktelement von zur Oberflächenmontage geeigneten Bauteilen sowie Verfahren zum Anbringen von Lot an diese Kontaktelemente
DE10163084A1 (de) Elektronisches Bauteil und Verfahren zu seiner Herstellung
DE19941637A1 (de) Chipkarte und Verfahren zur Herstellung einer Chipkarte
DE3107868A1 (de) Leiterplatte und verfahren zu ihrer herstellung

Legal Events

Date Code Title Description
8139 Disposal/non-payment of the annual fee