DE2513262C3 - Digitale Codeumwandlungsanordnung - Google Patents

Digitale Codeumwandlungsanordnung

Info

Publication number
DE2513262C3
DE2513262C3 DE2513262A DE2513262A DE2513262C3 DE 2513262 C3 DE2513262 C3 DE 2513262C3 DE 2513262 A DE2513262 A DE 2513262A DE 2513262 A DE2513262 A DE 2513262A DE 2513262 C3 DE2513262 C3 DE 2513262C3
Authority
DE
Germany
Prior art keywords
memory
data
memories
locations
addressed
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired
Application number
DE2513262A
Other languages
German (de)
English (en)
Other versions
DE2513262B2 (de
DE2513262A1 (de
Inventor
Nigel Ronald Hassall Stevenage Hertfordshire Bailey (Grossbritannien)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Services Ltd
Original Assignee
Fujitsu Services Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Services Ltd filed Critical Fujitsu Services Ltd
Publication of DE2513262A1 publication Critical patent/DE2513262A1/de
Publication of DE2513262B2 publication Critical patent/DE2513262B2/de
Application granted granted Critical
Publication of DE2513262C3 publication Critical patent/DE2513262C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C29/00Checking stores for correct operation ; Subsequent repair; Testing stores during standby or offline operation
    • G11C29/70Masking faults in memories by using spares or by reconfiguring
    • G11C29/76Masking faults in memories by using spares or by reconfiguring using address translation or modifications

Landscapes

  • Techniques For Improving Reliability Of Storages (AREA)
  • For Increasing The Reliability Of Semiconductor Memories (AREA)
  • Hardware Redundancy (AREA)
DE2513262A 1974-05-01 1975-03-26 Digitale Codeumwandlungsanordnung Expired DE2513262C3 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
GB1898874A GB1472885A (en) 1974-05-01 1974-05-01 Digital code conversion arrangements

Publications (3)

Publication Number Publication Date
DE2513262A1 DE2513262A1 (de) 1975-11-13
DE2513262B2 DE2513262B2 (de) 1977-10-20
DE2513262C3 true DE2513262C3 (de) 1978-06-08

Family

ID=10121871

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2513262A Expired DE2513262C3 (de) 1974-05-01 1975-03-26 Digitale Codeumwandlungsanordnung

Country Status (5)

Country Link
US (1) US3992702A (enExample)
CS (1) CS191263B2 (enExample)
DE (1) DE2513262C3 (enExample)
FR (1) FR2346768A1 (enExample)
GB (1) GB1472885A (enExample)

Families Citing this family (14)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS52123137A (en) * 1976-04-09 1977-10-17 Hitachi Ltd Duplication memory control unit
US4120030A (en) * 1977-03-11 1978-10-10 Kearney & Trecker Corporation Computer software security system
GB1600170A (en) * 1977-04-06 1981-10-14 Texas Instruments Inc Digital control system
US4180805A (en) * 1977-04-06 1979-12-25 Texas Instruments Incorporated System for displaying character and graphic information on a color video display with unique multiple memory arrangement
DE2823457C2 (de) * 1978-05-30 1982-12-30 Standard Elektrik Lorenz Ag, 7000 Stuttgart Schaltungsanordnung zur Fehlerüberwachung eines Speichers einer digitalen Rechenanlage
US4323963A (en) * 1979-07-13 1982-04-06 Rca Corporation Hardware interpretive mode microprocessor
JPS598852B2 (ja) * 1979-07-30 1984-02-28 富士通株式会社 エラ−処理方式
DE3028734A1 (de) * 1980-07-29 1982-03-04 Siemens AG, 1000 Berlin und 8000 München Verfahren zur umwandlung von positiven linear codierten digitalen signalen sowie deren zweierkomplement in nichtlinear codierte digitale signale gemaess einer der a-gesetz gehorchenden mehrfachsegmentkennlinie
US4435754A (en) * 1981-06-30 1984-03-06 Ampex Corporation Method of selecting PROM data for selective mapping system
US4497020A (en) * 1981-06-30 1985-01-29 Ampex Corporation Selective mapping system and method
JPS5948879A (ja) * 1982-09-10 1984-03-21 Hitachi Ltd 記憶制御方式
US4520453A (en) * 1982-11-01 1985-05-28 Ampex Corporation Address transformation system having an address shuffler
US4581739A (en) * 1984-04-09 1986-04-08 International Business Machines Corporation Electronically selectable redundant array (ESRA)
US6222762B1 (en) 1992-01-14 2001-04-24 Sandisk Corporation Multi-state memory

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3573751A (en) * 1969-04-22 1971-04-06 Sylvania Electric Prod Fault isolation system for modularized electronic equipment
US3659275A (en) * 1970-06-08 1972-04-25 Cogar Corp Memory correction redundancy system

Also Published As

Publication number Publication date
FR2346768A1 (fr) 1977-10-28
US3992702A (en) 1976-11-16
FR2346768B1 (enExample) 1978-09-01
CS191263B2 (en) 1979-06-29
AU7905075A (en) 1976-09-16
DE2513262B2 (de) 1977-10-20
GB1472885A (en) 1977-05-11
DE2513262A1 (de) 1975-11-13

Similar Documents

Publication Publication Date Title
DE2132565C3 (de) Umsetzer
DE2328869C2 (de) Verfahren und Schaltungsanordnung zum Betreiben eines digitalen Speichersystems
DE3789929T2 (de) Verfahren und Gerät zur Fehlerkorrektur in einem aus parallelem Prozessor bestehenden Datenverarbeitungssystem.
DE2513262C3 (de) Digitale Codeumwandlungsanordnung
DE69323225T2 (de) Datenbehandlung in einem System mit Prozessor zur Steuerung des Zugangs zu einer Mehrzahl von Datenspeicherplatten
DE69421925T2 (de) Speichergerät mit Fehlerdetektion und -korrektur und Verfahren zum Schreiben und Löschen des Speichergeräts
DE2916710C2 (enExample)
DE2030760A1 (de) Speicherschaltung
DE2430464A1 (de) Einrichtung zur fehlergesicherten datenuebertragung
DE2400161A1 (de) Datenverarbeitungssystem und in diesem enthaltenes speichersystem
DE69126057T2 (de) Ein Informationsverarbeitungsgerät mit einer Fehlerprüf- und Korrekturschaltung
DE1901228B2 (de) Datenverarbeitungsanlage mit einrichtungen zur wiederholung von operationen beim auftreten eines fehlers
DE68924639T2 (de) Matrixspeicher, der Standardblöcke, Standard-Unterblöcke, einen redundanten Block und redundante Unterblöcke beinhaltet, und integrierter Kreis, der eine Vielzahl solcher Matrixspeicher beinhaltet.
DE2355993B2 (de) Programmierbare datenverarbeitungsanlage
DE69605820T2 (de) Datenfehler-detektion und -korrektur für gemeinsamen speicher
DE2817431A1 (de) Speicherhierarchie
DE2400064A1 (de) Speicherpruefanordnung und diese verwendendes endgeraetsystem in einem datenverarbeitungssystem
DE3128729A1 (de) Halbleiter-speichersystem
DE2317576A1 (de) Einrichtung zur ausfallbedingten umordnung von speichermoduln in einer datenverarbeitungsanlage
DE2659031B2 (de) Fehlerkorrektur- und -Steuersystem
DE2357168A1 (de) Speichermodul fuer eine datenverarbeitungseinheit
DE2926322A1 (de) Speicher-subsystem
DE69129059T2 (de) Speichersystem mit Fehlererkennung und -korrektur
DE2554502B2 (enExample)
DE1250163B (de) Einrichtung zur Paritätsprüfung von Speicherworten

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee