DE2501073A1 - Schaltungsanordnung zum unterdruecken von schaltstossimpulsen - Google Patents

Schaltungsanordnung zum unterdruecken von schaltstossimpulsen

Info

Publication number
DE2501073A1
DE2501073A1 DE19752501073 DE2501073A DE2501073A1 DE 2501073 A1 DE2501073 A1 DE 2501073A1 DE 19752501073 DE19752501073 DE 19752501073 DE 2501073 A DE2501073 A DE 2501073A DE 2501073 A1 DE2501073 A1 DE 2501073A1
Authority
DE
Germany
Prior art keywords
terminal
signal
level
input
circuit arrangement
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE19752501073
Other languages
German (de)
English (en)
Inventor
James Robert Bainter
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Motorola Solutions Inc
Original Assignee
Motorola Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Motorola Inc filed Critical Motorola Inc
Publication of DE2501073A1 publication Critical patent/DE2501073A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K5/00Manipulating of pulses not covered by one of the other main groups of this subclass
    • H03K5/125Discriminating pulses
    • H03K5/1252Suppression or limitation of noise or interference
    • H03K5/1254Suppression or limitation of noise or interference specially adapted for pulses generated by closure of switches, i.e. anti-bouncing devices
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K3/00Circuits for generating electric pulses; Monostable, bistable or multistable circuits
    • H03K3/01Details
    • H03K3/013Modifications of generator to prevent operation by noise or interference

Landscapes

  • Physics & Mathematics (AREA)
  • Nonlinear Science (AREA)
  • Manipulation Of Pulses (AREA)
  • Logic Circuits (AREA)
  • Pulse Circuits (AREA)
  • Electronic Switches (AREA)
DE19752501073 1974-02-04 1975-01-13 Schaltungsanordnung zum unterdruecken von schaltstossimpulsen Pending DE2501073A1 (de)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
US43950374A 1974-02-04 1974-02-04
US05/620,676 US4028560A (en) 1974-02-04 1975-10-08 Contact bounce transient pulse circuit eliminator

Publications (1)

Publication Number Publication Date
DE2501073A1 true DE2501073A1 (de) 1975-08-14

Family

ID=27032068

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19752501073 Pending DE2501073A1 (de) 1974-02-04 1975-01-13 Schaltungsanordnung zum unterdruecken von schaltstossimpulsen

Country Status (5)

Country Link
US (1) US4028560A (enExample)
JP (1) JPS5645460B2 (enExample)
DE (1) DE2501073A1 (enExample)
FR (1) FR2260232B1 (enExample)
GB (1) GB1488944A (enExample)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3839422A1 (de) * 1988-11-18 1990-05-23 Licentia Gmbh Einrichtung zur unterdrueckung von stoernadeln innerhalb von datenbits eines demodulierten fsk-signals
DE4006694A1 (de) * 1990-03-01 1991-09-05 Licentia Gmbh Verfahren und anordnung zur digitalen ein- und ausschaltverzoegerung von rechtecksignalen
DE4140920C1 (en) * 1991-12-12 1993-05-27 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt, De Level changing circuitry for flanks of rectangular or trapezoidal signals - has threshold value discriminator with output signal separated into two channels, each having a gate circuit assigned to SR-flip=flop

Families Citing this family (15)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2645491A1 (de) * 1976-10-08 1978-05-11 Vdo Schindling Schaltungsanordnung zum steuern eines vorwaerts-rueckwaerts-zaehlers
US4375601A (en) * 1980-07-07 1983-03-01 Beckman Instruments, Inc. Signal stability recognition
GB2083669B (en) * 1980-09-05 1985-01-03 Casio Computer Co Ltd Key data entry system
US4379973A (en) * 1981-05-20 1983-04-12 C & K Components, Inc. Universal logic switch
JPS5826420A (ja) * 1981-08-10 1983-02-16 日本アビオニクス株式会社 接点動作検出回路
US4523104A (en) * 1983-02-22 1985-06-11 The United States Of America As Represented By The Secretary Of The Air Force Switch debounce circuit
US4549094A (en) * 1983-10-07 1985-10-22 United Technologies Automotive, Inc. Debounce circuit providing synchronously clocked digital signals
US4713564A (en) * 1985-12-19 1987-12-15 American Telephone And Telegraph Company, At&T Information Systems Bounce-nullifying switch unit
US4926072A (en) * 1987-09-18 1990-05-15 Aisin Seiki Kabushikikaisha Noise elimination circuit
US4853685A (en) * 1988-04-29 1989-08-01 Baker Industries, Inc. Switch monitoring arrangement with remote adjustment capability having debounce circuitry for accurate state determination
US5212473A (en) * 1991-02-21 1993-05-18 Typeright Keyboard Corp. Membrane keyboard and method of using same
EP0572482A1 (en) * 1991-02-21 1993-12-08 Typeright Keyboard Corp. Membrane keyboard and method of using same
US5651443A (en) * 1996-01-11 1997-07-29 Eaton Corporation Electrical noise suppression in coin acceptor mechanism
US8872676B2 (en) 2011-08-01 2014-10-28 Toyota Motor Engineering & Manufacturing North America, Inc. Systems and methods for switching
US10693444B1 (en) * 2018-11-30 2020-06-23 Texas Instruments Incorporated Mixed signal circuit spur cancellation

Family Cites Families (8)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3555306A (en) * 1966-03-30 1971-01-12 Mohawk Data Sciences Corp Keyboard sprocket circuit
US3471789A (en) * 1967-02-15 1969-10-07 Burroughs Corp Single pulse switch logic circuit
US3624518A (en) * 1970-03-24 1971-11-30 Us Navy Single pulse switch circuit
CH533926A (de) * 1971-01-22 1973-02-15 Dixi Sa Entstörschaltung für logische Signale und Verfahren zum Betriebe derselben
JPS4849919U (enExample) * 1971-10-11 1973-06-30
US3824583A (en) * 1971-11-05 1974-07-16 Gen Signal Corp Apparatus for digitizing noisy time duration signals
US3725680A (en) * 1972-01-03 1973-04-03 Gen Signal Corp Apparatus for digitizing noisy time duration signals which prevents adverse effects of contact bounce
US3795823A (en) * 1972-11-09 1974-03-05 Rca Corp Signal detection in noisy transmission path

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE3839422A1 (de) * 1988-11-18 1990-05-23 Licentia Gmbh Einrichtung zur unterdrueckung von stoernadeln innerhalb von datenbits eines demodulierten fsk-signals
DE4006694A1 (de) * 1990-03-01 1991-09-05 Licentia Gmbh Verfahren und anordnung zur digitalen ein- und ausschaltverzoegerung von rechtecksignalen
DE4140920C1 (en) * 1991-12-12 1993-05-27 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt, De Level changing circuitry for flanks of rectangular or trapezoidal signals - has threshold value discriminator with output signal separated into two channels, each having a gate circuit assigned to SR-flip=flop

Also Published As

Publication number Publication date
FR2260232B1 (enExample) 1977-11-25
US4028560A (en) 1977-06-07
GB1488944A (en) 1977-10-19
JPS50110555A (enExample) 1975-08-30
JPS5645460B2 (enExample) 1981-10-26
FR2260232A1 (enExample) 1975-08-29

Similar Documents

Publication Publication Date Title
DE2501073A1 (de) Schaltungsanordnung zum unterdruecken von schaltstossimpulsen
DE69531040T2 (de) Datenübertragungsmodul für zeitmultiplexsteuerungssysteme
DE2457553A1 (de) Asynchroner taktgeber
DE2460979A1 (de) Verfahren und schaltungsanordnung zur kompensation von impulsverschiebungen bei der magnetischen signalaufzeichnung
DE1143231B (de) Elektronische Schaltungsanordnung mit drei stabilen Betriebszustaenden
DE69032035T2 (de) FIFO-Speicher
EP0224707B1 (de) Schaltungsanordnung zum selbsttätigen Überwachen mehrerer analoger elektrischer Signale
DE2634897A1 (de) Anordnung zu einer elektronisch programmierbaren frequenzkorrektur
DE3032568C2 (de) Generator für Taktsignale mit durch Befehlssignale steuerbarer Periodenlänge
DE2822835A1 (de) Schaltungsanordnung zur eliminierung koinzidenter impulse
DE69120244T2 (de) Synchronisierschaltung
DE2153108B2 (de) Anordnung zur Eingabe von Daten
DE2146108A1 (de) Synchrone Pufferanordnung
DE69006388T2 (de) Digitaldatengenerator.
DE10143687A1 (de) Taktaktivierungsschaltung zur Verwendung in einer wiederprogrammierbaren Hochgeschwindigkeitsverzögerungsleitung mit einer störimpulsfreien Aktivierungs/Deaktivierungsfunktionalität
DE1256689C2 (de) Taktgeber mit einer einrichtung zur abschaltung und zur phasenrichtigen wiedereinschaltung der taktsignale von elektronischen datenverarbeitenden anlagen
DE2744217A1 (de) Schaltungsanordnung zur erzeugung von impulsen mit weitgehend beliebigen gegenseitigen impulsabstaenden
DE3900642C2 (de) Programmierbare Steuerung und zugehöriges Eingabeverfahren
DE1462722B2 (de) Verfahren und Schaltungsanordnung zur Erzeugung von Taktimpulsen hoher Folge frequenz
EP0410117A2 (de) Verfahren zur Erhöhung der Sicherheit der Signalübertragung in Gleisstromkreisen sowie Schaltungsanordnung zur Durchführung des Verfahrens
DE69424860T2 (de) Verfahren und Schaltung zur Erzeugung eines Ladesignals für nichtflüchtige Speichern
DE1296180B (de) Schaltungsanordnung zum Ansteuern einzelner Schaltungselemente innerhalb einer Mehrzahl von Schaltungselementen mittels codierter Steuersignale
DE2164726A1 (de) Verfahren und Einrichtung zur Identifizierung von Verbindungen
EP0023693A2 (de) Schaltungsanordnung zum gezielten Unterbrechen des Funktionsablaufs einer Steuerschaltung
DE3011850C2 (enExample)