DE2461207A1 - Thyristor - Google Patents

Thyristor

Info

Publication number
DE2461207A1
DE2461207A1 DE19742461207 DE2461207A DE2461207A1 DE 2461207 A1 DE2461207 A1 DE 2461207A1 DE 19742461207 DE19742461207 DE 19742461207 DE 2461207 A DE2461207 A DE 2461207A DE 2461207 A1 DE2461207 A1 DE 2461207A1
Authority
DE
Germany
Prior art keywords
zone
control base
emitter
zones
thyristor
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19742461207
Other languages
English (en)
Other versions
DE2461207C3 (de
DE2461207B2 (de
Inventor
Willi Prof Dr Gerlach
Dieter Dr Silber
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Licentia Patent Verwaltungs GmbH
Original Assignee
Licentia Patent Verwaltungs GmbH
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Licentia Patent Verwaltungs GmbH filed Critical Licentia Patent Verwaltungs GmbH
Priority to DE19742461207 priority Critical patent/DE2461207C3/de
Publication of DE2461207A1 publication Critical patent/DE2461207A1/de
Publication of DE2461207B2 publication Critical patent/DE2461207B2/de
Application granted granted Critical
Publication of DE2461207C3 publication Critical patent/DE2461207C3/de
Expired legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/12Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed
    • H01L29/16Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table
    • H01L29/167Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the materials of which they are formed including, apart from doping materials or other impurities, only elements of Group IV of the Periodic Table further characterised by the doping material
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/0657Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions characterised by the shape of the body
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/06Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions
    • H01L29/08Semiconductor bodies ; Multistep manufacturing processes therefor characterised by their shape; characterised by the shapes, relative sizes, or dispositions of the semiconductor regions ; characterised by the concentration or distribution of impurities within semiconductor regions with semiconductor regions connected to an electrode carrying current to be rectified, amplified or switched and such electrode being part of a semiconductor device which comprises three or more electrodes
    • H01L29/083Anode or cathode regions of thyristors or gated bipolar-mode devices
    • H01L29/0839Cathode regions of thyristors
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L29/00Semiconductor devices specially adapted for rectifying, amplifying, oscillating or switching and having potential barriers; Capacitors or resistors having potential barriers, e.g. a PN-junction depletion layer or carrier concentration layer; Details of semiconductor bodies or of electrodes thereof ; Multistep manufacturing processes therefor
    • H01L29/02Semiconductor bodies ; Multistep manufacturing processes therefor
    • H01L29/36Semiconductor bodies ; Multistep manufacturing processes therefor characterised by the concentration or distribution of impurities in the bulk material

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Power Engineering (AREA)
  • Physics & Mathematics (AREA)
  • Ceramic Engineering (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • General Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Thyristors (AREA)

Description

  • "Xhyristor" Die Erfindung betrifft einen Thyristor mit mindestens vier Zonen abwechselnd entgegengesetzten Beitungstyps und mindestens einer Steuerelektrode.
  • Ein Thyristor mit vier Zonen abwechselnd entgegengesetzten Beitungstyps weist zwei äußere, metallisch kontaktierte Zonen auf, die als Emitterzonen des Thyristors bezeichnet werden. Die beiden mittleren Zonen werden als Basiszonen bezeichnet, wobei eine dieser beiden Zonen mit einem Steuerkontakt versehen ist und daher die sogenannte Steuerbasiszone darstellt.
  • Ein Thyristor wird üblicherweise durch einen-über den Steuerkontakt zugeführten Zündstromimpuls in den leitenden Zustand übergeführt. Das Ausschalten erfolgt in der Regel durch sogenanntes Abkommutieren, wobei die Ladungsträger durch einen in entgegengesetzter Richtung fließenden #Laststrom aus den mit Ladungsträgern überschwemmten Gebieten des Halbleiterkörpers abgesaugt werden. Dabei wird der PN-Ubergang zwischen der Steuerbasiszone und der benachbarten Emitterzone in Sperrichtung belastet und kann kurzzeitig in den Durchbruch geraten, wodurch der Abschaltvorgang behindert wird. Das Ausschaltverh'alt'en kann dürc'-h Emitterkurzschlüsse verbessert werden, wobei'da'an die Ladungsträger vorwiegend über diese Bereiche abgesaugt-werden. In diesem Fall wird der Abschaltvorgang dann''besonders effektiv sein, wenn der zwischen der äußeren Emitterzone und der Steuer"basi'szone" gebildete PN-t#ergang nicht durchbricht Andererseits soll ein zu starker lateraler'Strom -in der Steuerbasis vermieden werden, da dieser Strom zu einem lateralen Spannungsabfall fuhrt,-der die Gefahr eines Durchbruchs der in Frage stehenden Sperrschicht erhöt. Zur Vermeidung des lateralen ~S#annungsabfalls werden die Emitterkurzschlußstellen dichter gewählt, was -wiederum'aus anderen 4 Gründen ungünstig ist, wie z.B. eine Behinderung der Zündausbreitung.
  • Der Erfindung liegt daher die Aufgabe zugrunde, einen Thyristor verfügbar zu machen, der eih einwandfreies und sicheres Abschalten ermöglicht, ohne daß'andere Eigenschaften verschlechtert werden.
  • Diese Aufgabe wird gemäß der Erfindung dadurch gelöst, daß zwischen der Steuerbasiszone und der benachbarten äußeren Emitterzone eine Zwischenzone vorgesehen ist, die gegenüber den angrenzenden Bereichen schwach dotiert oder eigenleitend ist, und daß Stellen vorgesehen sind, an denen die Steuerbasiszone und die Emitterzone kurzgeschlossen sind.
  • Eine vorteilhafte Weiterbildung der Erfindung besteht darin, daß im Bereich der Emitterkurzschlüsse die Trägerlebensdauer in den beiden Basiszonen durch zusätzliche Rekombinationszentren vermindert wird.
  • Die Erhöhung der Sperrspannung zwischen der Emitterzone und der Steuerbasiszone erklärt sich in b'ekannter Weise durch die günstigeren Sperreigenschaften einer P-S-N-Struktur bzw. P-I-N-Struktur gegenüber einem,PN-Übergang mit relativ hoher Dotierung. Die Dicke und Dotierung der schwach dotierten oder eigenleitenden Zwischenzone wird zweckmäßig so ~gewählt, daß sich für die aus Emitter, Zwischenzone und Steuerbasis gebildete P-S-N- bzw. P-I-N-Struktur eine Sperrspannung oberhalb 20 V einstellt. Gleichzeitig ergibt sich auch eine Verbesserung der Störsicherheit,d.h. eine Sicherheit gegen das Zünden des Thyristors über die Span nungsanstiegsgeschwindigkeit, indem die schwache Dotierung der Zwischenzone und deren Breite so gewählt werden, daß der Stromverstärkungsfaktor des eiltransistors, der aus der Steuerbasiszone und den beiden benachbarten Zonen entgegengesetzten Beitungstyps gebildet wird, erst bei höheren Strömen ansteigt als bei der konventionellen Bauweise.
  • In einer besonders vorteilhaften Ausgestaltung der Erfindung befindet sich die Steuerelektrode direkt auf der Steuerbasiszone, so daß nur ein sehr kleiner Widerstand zwischen dem Elektrodenanschluß und der Steuerbasiszone liegt.
  • Das Wesen der Erfindung soll anhand der beiden Figuren näher erläutert werden: Fig. 1 zeigt einen Thyristor gemäß der Erfindung mit einer Mesastruktur; Fig. 2' ist ein Ausführungsbeispiel in planarer Ausführungsform.
  • In den Figuren sind gleiche Teile mit den gleichen Bezugszeichen versehen.
  • Der Thyristor 1 gemäß Fig.1 besteht aus den beiden Emitterzonen 2, 3 und den beiden Basiszonen 4, 5, wobei die Zone 5 als Steuerbasiszone mit dem Steuerkontakt 6 versehen ist.
  • Die Emitterzonen 2 und 3 sind jeweils mit metallischen Kontakten 7 bzw. 8 versehen. Zwischen der Emitterzone 3 und der Basiszone 5 befindet sich gemäß der Erfindung eine Zwischenzone 9, die eigenleitend oder schwach dotiert ist.
  • Im letzteren Fall kann die Zwischenzone vom Leitungstyp der Basiszone oder vom Leitungstyp der Emitterzone sein.
  • Infolge der schwachen Dotierung bilden die Zonen 3, 5 und 9 eine P-S-N- bzw. eine P-I-N-Struktur mit relativ hoher Durchbruchsspannung. Infolge der hohen Durchbruchsspannung des zwischen der Emitterzone und der Basiszone bestehenden PN-Ubergangs wird vermieden, daß aufgrund des beim Aus-, schalten durch Kommutierung auftretenden lateralen Spannungsabfalls diese Sperrschicht an irgend einer Stelle in den Durchbruch geht. Die Kurzschlüsse befinden sich zwischen der Emitterzone 3 und der Steuerbasiszone 5 an den Stellen mit dem Bezugszeichen 10. Wie bereits erwähnt, können vorteilhaft Bereiche 11 unterhalb der Kurzschlußstellen 10 vorgesehen werden, in denen die beiden Basiszonen 4 und 5 eine erhöhte Rekombinationszentrendichte aufweisen.
  • Eine technologisch besonders vorteilhafte und einfache Struktur ist in Fig.2 dargestellt. Hierbei muß die Zwischenzone 9 jedoch den gleichen Leitungstyp - allerdings mit entsprechend niedrigerer Konzentration - wie die benachbarte Steuerbasiszone 5 aufweisen, damit kein PN-Ubergang zwischen diesen beiden Zonen entsteht.
  • Da bei Belastung in Durchlaßrichtung die nur schwach dotierte Zone 9 von Ladungsträgern überschwemmt wird und da die Ladungsträgerlebensdauer in schwach dotierten Zonen bei hoher Injektion relativ groß ist gegenüber der Trägerlebensdauer in den höher dotierten Bereichen, muß bei dem Thyristor gemäß der Erfindung auch keine Beeinträchtigung des -Durchlaßverhaltens in Kauf genommen werden.
  • Ein Verfahren zum Herstellen eines Xhyrisbors gemäß der Erfindung besteht darin, daß die Steuerbasiszone durch Eindiffusion von Störstellen erzeugt und deren Dicke gegebenenfalls durch Materialabtragung zur gewiiiischten Dimensionierung des Einschaltstromes eingestellt wird. Auf die Steuerbasiszone wird anschließend die hochohmige Zwischenzone epitaktisch abgeschieden und in diese Zwischenschicht die eigentliche Emitterzone durch Diffusion oder Legierung eingebracht. Zum Anschluß der Steuerbasiszone und zur Herstellung der Emitterkurzschlüsse mittels eines Steuerkontaktes wird an der dafür vorgesehenen Stelle eine selektive Tiefenätzung mit nachfolgender Metallisierung durchgeführt.
  • Die Herstellung des Thyristors bezüglich der anderen Parameter erfolgt in bekannter Weise.
  • Bei dem Ausführungsbeispiel nach Fig.2 wird die Halbleiterschicht, die bei dem fertigen Thyristor die Zonen 3 und 9 enthält, ebenfalls epitaktisch abgeschieden. In diese Schicht wird selektiv die Zone 3 eindiffundiert, wobei automatisch die Zwischenzone 9 entsteht.

Claims (6)

  1. Pat entansprüche
    9 ~hyristor mit mindestens vier Zonen abwechselnd entgegengesetzten Leitungstyps und mindestens einer Steuerelektrode, dadurch gekennzeichnet, daß zwischen der Steuerbasiszone (5) und der benachbarten äußeren Emitterzone (3) eine Zwischenzone (9) vorgesehen ist, die gegenüber den angrenzenden Bereichen (3, 5) schwach dotiert oder eigenleitend ist, und daß Stellen (10) vorgesehen sind, an denen die Steuerbasis (5) und die Emitterzone (3) kurzgeschlossen sind.
  2. 2. Thyristor nach Anspruch 1, dadurch gekennzeichnet, daß im Bereich (11) unterhalb der Kurzschlußstellen (10) die Konzentration der Rekombinationszentren in den Basiszonen (4, 5) erhöht ist.
  3. 3. Thyristor nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß die Durchbruchsspannung der aus Emitterzone (3), Zwischenzone (9) und Steuerbasiszone (5) gebildeten P-S-N-bzw. P-I-N-Struktur oberhalb 20 V liegt.
  4. 4. Thyristor nach einem der Ansprüche 1 bis 3, dadurch gekennzeichnet, daß die Steuerelektrode (6) die Steuerbasiszone (9) direkt kontaktiert.
  5. 5. Verfahren zum Herstellen eines Thyristors nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß die Steuerbasiszone (5) durch Eindiffusion von Störstellen erzeugt und deren Dicke gegebenenfalls durch Materialabtragung eingestellt wird, daß auf der Steuerbasiszone (5) die Zwischenzone (9) epitaktisch abgeschieden und anschließend die Emitterzone (3) durch Diffusion oder Legierung gebildet wird#
  6. 6. Verfahren nach Anspruch 5, dadurch gekennzeichnet, daß die Zonen (5, 9, 3) auf bzw. in einem Halbleitersubstrat ganzflächig ausgebildet werden und die Kontaktierung der Steuerbasiszone und die Bildung der Emitter-'kurzschlüsse durch eine selektive Tiefenätzung mit nachfolgender Metallisierung erfolgen.
    L e e r s e i t e
DE19742461207 1974-12-23 1974-12-23 Thyristor Expired DE2461207C3 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE19742461207 DE2461207C3 (de) 1974-12-23 1974-12-23 Thyristor

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE19742461207 DE2461207C3 (de) 1974-12-23 1974-12-23 Thyristor

Publications (3)

Publication Number Publication Date
DE2461207A1 true DE2461207A1 (de) 1976-06-24
DE2461207B2 DE2461207B2 (de) 1977-06-30
DE2461207C3 DE2461207C3 (de) 1978-03-02

Family

ID=5934434

Family Applications (1)

Application Number Title Priority Date Filing Date
DE19742461207 Expired DE2461207C3 (de) 1974-12-23 1974-12-23 Thyristor

Country Status (1)

Country Link
DE (1) DE2461207C3 (de)

Cited By (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4097887A (en) * 1976-09-13 1978-06-27 General Electric Company Low resistance, durable gate contact pad for thyristors
US4151011A (en) * 1977-07-15 1979-04-24 Mitsubishi Denki Kabushiki Kaisha Process of producing semiconductor thermally sensitive switching element by selective implantation of inert ions in thyristor structure
DE2815606A1 (de) * 1978-04-11 1979-10-31 Fiz Tekhn I Im A F Joffe Akade Thyristor
EP0015835A2 (de) * 1979-03-09 1980-09-17 Thomson-Csf Hochfrequenz-Halbleiterschaltungsvorrichtung und Verfahren zu deren Herstellung
DE2941021A1 (de) * 1979-10-10 1981-04-23 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Halbleiterbauelement mit mindestens einer emitter-basis-struktur, deren emitterwirksamkeit bei kleinen stromdichten klein ist und in einem gewuenschten hoeheren stromdichtebereich stark ansteigt
DE3707867A1 (de) * 1986-03-11 1987-09-24 Toshiba Kawasaki Kk Mis-gesteuerter abschaltthyristor
CN105633073A (zh) * 2014-11-25 2016-06-01 英飞凌科技股份有限公司 竖直集成的半导体器件和制造方法

Family Cites Families (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3337783A (en) 1964-01-16 1967-08-22 Westinghouse Electric Corp Shorted emitter controlled rectifier with improved turn-off gain

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US4097887A (en) * 1976-09-13 1978-06-27 General Electric Company Low resistance, durable gate contact pad for thyristors
US4151011A (en) * 1977-07-15 1979-04-24 Mitsubishi Denki Kabushiki Kaisha Process of producing semiconductor thermally sensitive switching element by selective implantation of inert ions in thyristor structure
DE2815606A1 (de) * 1978-04-11 1979-10-31 Fiz Tekhn I Im A F Joffe Akade Thyristor
EP0015835A2 (de) * 1979-03-09 1980-09-17 Thomson-Csf Hochfrequenz-Halbleiterschaltungsvorrichtung und Verfahren zu deren Herstellung
EP0015835A3 (en) * 1979-03-09 1980-10-01 Thomson-Csf High-frequency semiconductor switching device and process for its manufacture
DE2941021A1 (de) * 1979-10-10 1981-04-23 Licentia Patent-Verwaltungs-Gmbh, 6000 Frankfurt Halbleiterbauelement mit mindestens einer emitter-basis-struktur, deren emitterwirksamkeit bei kleinen stromdichten klein ist und in einem gewuenschten hoeheren stromdichtebereich stark ansteigt
DE3707867A1 (de) * 1986-03-11 1987-09-24 Toshiba Kawasaki Kk Mis-gesteuerter abschaltthyristor
CN105633073A (zh) * 2014-11-25 2016-06-01 英飞凌科技股份有限公司 竖直集成的半导体器件和制造方法
DE102015120417B4 (de) * 2014-11-25 2020-02-27 Infineon Technologies Ag Verfahren zur Herstellung einer vertikal integrierten Halbleitervorrichtung

Also Published As

Publication number Publication date
DE2461207C3 (de) 1978-03-02
DE2461207B2 (de) 1977-06-30

Similar Documents

Publication Publication Date Title
DE2945324C2 (de)
EP0039943B1 (de) Thyristor mit steuerbaren Emitterkurzschlüssen und Verfahren zu seinem Betrieb
DE19654163B4 (de) Schutzvorrichtung für eine Halbleiterschaltung
DE2716874C2 (de) Thyristor
DE2226613A1 (de) Halbleiterbauelement
DE2649419A1 (de) Transistor mit integrierter schutzeinrichtung
DE3401407C2 (de)
DE3428067A1 (de) Halbleiter-ueberspannungsunterdruecker mit genau vorherbestimmbarer einsatzspannung
DE2945380C2 (de)
EP0030274B1 (de) Thyristor mit steuerbaren Emitter-Kurzschlüssen und Verfahren zu seinem Betrieb
DE1207502B (de) Flaechenhaftes Halbleiterbauelement mit mindestens einem sperrenden pn-UEbergang und Verfahren zum Herstellen
DE1216435B (de) Schaltbares Halbleiterbauelement mit vier Zonen
DE2628273A1 (de) Halbleiterbauteil
DE2461207A1 (de) Thyristor
DE2329398A1 (de) In sperrichtung leitende thyristoreinrichtung, sowie verfahren zu deren herstellung
DE1539070A1 (de) Halbleiteranordnungen mit kleinen Oberflaechenstroemen
DE2659909C2 (de) Halbleiterschaltereinrichtung
DE3118365A1 (de) Thyristor mit in den emitter eingefuegten steuerbaren emitter-kurzschlusspfaden
EP0656659B1 (de) ESD-Schutzstruktur für integrierte Schaltungen
DE2462500C3 (de) Thyristor
DE3118354A1 (de) Thyristor mit steuerbaren emitterkurzschluessen und kurzschlussgebieten sowie verfahren zu seinem betrieb
EP0064716B1 (de) Triac und Verfahren zu seinem Betrieb
DE2507404C2 (de) Festkörper-Schaltelement
DE4029783C2 (de)
DE2461208C3 (de) Abschaltbarer Thyristor und Verfahren zu seiner Herstellung

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
EF Willingness to grant licences
8339 Ceased/non-payment of the annual fee