DE2427396B2 - Elektronische uhr - Google Patents

Elektronische uhr

Info

Publication number
DE2427396B2
DE2427396B2 DE19742427396 DE2427396A DE2427396B2 DE 2427396 B2 DE2427396 B2 DE 2427396B2 DE 19742427396 DE19742427396 DE 19742427396 DE 2427396 A DE2427396 A DE 2427396A DE 2427396 B2 DE2427396 B2 DE 2427396B2
Authority
DE
Germany
Prior art keywords
buffer part
transistors
crystal oscillator
voltage
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
DE19742427396
Other languages
English (en)
Other versions
DE2427396A1 (de
DE2427396C3 (de
Inventor
Yasuhiko Iruma Saitama Nishikubo (Japan)
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Citizen Watch Co Ltd
Original Assignee
Citizen Watch Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from JP6418373A external-priority patent/JPS5015582A/ja
Priority claimed from JP13838873A external-priority patent/JPS5751078B2/ja
Priority claimed from JP517574A external-priority patent/JPS50101067A/ja
Application filed by Citizen Watch Co Ltd filed Critical Citizen Watch Co Ltd
Publication of DE2427396A1 publication Critical patent/DE2427396A1/de
Publication of DE2427396B2 publication Critical patent/DE2427396B2/de
Application granted granted Critical
Publication of DE2427396C3 publication Critical patent/DE2427396C3/de
Expired legal-status Critical Current

Links

Classifications

    • GPHYSICS
    • G04HOROLOGY
    • G04FTIME-INTERVAL MEASURING
    • G04F5/00Apparatus for producing preselected time intervals for use as timing standards
    • G04F5/04Apparatus for producing preselected time intervals for use as timing standards using oscillators with electromechanical resonators producing electric oscillations or timing pulses
    • G04F5/06Apparatus for producing preselected time intervals for use as timing standards using oscillators with electromechanical resonators producing electric oscillations or timing pulses using piezoelectric resonators

Landscapes

  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Oscillators With Electromechanical Resonators (AREA)
  • Electric Clocks (AREA)

Description

Die Erfindung betrifft eine elektronische Uhr mit einem Kristalloszillator und mit einem Frequenzteiler, der aus einer logischen Schaltung mit komplementären MOS-Transistoren besteht, wobei ein Pufferteil mit komplementären MOS-Transistoren zwischen den Kristalloszillator und den Frequenzteiler geschaltet ist.
Bei einer solchen bekannten elektronischen Uhr (DT-OS 21 05 706) ist der Pufferteii als Inverter aufgebaut und werden ein Paar komplementäre Transistoren vom Kristalloszillator angesteuert. Dabei werden diese beiden Transistoren zeitweise gleichzeitig leitend, womit die günstigen Eigenschaften der Technik der Komplementä-en MOS-Transistoren im Hinblick auf geringen Strombedarf bezüglich des Pufferteils in Frage gestellt sind.
Der Erfindung liegt die Aufgabe zugrunde, eine elektronische Uhr der eingangs erwähnten Art zu schaffen, bei welcher der Verbrauch der elektrischen Leistung des Pufferteils verringert ist. Gelöst wird die Aufgabe durch die Merkmale des Kennzeichens des Patentanspruchs.
Die Erfindung wird beispielshaft an Hand der Zeichnung beschrieben, in der ist
F i g. 1 ein Blockschaltbild des Aufbaus einer bekannten elektronischen Uhr mit Kristalloszillator,
F i g. 2 ein Schaltbild des bekannten Pufferteils,
F i g. 3 eine Kurve der Form der Spannung, die an den in F i g. 2 dargestellten Pufferteil angelegt ist,
Fig.4 Spannungs-Strom-Kennlinien eines N-Kanal- und P-Kanal-MOS-Transistors,
F i g. 5 ein Blockschaltbild des Prinzips des Pufferteils nach der Erfindung,
Fig. 6 (a), (b), (c) Kurven der Formen der Spannungen unter Bezugnahme auf den in F i g. 5 gezeigten Pufferteil,
F i g. 7 ein Schaltbild einer Ausführungsform des Pufferteils nach der Erfindung,
F i g. 8 ein Schaltbild einer anderen Ausführungsform des Pufferteils nach der Erfindung,
\o
5 s F i g. 9 ein Schaltbild einer weiteren Ausführungsform des Pufferteils nach der Erfindung.
F i g. 1 zeigt die elektronische Uhr mit Kristalloszillator, die eine integrierte Schaltung verwendet, die einen Kristall 1, einen Schwingungsteil 2, einen Pufferteil 3, einen Frequenzteiler 4 mit mehreren Stufen 4-1 bis An mit jeweils einem Frequenzteilverhältnis 1/2, einen Anzeigeantriebsteil 5 und eine Zeitanzeigevorrichtung 6 enthält.
F i g. 2 zeigt ein Schaltbild des Aufbaus des Kristalloszillators mit dem Kristall 1 und dem Schwingungsteil 2 und des Pufferteils 3, um den Pufferteil im Hinblick auf die Aufgabe der Erfindung zu beschreiben.
In Fig.2 bezeichnet 101 eine CMOS-Inverter, der den Schwingungsteil 2 bildet, und 102 einen Puffer-CMOS-Inverter. der den Pufferteil 3 bildet. Bisher ist es in der Praxis üblich, das Oszillatorausgangssignal 103 allein an den Puffer-CMOS-Inverter 102 abzugeben.
Die durch den Puffer-CMOS-Inverter 102. der den Pufferteil 3 bildet, verbrauchte Leistung wird nun erläutert. Die Spannungskurve des Oszillatorausgangssignals 103 des Schwingungsteils 2 ist nicht eine vollständig gesättigte Rechteckwellenform, vielmehr im wesentlichen eine Sinuswellenform, wie in Fig. 3 gezeigt ist. In Fig.3 ist VDD die Spannung einer elektrischen Quelle, VTN eine Schwellwertspannung eines N-Kanal-MOS-Transistors und V7/>eine Schwellwertspannung eines P-Kanal-MOS-Transistors.
In F i g. 4 zeigt die Kurve 104 eine Spannungs-Strom-Kennlinie des N-Kanal-Transistors und zeigt die Kurve 105 eine Spannungs-Strom-Kennlinie des P-Kanal-Transistors.
Wenn eine solche Spannung «ic sie in F i g. 3 gezeigt ist, dem Eingang des Puffer-CMOS-Inverters 102 zugeführt wird, werden der P-Kanal-Transistor und der N-Kanal-Transistor des CMOS-Inverters 102 gleichzeitig für eine bestimmte Zeitperiode leitfähig. Als Ergebnis fließt ein Strom durch die Transistoren und der Vorteil der logischen CMOS-Schaltung, daß nämlich die von der elektrischen Schaltung verbrauchte Leistung minimal ist, kann nicht ausgenutzt werden. Das bedeutet, daß der P-Kanal-Transistor und der N-Kanal-Transistor des CMOS-Inverters 102 gleichzeitig für Zeitperioden π und η leitfähig werden, die in Fig.3 gezeigt sind und die zwischen dem Schwellwertpegel VTN des N-Kanal-Transistors einerseits und der Differenzspannung zwischen der Spannung der elektrischen Quelle VDD und dem absoluten Wert der Schwellwertspannung des P-Kanal-Transistors | VTF\ andererseits, d.h. zwischen VTN und VDD-\VTF\, liegen. Als Ergebnis ist, je kurzer diese Zeitperioden η und te sind, desto besser die logische CMOS-Schaltung in bezug auf den Leistungsverbrauch.
Wie oben beschrieben wurde, ist es unmöglich, die durch den CMOS-Inverter 102 verbrauchte Leistung zu reduzieren, wenn der CMOS-Inverter 102 nur für den Pufferteil 3 verwendet wird, dessen Eingang die Spannung der langsam ansteigenden und langsam abfallenden Sinuswelle zugeführt wird, wie in Fig.3 gezeigt ist.
Es soll nun die elektronische Uhr mit Kristalloszillator mit einem verbesserten Pufferteil versehen werden, der den vorstehenden Nachteil vermeiden kann.
Fig. 5 zeigt einen solchen Pufferteil 7; eine Ausführungsform davon ist in Fig. 7 gezeigt. In Fig.5 bezeichnet 8 eine Phasenschieberschaltung und 9 eine Gate-Schaltung. Es ist zu berücksichtigen, daß die in F i g. 3 gezeigte Spannung der Pufferschaltung 7
zugeführt wird. Die in F i g. 5 gezeigte Phasenschieberschaltung 8 besteht aus einem Widerstand 109 und einer CMOS-Gatekapazität 110, wie in F i e. 7 gezeigt ist.
In F i g. 6{b) ist die Kurve 106 einei Wellenform einer Spannung gezeigt, die über dit Phasenschieberschaltung 8 der Gateschaltung 9 zugeführt wird. In F i g. 6{a) ist eine Kurve 107 einer Wellenform einer Spannung gezeigt, die direkt von dem Schwingungsteil 2 der Gateschaliung 9 zugeführt wird. In Fig. 6(c) ist eine Kurve 108 einer Wellenform einer Ausgangsspannung gezeigt, die von der Gateschaltung 9 abgeleitet wird. Wie aus Fig.6 ersichtlich ist, macht die Spannung 106, die über die Phasenschieberschaltung 8 läuft und die zeitlich nacheilt, einen P-Kanal-Transistor 111 und N-Kanal-Transistor 112 gleichzeitig jeweils für Zeitperioden ti und tA leitfähig, während die der Gateschaltung 9 direkt zugeführte Spannung 107 einen P-Kanal-Transistor 113 und N-Kanal-Transisto! 114 gleichzeitig jeweils für die Zeitperioden t\ und η feilfähig macht. Ais Ergebnis ist der Pufferteil 7 in der Lage zu verhindern, daß die P-Kanal-Transistoren 111 bis 114 gleichzeitig auf Grund der Anwesenheit der Zeitverschiebung zwischen fi und η einerseits und zwischen i: und f4 andererseits leitfähig werden, auch wenn diesen Transistoren eine Oszillatorausgangsspannung zugeführt wird, die keine Rechteckwellenform aufweist. Selbstverständlich ist die Ausgangsspannung 108, die an den Eingang des Frequenzteilers 4-1 abgegeben wird, ein vollständiges digitales Signal.
In F i g. 8 und 9 sind weitere Ausführungsformen des Pufferteils 7 gezeigt. Der in F i g. 8 gezeigte Pufferteil 7 enthält einen P-Kanal-Transisior 113 und zwei N-Kanal-Transistoren Ii2 und 114. Bei der vorliegenden Ausführungsform ist eine Zeitperiode, während der aüe Transistoren leitfähig werden, zur Zeit des Anstiegs der an die Pufferschaltung 7 angelegten Eingangsspannung nicht vorhanden. Als Ergebnis kann der in Fig.8 gezeigte Pufferteil 7 wirksam arbeiten, wenn die dem Pufferteil 7 zugeführte Eingangsspannung langsam angehoben und stark abgesenkt wird.
Der in Fig. 9 gezeigte Pufferteil 7 entspricht im
ίο wesentlichen dem in Fig. 7 gezeigten Pufferteil. Bei dieser Ausführungsform wird jedoch die in der Phase nacheilende Spannung über den Widerstand 109 an die beiden Zwischentransistoren 113 und 114 der Gateschaltung 9 angelegt, während bei der in F i g. 7
ij gezeigten Pufferschaltung 7 die in der Phase nacheilende Spannung über den Widerstand 109 an die beiden Außentransistoren 111 und 112 der Gateschaltung 9 angelegt wird.
Die Phasenschieberschaltung 8 besteht aus einer
ίο Integralschaltung mit dem Widerstand 109 und der Gatekapazität 110 des CMOS-Inverters. Dieselbe Phasenschieberwirkung kann auch bei Verwendung einer anderen Phasenschieberschaltung erhalten werden.
,25 Wie vorstehend beschrieben wurde, ist die elektronische Uhr mit Kristalloszillator unter Verwendung der logischen CMOS-Schaltung, die bei einigen μW betätigt werden muß und die den Pufferteil 7 gemäß der Erfindung enthält, in der Lage, das Schwingungsaus-
3η gangssigna! zu der Frequenzteilerschaltung zu übertragen, ohne Leistung in unnützer Weise zu verbrauchen. Diese Wirkung ist für die Praxis sehr wesentlich.
Hierzu 2 Blatt Zeichnuneen

Claims (1)

  1. Patentanspruch:
    Elektronische Uhr mit einem Kristalloszillator und mit einem Frequenzteiler, der aus einer ^ logischen Schaltung mit komplementären MOS-Transistoren besteht, wobei ein Pufferteil mit komplementären MOS-Transistoren zwischen den Kristalloszillator und den Frequenzteiler geschallet ist, dadurch gekennzeichnet, daß der ι Pufferteil einerseits direkt durch das Ausgangssignal des Kristalloszillators und andererseits durch das zeitlich mit Hilfe einer Phasenschieberschaltung verzögerte Ausgangssignal des Kristalloszillators gespeist wird und daß der Pufferteii ein oder zwei i zusätzliche MOS-Transistoren enthält, di; in Serie zu den komplementären MOS-Transistoren zwischen diese Transistoren und die Betriebsspannungsquelfe geschaltet sind, und daß eines der beiden zeitlich gegeneinander verschobenen Ausgangssi- : gnale des Kristalloszillators dem bzw. den zusätzlichen Transistoren und das andere Ausgangssignal den komplementären Transistoren derart zugeführt werden, daß zu keiner Zeit alle Transistoren gleichzeitig leitend sind. :
DE2427396A 1973-06-07 1974-06-06 Elektronische Uhr Expired DE2427396C3 (de)

Applications Claiming Priority (3)

Application Number Priority Date Filing Date Title
JP6418373A JPS5015582A (de) 1973-06-07 1973-06-07
JP13838873A JPS5751078B2 (de) 1973-12-05 1973-12-05
JP517574A JPS50101067A (de) 1974-01-07 1974-01-07

Publications (3)

Publication Number Publication Date
DE2427396A1 DE2427396A1 (de) 1975-01-02
DE2427396B2 true DE2427396B2 (de) 1977-03-24
DE2427396C3 DE2427396C3 (de) 1980-09-04

Family

ID=27276628

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2427396A Expired DE2427396C3 (de) 1973-06-07 1974-06-06 Elektronische Uhr

Country Status (5)

Country Link
US (1) US3939643A (de)
CH (2) CH604247B5 (de)
DE (1) DE2427396C3 (de)
FR (1) FR2232789B1 (de)
GB (1) GB1464993A (de)

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH615561B (de) * 1975-06-30 Sharp Kk Elektronische uhr.
JPS53146558A (en) * 1977-05-26 1978-12-20 Citizen Watch Co Ltd Oscillator circuit
US4456837A (en) * 1981-10-15 1984-06-26 Rca Corporation Circuitry for generating non-overlapping pulse trains
KR920003128A (ko) * 1990-07-31 1992-02-29 이헌조 시계용 기준 주파수 듀얼 선택 방법
JP2003098992A (ja) * 2001-09-19 2003-04-04 Nec Corp ディスプレイの駆動方法、その回路及び携帯用電子機器
US9543962B1 (en) 2016-01-12 2017-01-10 Analog Devices, Inc. Apparatus and methods for single phase spot circuits

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CH501959A (fr) * 1968-12-20 1970-08-31 Ebauches Sa Convertisseur de fréquence électronique
CA945641A (en) * 1970-04-27 1974-04-16 Tokyo Shibaura Electric Co. Logic circuit using complementary type insulated gate field effect transistors
JPS5127151B1 (de) * 1970-12-26 1976-08-11
US3699763A (en) * 1971-07-06 1972-10-24 Us Navy 24-hour digital clock
US3765163A (en) * 1972-03-17 1973-10-16 Uranus Electronics Electronic timepiece

Also Published As

Publication number Publication date
FR2232789A1 (de) 1975-01-03
CH775274A4 (de) 1977-08-31
CH604247B5 (de) 1978-08-31
GB1464993A (en) 1977-02-16
DE2427396A1 (de) 1975-01-02
DE2427396C3 (de) 1980-09-04
US3939643A (en) 1976-02-24
FR2232789B1 (de) 1979-08-03

Similar Documents

Publication Publication Date Title
DE2247210C2 (de) Elektronisches Uhrwerk
DE2122683A1 (de) Uhr, deren Anzeigeeinrichtung mindestens eine Flüssigkristall-Zelle aufweist
DE1951863A1 (de) Digital betriebener Impulsverhaeltnis-Modulator
DE1952203B2 (de) Elektronisch regulierter zeitmesser mit niedrigem energieverbrauch
DE2621577A1 (de) Schaltung zur bereitstellung der zur steuerung einer fluessigkristall-wiedergabeanordnung erforderlichen spannungen
DE2366320C2 (de) Elektronische Uhr
DE2323858A1 (de) Monolithisch integrierbare quarzoszillatorschaltung
DE2950806C2 (de)
DE2206102C2 (de) Armbanduhr o.dgl.
DE2365143C3 (de) Elektronische Zeitmeßschaltung
EP0253914A1 (de) Isolierschicht-Feldeffekttransistor-Gegentakttreiberstufe mit Kompensierung von Betriebsparameterschwankungen und Fertigungsstreuungen
DE69714958T2 (de) Oszillatorschaltung, elektronische Schaltung damit, diese benutzende Halbleitervorrichtung, elektronisches Gerät und Uhrwerk
DE2427396C3 (de) Elektronische Uhr
DE2349749B2 (de) Oszillator-Schaltung, insbesondere fur eine Uhr
DE2431591A1 (de) Verbesserte multiplexanzeige mit fluessigen kristallen
DE2447991A1 (de) Elektronische schaltung, die speiseimpulse zu einem elektrischen motor eines zeitnahme- bzw. zeitmessgeraetes liefert
DE2536953A1 (de) Frequenzteilerschaltung fuer eine quarzuhr
DE2633471A1 (de) Einstellbare schaltungsanordnung fuer eine elektronische uhr
EP0541878A1 (de) Delta-Sigma-Analog/Digital-Wandler
DE3018509A1 (de) Schieberegister mit latch-schaltung
DE4120903A1 (de) Verzoegerungsschaltung
DE3047149A1 (de) Elektronische miniatureinrichtung
DE2719200A1 (de) Schaltungsanordnung zum steuern eines gleichstrommotors
DE2363873A1 (de) Anordnung zur dichtebestimmung
DE2362987A1 (de) Impulsgenerator

Legal Events

Date Code Title Description
C3 Grant after two publication steps (3rd publication)
8339 Ceased/non-payment of the annual fee