DE2353770B2 - Halbleiteranordnung - Google Patents
HalbleiteranordnungInfo
- Publication number
- DE2353770B2 DE2353770B2 DE2353770A DE2353770A DE2353770B2 DE 2353770 B2 DE2353770 B2 DE 2353770B2 DE 2353770 A DE2353770 A DE 2353770A DE 2353770 A DE2353770 A DE 2353770A DE 2353770 B2 DE2353770 B2 DE 2353770B2
- Authority
- DE
- Germany
- Prior art keywords
- resistance
- semiconductor
- layer
- connection
- low
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
- 239000004065 semiconductor Substances 0.000 title claims description 52
- 239000010410 layer Substances 0.000 claims description 49
- 239000004020 conductor Substances 0.000 claims description 23
- 239000000463 material Substances 0.000 claims description 4
- 239000002344 surface layer Substances 0.000 claims description 2
- 235000012431 wafers Nutrition 0.000 claims 1
- 239000002800 charge carrier Substances 0.000 description 6
- 238000005530 etching Methods 0.000 description 5
- 238000010586 diagram Methods 0.000 description 4
- 230000001419 dependent effect Effects 0.000 description 3
- 238000004519 manufacturing process Methods 0.000 description 3
- 239000000758 substrate Substances 0.000 description 3
- XUIMIQQOPSSXEZ-UHFFFAOYSA-N Silicon Chemical compound [Si] XUIMIQQOPSSXEZ-UHFFFAOYSA-N 0.000 description 2
- 150000001875 compounds Chemical class 0.000 description 2
- 230000000694 effects Effects 0.000 description 2
- 230000002349 favourable effect Effects 0.000 description 2
- 229910052710 silicon Inorganic materials 0.000 description 2
- 239000010703 silicon Substances 0.000 description 2
- 238000011282 treatment Methods 0.000 description 2
- 229910052581 Si3N4 Inorganic materials 0.000 description 1
- VYPSYNLAJGMNEJ-UHFFFAOYSA-N Silicium dioxide Chemical compound O=[Si]=O VYPSYNLAJGMNEJ-UHFFFAOYSA-N 0.000 description 1
- 239000000969 carrier Substances 0.000 description 1
- 238000007796 conventional method Methods 0.000 description 1
- 238000005260 corrosion Methods 0.000 description 1
- 230000007797 corrosion Effects 0.000 description 1
- 229910052732 germanium Inorganic materials 0.000 description 1
- GNPVGFCGXDBREM-UHFFFAOYSA-N germanium atom Chemical compound [Ge] GNPVGFCGXDBREM-UHFFFAOYSA-N 0.000 description 1
- 230000010354 integration Effects 0.000 description 1
- 238000005468 ion implantation Methods 0.000 description 1
- 238000001465 metallisation Methods 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- TWNQGVIAIRXVLR-UHFFFAOYSA-N oxo(oxoalumanyloxy)alumane Chemical compound O=[Al]O[Al]=O TWNQGVIAIRXVLR-UHFFFAOYSA-N 0.000 description 1
- 230000000717 retained effect Effects 0.000 description 1
- HQVNEWCFYHHQES-UHFFFAOYSA-N silicon nitride Chemical compound N12[Si]34N5[Si]62N3[Si]51N64 HQVNEWCFYHHQES-UHFFFAOYSA-N 0.000 description 1
- 229910052814 silicon oxide Inorganic materials 0.000 description 1
- 238000005476 soldering Methods 0.000 description 1
- 230000008719 thickening Effects 0.000 description 1
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03K—PULSE TECHNIQUE
- H03K17/00—Electronic switching or gating, i.e. not by contact-making and –breaking
- H03K17/51—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used
- H03K17/74—Electronic switching or gating, i.e. not by contact-making and –breaking characterised by the components used by the use, as active elements, of diodes
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/48—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor
- H01L23/482—Arrangements for conducting electric current to or from the solid state body in operation, e.g. leads, terminal arrangements ; Selection of materials therefor consisting of lead-in layers inseparably applied to the semiconductor body
- H01L23/4822—Beam leads
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L23/00—Details of semiconductor or other solid state devices
- H01L23/52—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames
- H01L23/522—Arrangements for conducting electric current within the device in operation from one component to another, i.e. interconnections, e.g. wires, lead frames including external interconnections consisting of a multilayer structure of conductive and insulating layers inseparably formed on the semiconductor body
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L24/00—Arrangements for connecting or disconnecting semiconductor or solid-state bodies; Methods or apparatus related thereto
- H01L24/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/06—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration
- H01L27/07—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common
- H01L27/0744—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common without components of the field effect type
- H01L27/0788—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a non-repetitive configuration the components having an active region in common without components of the field effect type comprising combinations of diodes or capacitors or resistors
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L27/00—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
- H01L27/02—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
- H01L27/04—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body
- H01L27/10—Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being a semiconductor body including a plurality of individual components in a repetitive configuration
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03H—IMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
- H03H7/00—Multiple-port networks comprising only passive electrical elements as network components
- H03H7/24—Frequency- independent attenuators
- H03H7/25—Frequency- independent attenuators comprising an element controlled by an electric or magnetic variable
- H03H7/253—Frequency- independent attenuators comprising an element controlled by an electric or magnetic variable the element being a diode
- H03H7/255—Frequency- independent attenuators comprising an element controlled by an electric or magnetic variable the element being a diode the element being a PIN diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/71—Manufacture of specific parts of devices defined in group H01L21/70
- H01L21/76—Making of isolation regions between components
- H01L21/762—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers
- H01L21/7624—Dielectric regions, e.g. EPIC dielectric isolation, LOCOS; Trench refilling techniques, SOI technology, use of channel stoppers using semiconductor on insulator [SOI] technology
- H01L21/76264—SOI together with lateral isolation, e.g. using local oxidation of silicon, or dielectric or polycristalline material refilled trench or air gap isolation regions, e.g. completely isolated semiconductor islands
- H01L21/76289—Lateral isolation by air gap
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/01—Chemical elements
- H01L2924/01029—Copper [Cu]
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/12—Passive devices, e.g. 2 terminal devices
- H01L2924/1204—Optical Diode
- H01L2924/12043—Photo diode
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/10—Details of semiconductor or other solid state devices to be connected
- H01L2924/11—Device type
- H01L2924/14—Integrated circuits
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/30—Technical effects
- H01L2924/301—Electrical effects
- H01L2924/3011—Impedance
Landscapes
- Engineering & Computer Science (AREA)
- Power Engineering (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Bipolar Integrated Circuits (AREA)
- Semiconductor Integrated Circuits (AREA)
- Power Conversion In General (AREA)
- Amplitude Modulation (AREA)
- Attenuators (AREA)
- Bipolar Transistors (AREA)
- Electrodes Of Semiconductors (AREA)
- Non-Reversible Transmitting Devices (AREA)
Description
nung mit einem Abschwächer steuerbarer Impedanz entsprechend dem Oberbegriff des Anspruchs 1.
Eine Halbleiteranordnung dieser Art ist aus »Electronics« 41 (1968) 9,75—8O1 bekannt
Insbesondere auf Seite 76 sind eine Anzahl Ausfüh
rungsformen von Kombinationen zweier P, N-, N- oder
N, P-, P-Dioden dargestellt die nachstehend kurz als PIN-Dioden bezeichnet werden.
Für Kombinationen zweier gegensinnig in Reihe geschalteter PIN-Dioden gibt es viele Anwendungs
möglichkeiten und sie sind von besonderer Bedeutung
für Hochfrequenzschaltungen im Bereich von z. B. 10 MHz bis 10 GHz und höher. Sie können als Schalter
oder als regelbare Kapazität oder z. B. in (elektronisch
regelbaren) Abschwächerschaltungen, Phasendrehern
oder Modulatoren verwendet werden. Die genannten
elektronischen Informationstechniken, wie FM-Rund
funk. Fernsehen und Radar.
J5 Duplex-Schalter mit zwei PIN-Dioden bekannt bei dem
die Dioden zwischen zwei Anschlüssen gegensinnig in Reihe geschaltet sind und mit dem ein Signal entweder
von einem dieser Anschlüsse zu dem Verbindungspunkt der Dioden oder von dem Verbindungspunkt zu dem
■•ο anderen Anschluß durchgeschaltet wird.
Bekanntlich wird beim Betrieb einer Halbleiteranordnung der eingangs genannten Art das Hochfrequenzsignal meistens einer der beiden kontaktierten Oberflächenzonen zugeführt, wobei die andere kontaktierte
Oberflächenzone den Hochfrequenzsignalausgang bildet Mit Hilfe des kontaktierten niederohmigen
Gebietes, das auf der gegenüberliegenden Seite des Halbleiterkörpers angebracht ist, und das den mit dem
Knotenpunkt der Dioden verbundenen Mittelkontakt
der Kombination bildet, werden die beiden Dioden
meistens in der Durchlaß- und manchmal in der Sperrichtung eingestellt In Schaltern und Abschwächerschaltungen kann diese Einstellung mit Hilfe
von Gleichstrom erfolgen, während dazu z. B. bei
Modulatoren oder Ringmischschaltungen ein Niederfrequenzwechselstromsignal in Verbindung mit einem
Gleichstrom verwendet wird. Dabei wird die Tatsache benutzt daß der Differentialwiderstand der Dioden
stromabhängig ist, sofern es sich um Gleichstrom und
um verhältnismäßig langsame Stromänderungen handelt, aber praktisch nicht von Hochfrequenz-Stromänderungen beeinflußt wird oder wenigstens für diese
Stromänderungen viel weniger empfindlich ist.
Ie bezüglich ihrer Herstellung. Wegen des erforderlichen niedrigen Reihenwiderstands in der Durchlaßrichtung befinden sich die Oberflächenzonen einerseits und
das niederohmige Gebiet andererseits auf einander
gegenüber liegenden Seiten der gemeinsamen hochohmigen Halbleiterschicht, so daß der Halbleiterkörper
auf zwei Seiten kontaktiert werden muß. Diese Anordnungen eignen sich dadurch nicht zur Anwendung
von Direktkontaktverfahren bei der Fertigmontage. ο
Auch können sie praktisch nicht mit .»genannten »beam-leads« ausgeführt werden, während bekanntlich
Anschlüsse in Form von solchen Lei'<srbäurnen insbesondere bei hohen Frequenzen wegen ihrer geringen
Selbstinduktion vorteilhaft sind. Außerdem eignen sich diese Anordnungen weniger gut zur Anwendung in
integriertes Schaltungen. Integration von Hochfrequenzschaltungen ist ja insbesondere dann attraktiv,
wenn dabei die elektrischen Verbindungen zwischen den Schaltungseiemeriten auf einfache Weise erhalten rwerden können und besonders kurz sind, so daß die mit
diesen Verbindungen zusammenhängenden Streueffekte in erheblichem Maße herabgesetzt werden. Mit den
bekannten Diodenkombinationen kann dieser Vorteil nur in beschränktem Maße erzielt werden.
Der Erfindung liegt die Aufgabe zugrunde, eine Halbleiteranordnung der eingangs genannten Art so
auszugestalten, daß sie insbesondere für die Anwendung in Hochfrequenzanordnungen geeignet ist, Ah,
daß die Reihenwiderstände und Selbstinduktionen sehr klein sind und sich auf verhältnismäßig einfache Weise
herstellen läßt
Der Erfindung liegt u. a. die Erkenntnis zugrunde, daß
die elektrischen und insbesondere auch die Hochfrequenzeigenschaften viel weniger stark von dem den
Dioden gemeinsamen niederohmigen Gebiet und dessen Lage in bezug auf die beiden Oberflächenzonen
abhängig sind als bisher angenommen wurde.
Die genannte Aufgabe wird in Anwendung dieser Erkenntnis durch die im kennzeichnenden Teil des
Anspruchs 1 angegebenen Merkmale gelöst.
Weitere Ausgestaltungen der Erfindung ergeben sich aus den Unteransprüchen.
Die Halbleiteranordnung nach der Erfindung weist insbesondere den Vorteil auf, daß dank der Tatsache,
daß sich alle Anschlüsse an derselben Seite des Halbleiterkörpers befinden, sie leichter kontaktiert und
auch in integrierte Schaltungen aufgenommen werden kann.
Die Erfindung wird anhand der Zeichnung im folgenden näher erläutert. Es zeigt
F i g. 1 ein Schaltbild eines Dreibandschalter/Abschwächergebildes mit PIN-Diodenkombinationen,
F i g. 2 schematisch eine Draufsicht auf eine integrierte Schaltung, deren zugehöriges Schaltbild in Fig. 1 so
dargestellt ist,
Fig.3 schematisch einen Querschnitt durch einen Teil dieser integrierten Schaltung längs der Linie IH-III
der F i g. 2, und
Fig.4 schematisch einen Querschnitt durch eine
zweite Ausführungsform einer PIN-DiodenJcombination.
F i g. 1 zeigt ein Schaltbild eines Dreibandschalter/ Abschwächergebildes. Dieser Schalter, der aus drei
regelbaren Abschwächern in π-Anordnung zusammengesetzt ist, enthält sieben Kombinationen von zwei
gegensinnig in Reihe geschalteten PIN-Dioden. Die drei Eingänge der drei in der Fernsehtechnik üblichen
Bänder sind mit 1, 2 und 3 bezeichnet, während sich der Signalausgang bei 4 befindet. Die Mittelkontakte der
Dioden sind über Widerstände mit Anschlußpunkten 11,
12, 21, 22, 31, 32 und 40 verbunden, die ζ. Β>. ihrerseits
mit einem nicht dargestellten Regelkreis verbunden sein
können, mit dessen Hilfe in Abhängigkeit von einem
zugeführten Regelsignal geregelt werden kann, welches der den Eingängen 1, 2 und 3 zugeführten Wechselstromsignale an den Ausgang 4 weitergeleitet wird und
in welchem Maße das weitergeleitete Signal abgeschwächt wird. Die Anschlüsse 5, S, 7 und 8 können mit
einein Punkt von Bezugspotential, z. B. mit Erde,
verbunden werden.
Da die Wirkung der Abschwächerschaltung und des Regelkreises für die vorliegende Erfindung nicht von
wesentlicher Bedeutung ist wird darauf nicht näher eingegangen. Wohl ist es wichtig, daß diese und ähnliche
Schaltungen durch Anwendung der Erfindung so integriert werden können, daß die Herstellung verhältnismäßig einfach ist und dennoch Schaltungen mit sehr
günstigen Hochfrequenzeigenschaften erhalten werden.
F i g. 2 zeigt z. B. schematisch den Layout oder die
Topologie eines integrierten Dreibandschalter/Abschwächergebildes nach dem Schaltbild der Fig. 1.
Diese integrierte Schaltung hat sich in der Praxis als zur Anwendung in dem Frequenzbereich zwischen 10 MHz
und etwa 10 GHz geeignet erwiesen. Die Abschwächung kann von etwa 0,5 bis 60 dB und der Widerstand
von einigen Ohms bis etwa 5 k£l geregelt werden.
In Fig.2 sind entsprechende elektrische Anschlußkontakte mit den gleichen Bezugsziffern wie in F i g. 1
bezeichnet
Die integrierte Schaltung enthält einen Halbleiterkörper SO mit einer Anzahl gegeneinander isolierter
Teilkörper oder Gebieten 51 —58. Das Gebiet 51 umgibt
die Gebiete 52—58 und enthält die in Fig. 1 dargestellten Widerstände in Form von sieben dotierten
Halbleiterzonen 59, deren Leitungstyp dem des Gebietes 51 entgegengesetzt ist Jedes der sieben
Gebiete 52—58 enthält zwei gegensinnig in Reihe geschaltete PIN-Dioden, wie deutlich aus dem Querschnitt nach F i g. 3 durch eine dieser Diodenkombinationen ersichtlich ist
Diese PIN-Diodenkombination weist einen Halbleiterkörper auf, der durch den Teilkörper oder das
Gebiet 52 gebildet wird, der oder das in diesem Falle aus hochohmigem N-Ieitendem Silicium besteht Vorzugsweise ist der spezifische Widerstand desselben größer
als 50 Ω ■ cm oder, was noch günstiger ist, größer als
100 Ω · cm. Dieses hochohmige, wenigstens verhältnismäßig praktisch eigenleitende Gebiet bildet eine den
beiden PIN-Dioden gemeinsame Zone. An einer praktisch ebenen Oberfläche 66, der ersten Hauptfläche
des Halbleiterkörpers, dieses Gebietes 52 befinden sich zwei nebeneinander liegende Oberflächenzonen 60 und
61 von einem ersten Leitungstyp. In diesem Falle handelt es sich um durch Ionenimplantation oder
Diffusion erhaltene P-Ieitende Zonen mit einem Flächenwiderstand von etwa 10Ω. Sie erstrecken sich
bis zu einer Tiefe von z. B. etwa 2 μιτι unter die
Halbleiteroberfläche, wobei die Dicke des hochohmigen Gebietes 52 viel größer ist und z. B. etwa 40 μΐη beträgt
Das hochohmige Gebiet 52 trennt die Oberflächenzonen 60 und 61 voneinander und von einem üiiederohmigen Gebiet 62 vom zweiten Leitungstyp. Das niederohmige Gebiet 62 ist in diesem Falle ein N-dotiertes
Gebiet mit einem Flächenwiderstand von z. B. etwa 2 bis 3Ω. Die Oberflächenzonen 60 und 61 und das
niederohmige Gebiet sind mit Hilfe von Anschlußleitern oder -kontakten 63,64 und 65 kontaktiert, die sich nach
der Erfindung alle drei an der Hauptfläche 66 des Gebietes 52 befinden.
die sich auf einer auf der Hauptfläche 66 vorhandenen Isolierschicht 67 erstrecken und die durch öffnungen in
dieser Schicht 67 mit den Oberflächenzonen 60 und 61 bzw. dem niederohmigen Gebiet 62 in Kontakt sind.
Die bisher an Hand der Fig. 3 beschriebene Diodenkombination kann in einer Umhüllung oder in
einer Hybridschaltung montiert werden, wobei übliche Techniken angewendet werden können. Zum Beispiel
können durch Thermokompression Drähte an den Bahnen 63, 64 und 65 befestigt oder die Bahnen 63, 64
und 65 örtlich verdickt werden, um die Diodenkombination für direkte Befestigung auf einem mit Leiterbahnen
versehenen Substrat geeignet zu machen, wobei die örtlichen Verdickungen ζ. B. durch Löten mit den
Leiterbahnen des Substrats verbunden werden. Auch können die leitenden Anschlüsse 63, 64 und 65 auf an
sich übliche Weise in Form sogenannter »beam-leads« ausgebildet sein.
Eine mögliche Ausführung eines »beam-lead«-Anschlusses, d. h. ein Anschluß, der durch einen Leiter
gebildet wird, der in seitlicher Richtung und etwa parallel zu der Oberfläche des Halbleiterkörpers, an die
kontaktierte Halbleiterzonen grenzen, über den Halbleiterkörper hervorragt, zeigt F i g. 3 als den Anschluß 7.
Die kontaktierte Diodenkombination ist mit einer zweiten Isolierschicht 68 überzogen, auf der sich ein
zweites Muster von Leiterbahnen 69 erstreckt. Teile dieses zweiten Musters von Leiterbahnen sind über
öffnungen in der Isolierschicht 68 mit auf der ersten isolierschicht 68 liegenden Leitern 63 und 64 verbunden.
Für alle oder einen Teil der Leiterbahnen 69 kann eine Dicke gewählt werden, die eine genügend große
Festigkeit der seitlich hervorragenden Anschlüsse sicherstellt. Die in diesem Beispiel angewendete
Ausführungsform von »beam-leads« ist ausführlicher in der britischen Patentschrift 12 90194 beschrieben.
Diese Ausführungsform ist nicht nur wegen ihrer hohen Korrosionsbeständigkeit, sondern auch deshalb besonders
geeignet, weil eine zweite Schicht von Verbindungsleitern verfügbar ist, so daß einfach sich
kreuzende Verbindungen erhalten werden können. Weiter sind in der Schaltung nach F i g. 2 möglichst
insbesondere diejenigen leitenden Verbindungen, in denen der Reihenwiderstand und/oder die Streukapazität
in bezug auf den Halbleiterkörper störend sind, in der zweiten Schicht angebracht Für die Leiterbahnen in
der zweiten Schicht kann ja leicht, z. B. durch Anwendung einer verhältnismäßig großen Dicke, ein
verhältnismäßig großer Querschnitt erhalten werden, während sich außerdem diese Schicht in größerer
Entfernung von dem Halbleiterkörper als die erste Schicht befindet. Der Deutlichkeit halber sind die
Leiterbahnen der ersten Schicht und die der zweiten Schicht in F i g. 2 in verschiedenen Richtungen schraffiert.
Weiter versteht es sich, daß Reihenwiderstände und Streukapazitäten namentlich in Hochfrequenzschaltungen der obenbeschriebenen Art oft eine
wichtige Rolle spielen, wobei sie z. B. zulässigen
Frequenzbereich beschränken können.
Die beschriebene integrierte Schaltung umfaßt eine Anzahl von Teilkörpern 51—58, die aus derselben
Halbleiterscheibe hergestellt und durch Entfernung des überschussigen Halbleitermaterials gegeneinander isoliert sind. Die Teilkörper sind durch die Isolierschichten
67 und 68, die die zwischen den Teilkörpern vorhandenen Nuten überbrücken, durch einen TeS der
Leiterbahnen der ersten Schicht, wie z_ B. die Leiterbahn 65, durch einen Teil der Leiterbahnen 69 ä» der
zweiten Schicht und durch die teilweise aus dem Rand 70 hervorragenden Anschlußleiter mechanisch miteinander
verbunden. Naturgemäß bilden die genannten Leiterbahnen und Anschlußleiter zugleich die für die
■·, Schaltung benötigten elektrischen Verbindungen.
F i g. 4 zeigt eine andere Ausführungsform der Diodenkombination. An einer Hauptfläche eines hochohmigen
P-Ieitenden Halbleiterkörpers 81 befinden sich zwei kreisförmige N-leitende Oberflächenzonen 82 und
J0 83 mit einem Durchmesser von etwa 80 μΐη. Diese
Oberflächenzonen sind an der genannten Hauptfläche auf Abstand von einem niederohmigen P-Ieitenden
Gebiet 84 umgeben. Das Gebiet 84 ist ein ununterbrochenes Gebiet mit zwei kreisförmigen öffnungen mit
einem Durchmesser von etwa 240 μηι, in deren Mitten
die Oberflächenzonen 82 und 83 liegen. An der gegenüberliegenden Oberfläche des eine Dicke von
etwa 59 μπι aufweisenden Halbleiterkörpers 81 ist eine
niederohmige P-Ieitende Schicht 85 angebracht.
Der Halbleiterkörper 81 ist weiter mit einer Isolierschicht 86 mit öffnungen versehen, durch die
Leiterbahnen 87, 88 und 89 mit den Oberflächenzonen 82 und 83 bzw. dem niederohmigen Gebiet 84
verbunden sind. Der Halbleiterkörper ist mit seiner kontaktierten Seite auf einem isolierenden Träger 90
befestigt, auf dem erwünschtenfalls auch andere Halbleiterbauelemente vorhanden sein können.
Bei der Herstellung der Diodenkombination nach F i g. 4 kann z. B. von einer P-leitenden Siliciumscheibe
mit einem spezifischen Widerstand von 200 bis 300 Ω · cm und einer Dicke von z. B. etwa 200 μπι
ausgegangen werden. Der mittlere Teil dieser Scheibe wird auf eine Dicke von z. B. etwa 50 μπι abgeätzt,
wobei rings herum ein Rand mit der ursprünglichen
!5 Dicke wegen der gewünschten Hantierbarkeit der
Scheibe bei den weiteren Behandlungen beibehalten wird. Dann kann auf einer oder auf beiden Seiten der
Scheibe eine niederohmige z. B. mit Bor dotierte P-Ieitende Schicht angebracht werden, wobei im
letzteren Falle auf einer Seite des Körpers die erhaltene Schicht z. B. durch Ätzen wieder entfernt wird. Der
mittlere Teil der Scheibe besteht nun aus einer niederohmigen Schicht 85 und einer hochohmigen
Schicht 81.
Es sei bemerkt, daß für die meisten Anwendungen
eine hochohmige Schicht 81 mit sehr hohem spezifischem Widerstand und einer langen Lebensdauer der
Ladungsträger verlangt wird, so daß diese Schicht 81 in der Praxis schwer als epitaktische Schicht ausgebildet
werden kann. Nun muß von einem hochohmigen Körper ausgegangen werden und es müssen, nachdem
die Halbleiterscheibe praktisch auf die gewünschte Dicke gebracht worden ist, auf zwei verschiedene Seiten
dotierte Gebiete angebracht werden.
Anschließend weiden auf übliche Weise in der hochohmigen Schicht 81 die Oberflächengebiete 82, 83
und 84 angebracht, wobei gleichzeitig anderswo in der Halbleiterscheibe Zonen anderer Schaltungselemente
erzeugt werden können. Nachdem die Halbleiterscheibe auf übliche Weise mit Leiterbahnen 87,88 und 89 zom
Mitemanderverbinden von Schaltnngselementen und
für elektrischen Anschluß der Anordnung versehen ist,
kann die Scheibe auf einem isolierenden Träger befestigt werden. Dann kann der mittlere Tefl der
Scheibe durch Ätzen von der Oberfläche der niederohmigen Schicht 85 her in voneinander getrennte TeSe
unterteBt werden. Danach kann auch der isolierende
Träger unterteilt werden. Dabei können die erhaltenen
Dioden gehörige, mit Ladungsträgern überschwimmte Teil der hochohmigen Schicht 52 derart groß ist, daß
tatsächlich ein unterbrochenes gemeinsames und an die beiden Oberflächenzonen 60 und 61 grenzendes Gebiet
mit einer hohen Konzentration an injizierten Ladungsträgern gebildet wird. Der Wechselstrom kann dann
über dieses gemeinsame Gebiet, das einen regelbaren Widerstand bildet, unmittelbar von einer Oberflächenzone
60 zu der anderen Oberflächenzone 61 oder umgekehrt fließen. Auf diese Weise ließe sich erklären,
daß die Lage und der spezifische Widerstand des niederohmigen Gebietes 62 praktisch keinen oder
wenigstens keinen entscheidenden Einfluß mehr auf den Hochfrequenzreihenwiderstand der Diodenkombination
ausüben. In diesem Zusammenhang spielt der Leitungstyp der hochohmigen Schicht keine wichtige
Rolle. Diese Schicht kann sowohl eine N-leitende als
auch eine P-Ieitende Schicht sein.
Da der Wechselstrom unmittelbar von einer zu der anderen Oberflächenzone fließen kann, sind die
Oberflächenzonen vorzugsweise mit einem praktisch geraden Teil ihrer Begrenzung einander zugekehrt. Die
Zonen 60 und 61 weisen an der Oberfläche praktisch die Form eines Halbkreises auf (siehe F i g. 2), wobei sie mit
dem geraden Teil eines Randes einander zugekehrt nebeneinander liegen. Der Radius des Kreises ist z. B.
40 μιη und der gerade Teil des Zonenrandes ist z. B. 80 μιη. Der Abstand zwischen den beiden Oberflächenzonen
ist z. B. etwa 20 μιη. Das niederohmige Gebiet 62
befindet sich vorzugsweise außerhalb des zwischen den beiden Oberflächenzonen liegenden Teiles der hochohmigen
Schicht 52 und kann z. B. ringförmig, wenigstens mit einer geschlossenen Geometrie, ausgeführt sein,
(siehe die F i g. 2 und 3) oder aus einem oder mehreren, vorzugsweise zu dem von den Oberflächenzonen
eingenommenen Gebiet symmetrisch angeordneten Gebieten bestehen. In dem Beispiel nach F i g. 3 beträgt
der Abstand der inneren Begrenzung der Zone 62 von jeder der Oberflächenzonen 60 und 61 etwa 40 μιη. Die
äußere Begrenzung der Zone 66 ist z. B. rechteckig mit Abmessungen von etwa 200 μιη χ 220 μηι. Vorzugsweise
ist der Mindestabstand an der Oberfläche zwischen dem niederohmigen Gebiet oder jedem der
niederohmigen Gebiete und jeder der Oberflächenzonen größer als der Abstand zwischen den einander
zugekehrten Rändern der beiden Oberflächenzonen.
Es können z. B. auch andere Halbleitermaterialien, wie Germanium und A"'BV-Verbindungen, verwendet
werden. Für eine Isolierschicht können außer Siliciumoxyd z. B. Siliciumnitrid oder Aluminiumoxyd verwendet
werden, wobei auch zusammengesetzte, aus verschiedenen Schichten aufgebaute Isolierschichten
geeignet sind.
In den beschriebenen Beispielen können die Leitungstypen der Oberflächenzonen und des niederohmigen
Gebietes durch die entgegengesetzten Leitungstypen ersetzt werden. Vorzugsweise werden die Oberflächenzonen, namentlich bei PIN-Dioden, die in der Durchlaßrichtung betrieben werden, durch N-leitende Zonen
gebildet.
Wenn die Diodenkombinationen als veränderliche Kapazität verwendet werden, ist der Leitungstyp der
hochohmigen Schicht vorteilhaft gleich dem des niederohmigen Gebietes, also dem der beiden Oberflächenzonen entgegengesetzt. Weiter kann namentlich
bei veränderlichen Kapazitäten die hochohmige Oberflächenschicht eine epitaktische Schicht mit einem an
diese Anwendung angepaßten, für veränderliche Kapa-Trägerteile
einen oder auch mehrere Halbleiterkörper besitzen. Im letzteren Falle können integrierte Schaltungen
erhalten werden, die mechanisch im wesentlichen durch den isolierenden Träger zusammengehalten
werden, wobei die elektrischen Verbindungen durch Leiterbahnen, wie die Bahnen 87, 88 und 89, gebildet
werden.
Die Diodenkombination kann also auf verhältnismäßig einfache Weise hergestellt werden, wobei die
ίο niederohmige Schicht 85 nicht kontaktiert zu werden
braucht, weil auf der gegenüberliegenden Seite ein Mittelkontakt für die Kombination angebracht ist.
Dabei wird die Tatsache benutzt, daß der Mittelkontakt nur für die Gleichstromeinstellung dient und das
π Wechselstromsignal nicht durch diesen Anschluß fließt.
Der Reihenwiderstand dieses Anschlusses übt daher praktisch keinen Einfluß auf die Hochfrequenzeigenschaften
der Diodenkombination aus.
Dagegen kann wohl die niederohmige Schicht 85 zur Herabsetzung des Reihenwiderstandes für den von der
Oberflächenzone 82 zu der Oberflächenzone 83 oder umgekehrt fließenden Wechselstrom dienen. Versuche,
die zu der Erfindung geführt haben, haben jedoch ergeben, daß, wenn diese Oberflächenzonen in nicht zu
großer Entfernung voneinander liegen, der Einfluß der niederohmigen Schicht 85 auf den Reihenwiderstand
verhältnismäßig gering ist. Diese Tatsache kann dazu benutzt werden, die Herstellung noch erheblich zu
vereinfachen. Durch das Weglassen der niederohmigen Schicht, wie im Beispiel nach F i g. 3, kann auf das
Abätzen der Halbleiterscheibe auf eine geringe Dicke und das beidseitige Dotieren dieser Scheibe verzichtet
werden. Die hochohmige Halbleiterschicht erstreckt sich also vorzugsweise von der Oberfläche, an die die
Oberflächenzonen grenzen, über die ganze Dicke des Halbleiterkörpers und bis zu einer zu der genannten
Oberfläche praktisch parallelen, gegenüberliegenden Oberfläche, wobei der untere den Oberflächenzonen
liegende Teil des Halbleiterkörpers bis zu der gegenüberliegenden Oberfläche völlig aus hochohmigem
Material besteht. Die Halbleiterscheibe wird nun erst, nachdem die gewünschte Dotierung und die
Metallisierung angebracht sind, auf geringe Dicke abgeätzt und meistens unterteilt. Das Abätzen kann in
diesem Falle mit weniger großer Genauigkeit erfolgen, weil die Dicke der Scheibe in geringerem Maße als im
Beispiel nach F i g. 4 die elektrischen Eigenschaften beeinflußt, bei welchem Beispiel der Abstand zwischen
den Zonen 82 und 83 und dem niederohmigen Gebiet 85 von der Dicke und somit auch von dieser Ätzbehandlung
abhängig ist.
Bekanntlich wird bei PIN-Dioden beim Betrieb in der Durchlaßrichtung das hochohmige Gebiet mit in dieses
Gebiet injizierten Ladungsträgern überschwemmt, wobei diese im Verhältnis zu der Gleichgewichtskonzentration
in diesem Gebiet hohe Ladungsträgerkonzentration die Leitfähigkeit des hochohmigen Gebietes
bestimmt. Diese Leitfähigkeit kann mit Hilfe des Gleichstroms eingestellt und/oder mit Hilfe eines
Wechselstroms nicht zu hoher Frequenz geändert' werden. Wird die Wechselstromfrequenz zu hoch, so
kann die Konzentration injizierter Ladungsträger sich nicht genügend schnell mehr an den augenblicklichen
Strompegel anpassen end bei genügend hoher Frequenz verhält sich das hochohmige Gebiet praktisch wie ein
wechselsiromunabhängiger Widerstand. Bei der PIN-Diodenkombination nach Fig.3 muß wahrscheinlich
angenommen werden, daß der zu jeder der beiden
zitäten aus der Fachliteratur an sich bekannten Dotierungsprofil sein. Die epitaktische Schicht, die z. B.
eine Dicke von etwa ΙΟμίη aufweisen kann, kann auf
einem Substrat vom gleichen Leitungstyp und mit einem niedrigeren spezifischen Widerstand angebracht sein.
Hierzu 2 Blatt Zeichnungen
Claims (6)
1. Halbleiteranordnung mit einem Abschwächer steuerbarer Impedanz, mit einem Signalweg zwischen einem SignaleingangsanschluB und einem
Signalausgangsanschluß und zwei zwischen dem SignaleingangsanschluB und dem Signalausgangsanschluß gegensinnig in Reihe geschalteten P1 N-, N-
oder N, P-, P-Dioden, welcher Abschwächer einen Halbleiterkörper mit zwei praktisch parallelen
Hauptflächen enthält, wobei sich eine erste und eine zweite Oberflächenzone eines ersten Leitungstyps
von einer ersten der beiden Hauptflächen her in eine den Dioden gemeinsame, an die erste Hauptfläche
grenzende, hochohmige Oberflächenschicht erstrekken, wobei die erste und die zweite Oberflächenzone
im Halbleiterkörper völlig von der hochotenigen Schicht umgeben sind und die erste Oberflächenzone mit dem SignaleingangsanschluB und die zweite
Oberflächenzone mit dem Signalausgangsanschluß versehen ist, wobei die hochohmige Schicht die erste
und die zweite Oberflächenzone von einem niederohmigen Gebiet des zweiten Leitungstyps trennt,
das einen den Dioden gemeinsamen elektrischen Anschlußkontakt aufweist, der die Steuerung der
Impedanz des zwischen dem Signaleingangsanschluß und dem Signalausgangsanschluß vorhandenen Signalstromweges ermöglicht, dadurch gekennzeichnet, daß das niederohmige Gebiet
(62) an die erste Hauptfläche (66) grenzt und der SignaleingangsanschluB (63), der Signalausgangsanschluß (64) und der gemeinsame Anschlußkontakt
(65) sich an derselben Seite des Halbleiterkörpers befinden, wobei der Signalstromweg praktisch völlig
im Halbleiterkörper und außerhalb des gemeinsamen Anschlußkontakts (65), der praktisch nur als
Gleichstromkontakt dient, liegt
2. Halbleiteranordnung nach Anspruch 1, dadurch gekennzeichnet, daß sich die hochohmige Halbleiterschicht (52) von der ersten Hauptfläche (66)
über die ganze Dicke des Halbleiterkörpers bis zu der gegenüberliegenden, praktisch parallelen
Hauptfläche erstreckt
3. Halbleiteranordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß der spezifische Widerstand der hochohmigen Schicht (52) größer als
50 Ω ■ cm ist.
4. Halbleiteranordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß
das mit einem elektrisch leitenden Anschlußkontakt (65) versehene niederohmige Gebiet (62) vom
zweiten Leitungstyp sich, auf die Oberfläche gesehen, außerhalb des zwischen den beiden
Oberflächenzonen (60, 61) liegenden Teiles der hochohmigen Schicht (52) befindet.
5. Halbleiteranordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß die
beiden Oberflächenzonen (60, 61) vom ersten Leitungstyp und das niederohmige Gebiet (62) vom
zweiten Leitungstyp mit Hilfe von Anschlußkontakten kontaktiert sind, die in Form von seitlich,
praktisch parallel zu der Oberfläche über den Halbleiterkörper hervorragenden Leitern, sog.
»beam leads«, ausgebildet sind.
6. Halbleiteranordnung nach einem der vorangehenden Ansprüche, dadurch gekennzeichnet, daß
mehrere Halbleiterkörper, die je ein oder mehrere
Schaltungselemente enthalten, die aus derselben
Halbleiterscheibe durch Entfernung des zwischen den Körpern vorhandenen überschüssigen HaIbleitermaterials hergestellt sind, durch eine Isolierschicht und/oder einen isolierenden Träger und/oder
durch Anschlußkontakte mechanisch und elektrisch zu einer integrierten Schaltung zusammengebaut
sind.
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
NL7215200A NL7215200A (de) | 1972-11-10 | 1972-11-10 |
Publications (3)
Publication Number | Publication Date |
---|---|
DE2353770A1 DE2353770A1 (de) | 1974-05-16 |
DE2353770B2 true DE2353770B2 (de) | 1981-07-16 |
DE2353770C3 DE2353770C3 (de) | 1982-03-25 |
Family
ID=19817338
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2353770A Expired DE2353770C3 (de) | 1972-11-10 | 1973-10-26 | Halbleiteranordnung |
Country Status (15)
Country | Link |
---|---|
US (1) | US4143383A (de) |
JP (1) | JPS5227031B2 (de) |
AT (1) | ATA936373A (de) |
BE (1) | BE807079A (de) |
BR (1) | BR7308693D0 (de) |
CA (1) | CA1006274A (de) |
CH (1) | CH574165A5 (de) |
DE (1) | DE2353770C3 (de) |
ES (1) | ES420364A1 (de) |
FR (1) | FR2206589B1 (de) |
GB (1) | GB1445724A (de) |
IN (1) | IN140549B (de) |
IT (1) | IT996919B (de) |
NL (1) | NL7215200A (de) |
SE (1) | SE391997B (de) |
Families Citing this family (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JPS4932640A (de) * | 1972-07-20 | 1974-03-25 | ||
US4050055A (en) * | 1976-07-26 | 1977-09-20 | Krautkramer-Branson, Incorporated | Attenuator circuit ultrasonic testing |
US4257061A (en) * | 1977-10-17 | 1981-03-17 | John Fluke Mfg. Co., Inc. | Thermally isolated monolithic semiconductor die |
JPS5474820A (en) * | 1977-11-28 | 1979-06-15 | Stanley Electric Co Ltd | Anticlouding apparatus |
US4275362A (en) * | 1979-03-16 | 1981-06-23 | Rca Corporation | Gain controlled amplifier using a pin diode |
US4500845A (en) * | 1983-03-15 | 1985-02-19 | Texas Instruments Incorporated | Programmable attenuator |
JPS60126643A (ja) * | 1983-12-13 | 1985-07-06 | Matsushita Electric Ind Co Ltd | 印刷媒体 |
US4738933A (en) * | 1985-08-27 | 1988-04-19 | Fei Microwave, Inc. | Monolithic PIN diode and method for its manufacture |
EP0214414B1 (de) * | 1985-08-31 | 1990-11-14 | Licentia Patent-Verwaltungs-GmbH | Verfahren zum Herstellen eines beidseitig kontaktierten Halbleiterkörpers |
US4786828A (en) * | 1987-05-15 | 1988-11-22 | Hoffman Charles R | Bias scheme for achieving voltage independent capacitance |
US6835967B2 (en) * | 2003-03-25 | 2004-12-28 | Taiwan Semiconductor Manufacturing Co., Ltd. | Semiconductor diodes with fin structure |
KR20070069191A (ko) * | 2004-10-05 | 2007-07-02 | 코닌클리즈케 필립스 일렉트로닉스 엔.브이. | 반도체 디바이스 |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
AT270747B (de) * | 1963-12-17 | 1969-05-12 | Western Electric Co | Verfahren zum Herstellen von mechanisch abgestützten, elektrisch leitenden Anschlüssen an Halbleiterscheiben |
DE1514453A1 (de) * | 1965-04-26 | 1969-08-14 | Siemens Ag | Verfahren zum Herstellen von Halbleiterschaltungen |
FR1540051A (fr) * | 1966-09-21 | 1968-09-20 | Rca Corp | Microcircuit et son procédé de fabrication |
US3475700A (en) * | 1966-12-30 | 1969-10-28 | Texas Instruments Inc | Monolithic microwave duplexer switch |
US3518585A (en) * | 1966-12-30 | 1970-06-30 | Texas Instruments Inc | Voltage controlled a.c. signal attenuator |
US3549960A (en) * | 1967-12-20 | 1970-12-22 | Massachusetts Inst Technology | Thermo-photovoltaic converter having back-surface junctions |
NL6911479A (de) * | 1968-07-26 | 1970-01-28 | ||
NL159822B (nl) * | 1969-01-02 | 1979-03-15 | Philips Nv | Halfgeleiderinrichting. |
JPS4828958B1 (de) * | 1969-07-22 | 1973-09-06 | ||
FR2071043A5 (de) * | 1969-12-16 | 1971-09-17 | Thomson Csf | |
US3714473A (en) * | 1971-05-12 | 1973-01-30 | Bell Telephone Labor Inc | Planar semiconductor device utilizing confined charge carrier beams |
DE2203247C3 (de) * | 1972-01-24 | 1980-02-28 | Siemens Ag, 1000 Berlin Und 8000 Muenchen | Halbleiterbauelement mit steuerbarer Dämpfung sowie Schaltungsanordnung zu dessen Betrieb |
-
1972
- 1972-11-10 NL NL7215200A patent/NL7215200A/xx not_active Application Discontinuation
-
1973
- 1973-10-26 DE DE2353770A patent/DE2353770C3/de not_active Expired
- 1973-10-31 IN IN2407/CAL/73A patent/IN140549B/en unknown
- 1973-11-07 CA CA185,225A patent/CA1006274A/en not_active Expired
- 1973-11-07 GB GB5162073A patent/GB1445724A/en not_active Expired
- 1973-11-07 AT AT936373A patent/ATA936373A/de not_active Application Discontinuation
- 1973-11-07 SE SE7315118A patent/SE391997B/xx unknown
- 1973-11-07 IT IT70268/73A patent/IT996919B/it active
- 1973-11-07 CH CH1561673A patent/CH574165A5/xx not_active IP Right Cessation
- 1973-11-07 BR BR8693/73A patent/BR7308693D0/pt unknown
- 1973-11-08 BE BE137545A patent/BE807079A/xx unknown
- 1973-11-08 ES ES420364A patent/ES420364A1/es not_active Expired
- 1973-11-08 JP JP48125022A patent/JPS5227031B2/ja not_active Expired
- 1973-11-09 FR FR7339853A patent/FR2206589B1/fr not_active Expired
-
1976
- 1976-09-23 US US05/725,781 patent/US4143383A/en not_active Expired - Lifetime
Also Published As
Publication number | Publication date |
---|---|
GB1445724A (en) | 1976-08-11 |
JPS5227031B2 (de) | 1977-07-18 |
BE807079A (nl) | 1974-05-08 |
CH574165A5 (de) | 1976-03-31 |
IN140549B (de) | 1976-11-27 |
BR7308693D0 (pt) | 1974-08-22 |
ES420364A1 (es) | 1976-04-16 |
CA1006274A (en) | 1977-03-01 |
NL7215200A (de) | 1974-05-14 |
US4143383A (en) | 1979-03-06 |
IT996919B (it) | 1975-12-10 |
JPS50772A (de) | 1975-01-07 |
FR2206589A1 (de) | 1974-06-07 |
FR2206589B1 (de) | 1978-02-24 |
DE2353770C3 (de) | 1982-03-25 |
SE391997B (sv) | 1977-03-07 |
DE2353770A1 (de) | 1974-05-16 |
AU6232073A (en) | 1975-05-15 |
ATA936373A (de) | 1979-06-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE19704995B4 (de) | Integrierte Hochspannungs-Leistungsschaltung | |
DE69936839T2 (de) | Laterales dünnfilm-silizium-auf-isolator-(soi)-jfet-bauelement | |
DE2706623C2 (de) | ||
DE2231933C3 (de) | Festkörperschalter | |
DE1489893B1 (de) | Integrierte halbleiterschaltung | |
DE2353770C3 (de) | Halbleiteranordnung | |
DE1913053B2 (de) | Feldeffekttransistor mit isolierter Gate-Elektrode | |
DE1614300C3 (de) | Feldeffekttransistor mit isolierter Gateelektrode | |
DE1489894B2 (de) | In zwei richtungen schaltbares halbleiterbauelement | |
DE2300116B2 (de) | Hochfrequenz-Feldeffekttransistor mit isolierter Gate-Elektrode für Breitbandbetrieb | |
DE1152185B (de) | Halbleiterbauelement mit veraenderlichem Widerstand | |
DE19637277A1 (de) | Widerstand für eine integrierte Schaltung | |
DE1639349C3 (de) | Feldeffekt-Transistor mit isolierter Gate-Elektrode, Verfahren zu seiner Herstellung und Verwendung eines solchen Feldeffekt-Transistors in einer integrierten Schaltung | |
DE2852200C2 (de) | ||
DE1514867B2 (de) | Halbleiterdiode | |
DE2225787C2 (de) | Magnetfeldempfindliches Halbleiterbauelement | |
DE68925150T2 (de) | Bipolartransistor und Verfahren zu dessen Herstellung | |
DE2357640C3 (de) | Kontaktierung eines planaren Gunn-Effekt-Halbleiterbauelement | |
DE2848576C2 (de) | ||
DE2100224B2 (de) | Maskierungs- und Metallisierungsverfahren bei der Herstellung von Halbleiterzonen | |
DE1803032A1 (de) | Steuerbares Halbleiterbauelement | |
DE2046053B2 (de) | Integrierte Schaltung | |
DE2126303A1 (de) | Eine isolierte Gate-Elektrode aufweisender Feldeffekt-Transistor mit veränderlicher Verstärkung | |
EP0156022A2 (de) | Durch Feldeffekt steuerbares Halbleiterbauelement | |
DE102005039804B4 (de) | Laterales Halbleiterbauelement mit Driftstrecke und Potentialverteilungsstruktur, Verwendung des Halbleiterbauelements sowie Verfahren zur Herstellung desselben |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C3 | Grant after two publication steps (3rd publication) | ||
8339 | Ceased/non-payment of the annual fee |