DE2255150A1 - Komplementaere mis-halbleiteranordnung - Google Patents

Komplementaere mis-halbleiteranordnung

Info

Publication number
DE2255150A1
DE2255150A1 DE2255150A DE2255150A DE2255150A1 DE 2255150 A1 DE2255150 A1 DE 2255150A1 DE 2255150 A DE2255150 A DE 2255150A DE 2255150 A DE2255150 A DE 2255150A DE 2255150 A1 DE2255150 A1 DE 2255150A1
Authority
DE
Germany
Prior art keywords
layer
silicon
gate
oxide layer
threshold voltage
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE2255150A
Other languages
German (de)
English (en)
Inventor
Hiroshi Harigaya
Masao Kanai
Motoyoshi Sakamoto
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Suwa Seikosha KK
Original Assignee
Suwa Seikosha KK
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Suwa Seikosha KK filed Critical Suwa Seikosha KK
Publication of DE2255150A1 publication Critical patent/DE2255150A1/de
Pending legal-status Critical Current

Links

Classifications

    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D84/00Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers
    • H10D84/80Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs
    • H10D84/82Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components
    • H10D84/83Integrated devices formed in or on semiconductor substrates that comprise only semiconducting layers, e.g. on Si wafers or on GaAs-on-Si wafers characterised by the integration of at least one component covered by groups H10D12/00 or H10D30/00, e.g. integration of IGFETs of only field-effect components of only insulated-gate FETs [IGFET]
    • H10D84/85Complementary IGFETs, e.g. CMOS
    • H10D84/858Complementary IGFETs, e.g. CMOS comprising a P-type well but not an N-type well
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10DINORGANIC ELECTRIC SEMICONDUCTOR DEVICES
    • H10D99/00Subject matter not provided for in other groups of this subclass

Landscapes

  • Metal-Oxide And Bipolar Metal-Oxide Semiconductor Integrated Circuits (AREA)
  • Insulated Gate Type Field-Effect Transistor (AREA)
  • Thin Film Transistor (AREA)
DE2255150A 1971-11-25 1972-11-10 Komplementaere mis-halbleiteranordnung Pending DE2255150A1 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP46094705A JPS4859783A (enrdf_load_stackoverflow) 1971-11-25 1971-11-25

Publications (1)

Publication Number Publication Date
DE2255150A1 true DE2255150A1 (de) 1973-06-07

Family

ID=14117566

Family Applications (1)

Application Number Title Priority Date Filing Date
DE2255150A Pending DE2255150A1 (de) 1971-11-25 1972-11-10 Komplementaere mis-halbleiteranordnung

Country Status (3)

Country Link
JP (1) JPS4859783A (enrdf_load_stackoverflow)
DE (1) DE2255150A1 (enrdf_load_stackoverflow)
GB (1) GB1358510A (enrdf_load_stackoverflow)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2310635A1 (fr) * 1975-05-08 1976-12-03 Nat Semiconductor Corp Fabrication d'un dispositif semi-conducteur au silicium, avec auto-alignement de region de grille sur regions de source et de drain

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPS50159271A (enrdf_load_stackoverflow) * 1974-06-12 1975-12-23
JPS5870567A (ja) * 1981-10-22 1983-04-27 Nippon Denso Co Ltd 半導体装置の製造方法

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
FR2310635A1 (fr) * 1975-05-08 1976-12-03 Nat Semiconductor Corp Fabrication d'un dispositif semi-conducteur au silicium, avec auto-alignement de region de grille sur regions de source et de drain

Also Published As

Publication number Publication date
JPS4859783A (enrdf_load_stackoverflow) 1973-08-22
GB1358510A (en) 1974-07-03

Similar Documents

Publication Publication Date Title
DE69121535T2 (de) Feldeffekttransistor mit inverser T-förmiger Silizid-Torelektrode
DE68912482T2 (de) Dünnfilm-Transistoren, ihre Verfahren zur Herstellung und Anzeigeeinrichtung, die mit solchen Transistoren hergestellt sind.
DE1614540C3 (de) Halbleiteranordnung sowie Verfahren zu ihrer Herstellung
DE3688758T2 (de) Dünnfilmtransistor auf isolierendem Substrat.
DE3688929T2 (de) Verfahren zum Herstellen von IGFETs mit minimaler Übergangstiefe durch epitaktische Rekristallisation.
DE3787874T2 (de) Verfahren zur Herstellung eines Bauelementes mit einer tiefen Schicht aus Si02.
DE68920657T2 (de) Verfahren zur Herstellung einer Halbleiter-auf-Isolator-Struktur mit Einfangplätzen.
DE69317800T2 (de) Verfahren zur Herstellung einer Halbleiteranordnung
DE2151107A1 (de) Verfahren zur Herstellung eines Feldeffekttransistors mit isolierter Steuerelektrode
DE3688057T2 (de) Halbleitervorrichtung und Methode zur Herstellung.
DE69127837T2 (de) Hochgeschwindigkeits-SOI-Bauelement und Herstellungsverfahren dafür
DE2335799A1 (de) Sperrschicht-feldeffekttransistoren in dielektrisch isolierten mesas
EP0013317A2 (de) Verfahren zur Herstellung von Feldeffekttransistoren
DE3002051A1 (de) Verfahren zur herstellung von komplementaeren mos-transistoren hoher integration fuer hohe spannungen
DE2704413A1 (de) Verfahren zur herstellung von halbleiteranordnungen, bei dem eine dotierungsverunreinigung aus einer polykristallinen halbleiterschicht in ein unterliegendes einkristallines halbleitermaterial eindiffundiert wird
EP0066730B1 (de) Gateisolations-Schichtstruktur, Verfahren zu ihrer Herstellung und ihre Verwendung
DE2023936C3 (de) Halbleitervorrichtung und Verfahren zu ihrer Herstellung
CH655202A5 (de) Verfahren zur herstellung einer halbleiteranordnung.
DE2207264A1 (de) Halbleiterschaltung mit drei Anschlußebenen und Verfahren zu ihrer Herstellung.
DE2225374A1 (de) Halbleitervorrichtung und verfahren zu ihrer herstellung
DE3525550C2 (de) Verfahren zur Herstellung von Feldeffekttransistoren mit isoliertem Gate und hoher Ansprechgeschwindigkeit in integrierten Schaltungen hoher Dichte
DE2654979C3 (de) Verfahren zur Herstellung einer Halbleitervorrichtung
EP0159617B1 (de) Verfahren zum Herstellen von hochintegrierten MOS-Feldeffekttransistoren
DE2817236A1 (de) Integrierte schaltung
DE2211709A1 (de) Verfahren zur Herstellung von Halbleitereinrichtungen

Legal Events

Date Code Title Description
OHW Rejection