DE1197917B - Schaltungsanordnung zum Zusammenstellen oder Verteilen von Zeichen, die sich aus einer Anzahl veraenderlicher Elemente oder aus einer Mischung von veraenderlichen und festen Elementen zusammensetzen, vorzugsweise fuer daten-verarbeitende Maschinen - Google Patents
Schaltungsanordnung zum Zusammenstellen oder Verteilen von Zeichen, die sich aus einer Anzahl veraenderlicher Elemente oder aus einer Mischung von veraenderlichen und festen Elementen zusammensetzen, vorzugsweise fuer daten-verarbeitende MaschinenInfo
- Publication number
- DE1197917B DE1197917B DEJ24555A DEJ0024555A DE1197917B DE 1197917 B DE1197917 B DE 1197917B DE J24555 A DEJ24555 A DE J24555A DE J0024555 A DEJ0024555 A DE J0024555A DE 1197917 B DE1197917 B DE 1197917B
- Authority
- DE
- Germany
- Prior art keywords
- register
- character
- circuit
- compilation
- elements
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/49—Transmitting circuits; Receiving circuits using code conversion at the transmitter; using predistortion; using insertion of idle bits for obtaining a desired frequency spectrum; using three or more amplitude levels ; Baseband coding techniques specific to data transmission systems
-
- G—PHYSICS
- G06—COMPUTING; CALCULATING OR COUNTING
- G06F—ELECTRIC DIGITAL DATA PROCESSING
- G06F3/00—Input arrangements for transferring data to be processed into a form capable of being handled by the computer; Output arrangements for transferring data from processing unit to output unit, e.g. interface arrangements
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L13/00—Details of the apparatus or circuits covered by groups H04L15/00 or H04L17/00
- H04L13/02—Details not particular to receiver or transmitter
- H04L13/08—Intermediate storage means
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L25/00—Baseband systems
- H04L25/38—Synchronous or start-stop systems, e.g. for Baudot code
- H04L25/40—Transmitting circuits; Receiving circuits
- H04L25/45—Transmitting circuits; Receiving circuits using electronic distributors
-
- Y—GENERAL TAGGING OF NEW TECHNOLOGICAL DEVELOPMENTS; GENERAL TAGGING OF CROSS-SECTIONAL TECHNOLOGIES SPANNING OVER SEVERAL SECTIONS OF THE IPC; TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10—TECHNICAL SUBJECTS COVERED BY FORMER USPC
- Y10S—TECHNICAL SUBJECTS COVERED BY FORMER USPC CROSS-REFERENCE ART COLLECTIONS [XRACs] AND DIGESTS
- Y10S707/00—Data processing: database and file management or data structures
- Y10S707/99931—Database or file accessing
- Y10S707/99933—Query processing, i.e. searching
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Human Computer Interaction (AREA)
- General Engineering & Computer Science (AREA)
- General Physics & Mathematics (AREA)
- Spectroscopy & Molecular Physics (AREA)
- Communication Control (AREA)
- Controls And Circuits For Display Device (AREA)
Description
DEUTSCHES
PATENTAMT
AUSLEGESCHRIFT
Int. α.:
Nummer:
Aktenzeichen:
Anmeldetag:
Auslegetag:
Aktenzeichen:
Anmeldetag:
Auslegetag:
H041
Deutsche Kl.: 21 al - 7/01
J 24555 VIII a/21 al 12. Oktober 1963 5. August 1965
Die Erfindung bezieht sich auf eine Schaltungsanordnung zum Zusammenstellen oder Verteilen von
Zeichen, die sich aus einer Anzahl veränderlicher Elemente oder aus einer Mischung von veränderlichen
und festen Elementen zusammensetzen und die vorzugsweise für die Verwendung bei datenverarbeitenden
Maschinen bestimmt ist.
Bei der telegraphischen Übertragung von Nachrichten von einer Sendestation zu einer Empfangsstation
sind verschiedene Codes verwendbar. Ein Code enthält üblicherweise eine Anzahl serienweise übertragener
zweiwertiger Elemente. Beim Standard-Fernschreibcode ist das erste zu übertragende Element das
Start-Element, das den Binärwert 1 aufweist, und das zuletzt zu übertragende Element das Stop-Element mit
dem Binärwert 0. Dieser Code umfaßt normalerweise fünf Informationselemente, die zwischen dem Start-Element
und dem Stop-Element übertragen werden und durch Permutationen ihrer binären Werte jeweils
eins von zweiunddreißig numerischen oder alphabetischen Zeichen oder Sonderzeichen anzeigen. Das
Start-Element und das Stop-Element sind die sogenannten unveränderlichen Elemente, da sie stets einen
festen Binärwert haben. Die fünf Informationselemente sind die sogenannten veränderlichen Elemente, da ein
jedes beide Binärwerte annehmen kann.
Der Zweck der Start-Stop-Elemente im Standard-Fernschreibcode
ist die Synchronisierung eines Fernschreibers an der Sendestation mit einem Drucker an
der Empfangsstation. Sind beide Geräte unabhängig 30
voneinander synchronisiert, so können die unveränderlichen Start-Stop-Elemente wegfallen, so daß der ^ Code nur noch aus veränderlichen Elementen besteht.
der Empfangsstation. Sind beide Geräte unabhängig 30
voneinander synchronisiert, so können die unveränderlichen Start-Stop-Elemente wegfallen, so daß der ^ Code nur noch aus veränderlichen Elementen besteht.
Beispielsweise werden für die Verbindung zwischen bandeinrichtungen, Magnetscheibeneinrichtungen,
elektronischen Datenverarbeitungssystemen und ihren 35 Rechner, Kartenleser usw., herzustellen. Es ist daher
peripheren Eingabe- und Ausgabe-Einheiten Codes erforderlich, daß derartige Nachrichten-Übertragungsmit
sieben Elementen benutzt, wobei jedes dieser systeme zur Übertragung von Nachrichten geeignet
Elemente beide Binärwerte 0 oder 1 annehmen kann. sind, deren Code in weiten Bereichen in bezug auf die
Die Anzahl der Elemente, die einer abgeschlossenen Anzahl der veränderlichen Elemente und die Verwen-Gruppe
oder einem Zeichen zugeordnet sind, ist 40 dung oder NichtVerwendung von unveränderlichen
üblicherweise in einem Übertragungssystem unver-
Schaltungsanordnung zum Zusammenstellen oder Verteilen von Zeichen, die sich aus einer Anzahl
veränderlicher Elemente oder aus einer Mischung von veränderlichen und festen Elementen
zusammensetzen, vorzugsweise für datenverarbeitende Maschinen
Anmelder:
International Business Machines Corporation, Armonk,N.Y. (V. St. A.)
Vertreter:
Dipl.-Ing. H. E. Böhmer, Patentanwalt,
Böblingen (Württ), Sindelfinger Str. 49
Als Erfinder benannt:
Charles Hardin Gilley,
James Ray Kersey, Poughkeepsie, N. Y.; Robert Marco Tomasulo, Staatsburg, N. Y.
(V. St. A.);
Frederick Mackay Trapnell,
Winchester, Hampshire (Großbritannien)
Beanspruchte Priorität:
V. St. v. Amerika vom 15. Oktober 1962 (230408)
V. St. v. Amerika vom 15. Oktober 1962 (230408)
änderlich. Sie differiert aber zwischen verschiedenen Systemen. Es ist daher nicht üblich, Fernschreib-Codezeichen
mit mehr oder weniger als zwei unveränder-
Elementen variiert.
Bekannte Übertragungseinrichtungen verwenden einen Code mit einer festen Anzahl veränderlicher
Elemente. Andere bekannte Einrichtungen benutzen
liehen und fünf veränderlichen Elementen zu verwen- 45 einen Code mit einer festen Anzahl veränderlicher und
den. Im Gegensatz dazu ist es jedoch in der Rechen- nichtveränderlicher Elemente. Es sind ferner Einrichtungen
für die Übertragung von Zeichen bekannt, die wahlweise einen Code mit ausschließlich veränder
lichen Elementen oder einen Code mit veränderlichen
technik durchaus üblich, Codes mit mehr oder weniger
als sieben veränderlichen Elementen vorzufinden.
Moderne elektronische Nachrichten-Übertragungssysteme müssen in der Lage sein, die Verbindung 50 und nichtveränderlichen Elementen verwenden, wobei zwischen den verschiedensten Einrichtungen, wie Fern- die Anzahl der Elemente jeweils einen festen Wert hat. schreibgeräte, Schreibmaschinen, Drucker, Magnet- Es sind schließlich auch Sender für die Übertragung
als sieben veränderlichen Elementen vorzufinden.
Moderne elektronische Nachrichten-Übertragungssysteme müssen in der Lage sein, die Verbindung 50 und nichtveränderlichen Elementen verwenden, wobei zwischen den verschiedensten Einrichtungen, wie Fern- die Anzahl der Elemente jeweils einen festen Wert hat. schreibgeräte, Schreibmaschinen, Drucker, Magnet- Es sind schließlich auch Sender für die Übertragung
509 629/175
3 4
von aus veränderlichen und nichtveränderlichen Betrieb« mit variablen Elementen und zwei nichtElementen
gebildeten Telegraphiezeichen bekanntge- variablen Elementen), mit der gearbeitet wird. Die
worden, bei denen die Möglichkeit einer Veränderung Einrichtung befindet sich in der ersten Betriebsart,
der Anzahl der Zeichenelemente in einem zu über- wenn sie Synchronzeichen zusammenstellt, und in der
tragenden Zeichen besteht. Ein Zeichen kann sich 5 zweiten Betriebsart, wenn sie Start-Stop-Zeichen zudabei
wahlweise aus sieben, acht oder neun Elementen sammenstellt. In der dritten Betriebsart dient sie zur
zusammensetzen, von denen jeweils zwei nicht ver- Verteilung von Synchronzeichen, und während der
änderlich sind. Dies wurde dadurch verwirklicht, daß vierten Betriebsart werden Start-Stop-Zeichen verteilt,
eine als Verteiler wirkende Zählröhre in ihrer Zähl- Die gleichen Teile der Einrichtung werden im all-
kapazität umschaltbar ausgebildet ist. Eine Verarbei- io gemeinen für verschiedene Zwecke während der
tung von Codearten, in denen keine nichtveränder- Operation in den vier Betriebsarten verwendet. Die
liehen Elemente enthalten sind, ist mit dieser Anord- zweite Betriebsart verwendet neben einigen der gleichen
nung nicht möglich. Teile noch zusätzliche Teile.
Aufgabe der Erfindung ist es, eine Einrichtung zum Die Fig. la bezieht sich auf die erste Betriebsart,
wahlweisen Zusammenstellen bzw. Empfangen oder 15 den Empfang von Synchronzeichen mit ausschließlich
Verteilen bzw. Senden von Zeichen beliebiger Code- variablen Elementen. Die Elemente werden serienweise
arten zu schaffen, wobei die Zeichen sich sowohl aus- über eine Leitung 5 empfangen, die zur Zeit ti über
schließlich aus veränderlichen Elementen als auch aus ein Tor 7 für eine Informationsaufnahme in ein
veränderlichen und nichtveränderlichen Elementen Zusammenstellungs-Verteilungs-Schieberegister 1 abzusammensetzen
und bei beiden Codearten in ihrer ao getastet wird. Das Schieberegister 1 hat zwölf Stellen,
Elementenzahl verschieden sein können. Erreicht wird von denen jede zur Aufnahme eines Bits von Leitung 5
dies gemäß der Erfindung durch eine Betriebsart- geeignet ist. Ein Vielstellungsschalter 59 wird durch
Steuerschaltung, die über Steuertore mit Ein- und Signale über eine Leitung 55 zur Auswahl von einem
Ausgangstoren eines Zusammenstell-Verteiler-Registers der zwölf Eingänge zu den zwölf Stellen des Schiebeverbunden
ist und ein erstes Paar Steuersignale erzeugt, 35 registers eingestellt in Übereinstimmung mit einem
die den Operationen »Zusammenstellen« oder »Ver- Wert(«), der eine Zeichenlänge zwischen ein und elf
teilen« zugeordnet sind, und ein zweites Paar Steuer- Elementen kennzeichnen kann und in einem Zeichensignale
erzeugt, die den beiden Zeichenarten zu- längeregister 2 gespeichert ist. Nachdem das Register 2
geordnet sind, sowie durch eine die Zeichenlänge den Vielstellungsschalter 59 auf eine ausgewählte
markierende und die zusammengestellte oder verteilte 30 Stelle (eins höher als der Wert n) des Schieberegisters 1
Teillänge überwachende Schaltung, die mit den Steuer- eingestellt hat, wird jedes weitere Bit von Leitung 5
toren in Verbindung steht und zur Ermittlung des in diese ausgewählte Stelle Qt + 1) des Schiebe-Zeitpunktes
der parallelen Übertragung von im registers 1 eingegeben. Der Inhalt aller Stellen des
Zusammenstell-Verteiler-Register zusammengestellten Schieberegisters 1 wird um eine Stelle nach rechts in
Zeichen zu einer Verarbeitungseinheit oder von zu ver- 35 Richtung der niedrigeren Wertstelle durch einen Impuls
teilenden Zeichen von einer Verarbeitungseinheit zum zu einer geeigneten Zeit ti verschoben. Die Ver-Zusammenstell-Verteiler-Register
dient. Schiebung kann ausgeführt werden vor der Zeit ti,
Weitere Merkmale der Erfindung sind aus den An- zur Zeit ti oder nach der Zeit ti. Im vorliegenden
Sprüchen in Verbindung mit nachfolgend an Hand von Falle liegt die Zeit ti nach der Zeitil. Ein Bit von
Zeichnungen erläuterten Ausführungsbeispielen zu 40 Leitung 5 wird daher zur Zeit ti in die Stelle Qi + 1)
ersehen. Es zeigt des Schieberegisters 1 eingegeben und zur Zeit ti um
F i g. 1 a ein Blockschaltbild des Teiles einer Ein- eine Stelle nach rechts (zur Stelle n) verschoben, um
richtung nach der Erfindung, der zum Empfang von für die Eingabe des nächsten Bits von Leitung 5 Platz
Zeichen mit variablen Elementen verwendet wird, zu machen. Der Inhalt Qi) eines Zeichen-Steuer-
F i g. 1 b ein Blockschaltbild des Teiles einer Ein- 45 Zählers 3 wird um Eins erhöht zu einer Zeit i3, wo-
richtung nach der Erfindung, der zur Übertragung von durch die Anzahl der von der Leitung 5 laufend
Zeichen dient, empfangenen Bits registriert wird. Wenn der Wert Qi)
Fig. 1 c ein Blockschaltbild einer Einrichtung nach im Register 2 eine bestimmte Beziehung zum laufenden
der Erfindung zum Empfang von Zeichen, die sowohl Wert Qn) im Zähler 3 aufweist, wird durch einen
variable als auch nichtvariable Elemente aufweisen, 50 Komparator 4 ein Signal auf Leitung 62 erzeugt. In
Fig. 2a und 2b ein detailliertes Blockschaltbild der dargestellten Einrichtung ist diese Beziehung die
einer Einrichtung nach der Erfindung, Gleichheit Qi = rri) beider Werte. Die Leitung 61
F i g. 2c eine schematische Darstellung eines Spei- wird regelmäßig zu einer Zeit ?4 durch Tastung eines
cherwortes, wie es in der Einrichtung nach den Tores 11 abgefragt. Ein Ausgang vom Tor 11 zeigt an,
F i g. 2a und 2b verwendet wird, und 55 daß die Anzahl der von der Leitung 5 empfangenen
F i g. 3 a, 3b, 3c und 3d Impulsdiagramme für die Elemente gleich der Zeichenlänge, gegeben durch den
verschiedenen Betriebsarten der Einrichtung nach den Wert Qi) im Register 2, ist. Als Resultat dieser Anzeige
F i g. 2 a und 2 b. wird das Tor 8 geöffnet, um die Übertragung des zu-
Allgemeine Beschreibung sammengestellten Zeichens vom Schieberegister 1 zu
60 einer Verarbeitungseinheit über das Kabel 60 zu ge-
Die F i g. 1 a, Ib und 1 c zeigen zur Erleichterung statten. Die verwendete Methode zur Synchronisation,
des Verständnisses diejenigen Teile der Einrichtung, d. h. der Erkennung des Anfangselementes eines
die während vier verschiedener Betriebsarten zur Ver- Zeichens, kann zu der Anwesenheit von unerwünschten
Wendung kommen. Die Betriebsarten werden bestimmt Elementen in den höheren Stellen des Schiebe-
durch die Anwendung (Zusammenstellung oder Ver- 65 registers I führen. Diese unerwünschten Elemente,
teilung), zu welcher die Einrichtung benutzt wird, die nicht zu den Elementen des Zeichens gehören,
und durch die Codeart (»Synchronbetrieb« mit aus- können unterdrückt werden durch ein Signal auf
schließlich variablen Elementen oder »Start-Stop- Leitung 57 vom Register 2. Dieses Signal stellt
Kontakte 56 ein, um alle unerwünschten Elemente Schieberegisters 1, so daß das Start-Bit aus der
in den Stellen zu unterdrücken die höher als die niedrigsten Stelle und gleichzeitig auch aus dem
höchste (ή) Stelle des zusammengestellten Zeichens Register selbst geschoben wird, Zur Zeit tA gelangt
liegen. das Erkennungssignal von Leitung 47 über das Tor 12
Für die Erklärung der Arbeitsweise der Anordnung 5 zum Tor 8 und öffnet dieses für eine Übertragung des
wird angenommen, daß im Zeichenlängenregister 2 ein Inhaltes des Schieberegisters 1 auf das Kabel 60. Das
Wert n = 9 eingestellt ist und daß der Zeichen-Steuer- Stop-Bit wird dabei automatisch eliminiert, da es den
zähler 3 auf den Wert m = 0 eingestellt ist. Während Wert 0 aufweist, der_ mit dem ursprünglichen Wertder
Zusammenstellung werden neun Elemente von inhalt des Schieberegisters 1 identisch ist. Alle Stellen
der Leitung5 im Schieberegister 1 empfangen, bevor io des Schieberegisters!, die höher liegen als das Stopdas
zusammengestellte Zeichen über das Kabel 60 zu Bit, sollten ebenfalls den Wert 0 haben, da gesonderte
derVerarbeitungseinheitgesandtwird.DerWert(« = 9) Synchronisiermaßnahmen, wie sie in Verbindung mit
ist im Register 2 eingestellt. Als Ergebnis dieser Ein- F i g. 1 a beschrieben wurden, bei der Verwendung von
stellung wird der Vielstellungsschalter 59 so ein- Start- und Stop-Bits nicht erforderlich sind. Dennoch
gestellt, daß die eingehenden Bits zu der zehnten Stelle 15 kann jedoch die Maskenschaltung 56 von F i g. 1 a
des Schieberegisters 1 gelangen, und die Kontakte 56 während der Zusammenstellung von Start-Stopwerden
in eine Stellung gebracht, in der nur die in den Zeichen verwendet werden, wenn das Stop-Bit den
Stellen 1 bis 9 des Schieberegisters 1 befindlichen Bits nicht üblichen Wert einer logischen 1 hat oder wenn
zur Verarbeitungseinheit übertragen werden. Jedes logische Einsen aus irgendeinem Grunde in den
der von der Leitung 5 empfangenen Zeichenele- 20 höheren Stellen des Registers 1 vorhanden sind,
mente wird zur Zeit ti in die zehnte Stelle des Schiebe- Die Arbeitsweise der Schaltung für die zweite registers 1 eingegeben und daraufhin zur Zeit ti zur Betriebsart ist ähnlich derjenigen für die erste Beneunten Stelle verschoben. Der Zähler 3 wird nach triebsart. Das empfangene Zeichen soll beispielsweise jeder Verschiebung des Inhaltes des Registers 1 zur elf Elemente haben, von denen neun variabel sind und Zeit t3 um Eins erhöht. Nach neun Verschiebungen 25 zwei unveränderlich. In Übereinstimmung damit ist steht der Zähler 3 auf dem gleichen Wert (m ■= 9) wie der im Register 2 eingestellte Wert (n = 11). Als Redas Register 2, das den Wert (n = 9) speichert. Das sultat dieser Einstellung befindet sich der Vielstellungseingegebene, aus neun Bits bestehende Zeichen be- schalter 59 in einer Stellung, in der jedes der einfindet sich nun in den neun niedrigsten Stellen des gehenden Bits in die zwölfte Stelle des Schiebe-Registers 1. Der Komparator liefert ein Signal (n = ni) 3° registers 1 gelangt. Jedes Bit, das von der Leitung 5 auf der Leitung 62, das zur Zeit /4 über das Tor 11 empfangen wird, wird zur Zeit ti in die zwölfte Stelle zum Tor 8 gelangt und die Übertragung des in den des Schieberegisters 1 gebracht und daraufhin zur neun niedrigsten Stellen des Registers 1 zusammen- Zeit ti in die elfte Stelle verschoben. Schließlich gelangt gestellten Zeichens in Paralleldarstellung über das das Start-Bit in die erste Stelle des Schieberegisters 1, Kabel 60 zur Verarbeitungseinheit zuläßt. Da die 35 und das Stop-Bit wird in der zwölften Stelle empfangen Kontakte 56 so angeordnet sind, daß nur die neun und in die elfte Stelle des Registers 1 verschoben. Das niedrigsten Stellen des Registers 1 wirksam sind, eingegebene, aus elf Bits bestehende Zeichen steht nun werden unerwünschte Elemente in den höheren Wert- in den elf niedrigsten Stellen des Registers 1. Eine stellen unterdrückt. zusätzliche Verschiebung des Inhaltes des Schiebe-
mente wird zur Zeit ti in die zehnte Stelle des Schiebe- Die Arbeitsweise der Schaltung für die zweite registers 1 eingegeben und daraufhin zur Zeit ti zur Betriebsart ist ähnlich derjenigen für die erste Beneunten Stelle verschoben. Der Zähler 3 wird nach triebsart. Das empfangene Zeichen soll beispielsweise jeder Verschiebung des Inhaltes des Registers 1 zur elf Elemente haben, von denen neun variabel sind und Zeit t3 um Eins erhöht. Nach neun Verschiebungen 25 zwei unveränderlich. In Übereinstimmung damit ist steht der Zähler 3 auf dem gleichen Wert (m ■= 9) wie der im Register 2 eingestellte Wert (n = 11). Als Redas Register 2, das den Wert (n = 9) speichert. Das sultat dieser Einstellung befindet sich der Vielstellungseingegebene, aus neun Bits bestehende Zeichen be- schalter 59 in einer Stellung, in der jedes der einfindet sich nun in den neun niedrigsten Stellen des gehenden Bits in die zwölfte Stelle des Schiebe-Registers 1. Der Komparator liefert ein Signal (n = ni) 3° registers 1 gelangt. Jedes Bit, das von der Leitung 5 auf der Leitung 62, das zur Zeit /4 über das Tor 11 empfangen wird, wird zur Zeit ti in die zwölfte Stelle zum Tor 8 gelangt und die Übertragung des in den des Schieberegisters 1 gebracht und daraufhin zur neun niedrigsten Stellen des Registers 1 zusammen- Zeit ti in die elfte Stelle verschoben. Schließlich gelangt gestellten Zeichens in Paralleldarstellung über das das Start-Bit in die erste Stelle des Schieberegisters 1, Kabel 60 zur Verarbeitungseinheit zuläßt. Da die 35 und das Stop-Bit wird in der zwölften Stelle empfangen Kontakte 56 so angeordnet sind, daß nur die neun und in die elfte Stelle des Registers 1 verschoben. Das niedrigsten Stellen des Registers 1 wirksam sind, eingegebene, aus elf Bits bestehende Zeichen steht nun werden unerwünschte Elemente in den höheren Wert- in den elf niedrigsten Stellen des Registers 1. Eine stellen unterdrückt. zusätzliche Verschiebung des Inhaltes des Schiebe-
Die F i g. 1 c zeigt die zweite Betriebsart, die im 4° registers 1 findet zur Zeit t3 statt und bringt das Stop-Empfang
von Zeichen besteht, die einen Code mit Bit in die zehnte Stelle des Schieberegisters, während
zwei nichtvariablen Elementen aufweisen. Der Emp- das Start-Bit »abgestreift« wird. Da das Stop-Bit eine
fang der auf der Leitung 5 erscheinenden Bits und ihre logische 0 ist, ist nur der Inhalt der neun niedrigsten
Eingabe in das Schieberegister 1 über das Tor 7 und Stellen im Register 1 bedeutsam. Der aus neun
den Vielstellungsschalter 59 ist identisch mit dem in 45 variablen Elementen bestehende Registerinhalt wird
bezug auf F i g. 1 a Beschriebenen. Das Zeichen- zur Zeit t4 auf das Kabel 60 übertragen,
längenregister 2 enthält einen Wert (n), der der Gesamt- Es wird nun auf F i g, 1 b Bezug genommenä welche bitzahl der von der Leitung 5 empfangenen Zeichen die bei der Ausführung der dritten und vierten Beentspricht, wie ebenfalls bereits in Verbindung mit triebsart wirksamen Teile der Einrichtung zeigt. Die 1 a beschrieben. Wenn der Inhalt des Schieberegisters 1 5° dritte und vierte Betriebsart bestehen im Aussenden um so viele Male verschoben worden ist, wie es die von Zeichen mit variablen oder nichtvariablen EIe-Nummer im Register 2 angibt, dann befinden sich die menten. Die Bits eines Zeichens werden in die niedvon Leitung 5 empfangenen Bits eines Zeichens in den rigen Stellen des Schieberegisters 1 eingestellt, wobei niedrigen Stellen des Registers 1. Das erste nicht- das Bit der niedrigsten Zeichenstelle in der niedrigsten veränderbare Element ist das Start-Bit, welches 55 Stelle des Schieberegisters steht. Das Zeichenlängenüblicherweise den logischen Wert 1 hat. Das Start-Bit register 2 enthält einen Wert (ή), der die Anzahl der befindet sich zu dieser Zeit in der niedrigsten oder Bits in dem zu sendenden Zeichen anzeigt. Zur Zeit ti ersten Stelle des Schieberegisters 1. Das zweite unver- wird der Inhalt der niedrigsten Registerstelle über das änderliche Element, das sogenannte Stop-Bit, welches Tor 10 zur Leitung 50 übertragen, und zur Zeit ti üblicherweise den logischen Wert 0 aufweist, liegt zu 60 wird der Inhalt des Schieberegisters 1 in Richtung der diesem Zeitpunkt am Vielstellungsschalter 59 an. Ein niedrigen Wertstellen verschoben, um das nächste Bit Start-Stop-Detektor, der Eingangsleitungen 48 und des Zeichens in die niedrigste Wertstelle zu bringen. 58 aufweist, erkennt diese zwei Bedingungen, die aus Zur Zeit i3 wird der Zeichensteuerzähler, der ureiner 1 in der niedrigsten Wertstelle des Schiebe- sprünglich den Wert 0 enthielt, um eins erhöht zur registers 1 und einer 0 auf Leitung 5 bestehen, und lie- 65 Anzeige der laufenden Zahl Qn) der auf der Leitung 50 fert ein Erkennungssignal an seinem Ausgang SS zur gesendeten Bits. Diese Operationen werden wiederholt, Leitung 47. Dieses Signal gelangt zu einem Tor 13 und bis der Vergleicher 4 eine voreingestellte Beziehung bewirkt zur Zeit t3 eine Verschiebung des Inhaltes des zwischen dem Wert Qi) im Register 2 und dem laufen-
längenregister 2 enthält einen Wert (n), der der Gesamt- Es wird nun auf F i g, 1 b Bezug genommenä welche bitzahl der von der Leitung 5 empfangenen Zeichen die bei der Ausführung der dritten und vierten Beentspricht, wie ebenfalls bereits in Verbindung mit triebsart wirksamen Teile der Einrichtung zeigt. Die 1 a beschrieben. Wenn der Inhalt des Schieberegisters 1 5° dritte und vierte Betriebsart bestehen im Aussenden um so viele Male verschoben worden ist, wie es die von Zeichen mit variablen oder nichtvariablen EIe-Nummer im Register 2 angibt, dann befinden sich die menten. Die Bits eines Zeichens werden in die niedvon Leitung 5 empfangenen Bits eines Zeichens in den rigen Stellen des Schieberegisters 1 eingestellt, wobei niedrigen Stellen des Registers 1. Das erste nicht- das Bit der niedrigsten Zeichenstelle in der niedrigsten veränderbare Element ist das Start-Bit, welches 55 Stelle des Schieberegisters steht. Das Zeichenlängenüblicherweise den logischen Wert 1 hat. Das Start-Bit register 2 enthält einen Wert (ή), der die Anzahl der befindet sich zu dieser Zeit in der niedrigsten oder Bits in dem zu sendenden Zeichen anzeigt. Zur Zeit ti ersten Stelle des Schieberegisters 1. Das zweite unver- wird der Inhalt der niedrigsten Registerstelle über das änderliche Element, das sogenannte Stop-Bit, welches Tor 10 zur Leitung 50 übertragen, und zur Zeit ti üblicherweise den logischen Wert 0 aufweist, liegt zu 60 wird der Inhalt des Schieberegisters 1 in Richtung der diesem Zeitpunkt am Vielstellungsschalter 59 an. Ein niedrigen Wertstellen verschoben, um das nächste Bit Start-Stop-Detektor, der Eingangsleitungen 48 und des Zeichens in die niedrigste Wertstelle zu bringen. 58 aufweist, erkennt diese zwei Bedingungen, die aus Zur Zeit i3 wird der Zeichensteuerzähler, der ureiner 1 in der niedrigsten Wertstelle des Schiebe- sprünglich den Wert 0 enthielt, um eins erhöht zur registers 1 und einer 0 auf Leitung 5 bestehen, und lie- 65 Anzeige der laufenden Zahl Qn) der auf der Leitung 50 fert ein Erkennungssignal an seinem Ausgang SS zur gesendeten Bits. Diese Operationen werden wiederholt, Leitung 47. Dieses Signal gelangt zu einem Tor 13 und bis der Vergleicher 4 eine voreingestellte Beziehung bewirkt zur Zeit t3 eine Verschiebung des Inhaltes des zwischen dem Wert Qi) im Register 2 und dem laufen-
7 8
den Wert (m) im Zähler 3 feststellt. Ist dies der Fall, betrieb (YS = 1) oder dem Start-Stop-Betrieb (YS = 0)
so wird ein Signal (n = m) auf der Leitung 62 erzeugt unterliegt. Synchrone Zeichen sind diejenigen, bei
und zur Zeit tA über das Tor 11 zu Tor 9 geführt, wo denen alle Bits variable Bits sind, während bei Startes
die Übertragung eines neuen Zeichens von der Ver- Stop-Zeichen die variablen Bits von einem ersten
arbeitungseinheit zum Schieberegister 1 veranlaßt. 5 unveränderlichen Bit und einem letzten unveränder-.,
., . liehen Bit eingeschlossen werden. Andere Codearten,
Detailbeschreibung —Auf bau der Einrichtung ^e ähnlich dem Start-Stop-Code aufgebaut sind,
An Hand der Fig. 2a, 2b und 2c wird nun die jedoch mehr oder weniger als zwei unveränderliche
Einrichtung nach der Erfindung imDetail beschrieben. Bits enthalten, sind ebenfalls in der Einrichtung nach
Wie eingangs erläutert, wurde bereits eine Technik vor- io vorliegender Erfindung verwendbar. Es ist ferner
geschlagen, die es mehreren Übertragungsleitungen einleuchtend, daß die Größe der Speicherwortfelder
gestattet, sich in einen Satz von Übertragungsstrom- verändert werden kann, um eine größere oder eine
kreisen zu teilen, indem Wortbereiche eines Speichers kleinere Anzahl von Bits zu verarbeiten,
zur Speicherung der Schaltzustände in den Über- Register 1, 2, 3 und 19 (Fig. 2a und 2b) emp-
zur Speicherung der Schaltzustände in den Über- Register 1, 2, 3 und 19 (Fig. 2a und 2b) emp-
tragungsstromkreisen für eine jede der Telegraphen- 15 fangen die Speicherworte von einem Speicher über
leitungen vorgesehen werden. Wenn immer eine TeIe- ein Kabel 15 vor der Verbindung einer dem betrefgraphenleitung
mit den Übertragungsstromkreisen fenden Speicherwort zugeordneten Leitung mit der
verbunden ist, wird die entsprechende Stelle im Leitung 5 während einer Zusammenstellung und mit
Speicher adressiert, und das Wort auf dieser Speicher- der Leitung 50 während einer Verteilung. Das in
stelle wird dazu verwendet, die Übertragungsstrom- 20 den Registern 1, 2, 3 und 19 empfangene und dort
kreise in den Zustand zu bringen, welcher der voraus- festgehaltene Speicherwort wird daraufhin durch die
gehenden letzten Verbindung der gleichen Leitung mit Übertragungsschaltung nach den Fig. 2a und 2b
den Übertragungsstromkreisen entspricht. In dieser behandelt und in der Folge über das Kabel 16 in
Weise gestattet der Speicher, einen Satz von Über- den Speicher zurückgebracht, wenn die zugeordnete
tragungsstromkreisen für mehrere Telegraphenleitun- 25 Leitung von den Leitungen 5 und 50 wieder getrennt
gen zu verwenden. Eines dieser Speicherworte ist in ist. Die Einrichtung nach den F i g. 2a und 2b wird
F i g. 2 c dargestellt, wobei diejenigen Unterteilungen, erklärt unter der Vereinfachung, daß nur ein Speicherdie
zur Realisierung der vorliegenden Erfindung nicht wort, entsprechend einer mit den Leitungen 5 und 50
nötig sind, weggelassen wurden. Es ist somit ersieht- verbundenen Übertragungsleitung, in den Registern 1,
lieh, daß die Einrichtung nach den Fig. 2a und 2b 30 2, 3 und 19 immer anwesend ist. Dies ist jedoch so
von mehr als einer Übertragungsleitung verwendet zu verstehen, daß das Speicherwort nur intermittierend
wird. Die gezeigten Übertragungsleitungen sind in der anwesend ist.
Praxis über einen Abtaster mit einer Vielzahl von Das Zusammenstell-Verteiler-Registerl enthält zwölf
Übertragungsleitungen verbunden. Für jede der Über- Stellen Rl bis 2? 12 zur Aufnahme von Elementen
tragungsleitungen ist ein bestimmtes Speicherwort von 35 oder Bits. Die zwölfte Stelle i?12 ist eine Sonderdem
in F i g. 2 gezeigten Typ vorgesehen. position und wird nur für die Eingabe von Bits ver-
Das Speicherwort nach F i g. 2 c enthält 48 Bit- wendet. Sie speichert keine Bits länger als im Intervall
stellen, einschließlich eines Paritätsbits, die zu Mar- zwischen Eingabe und Verschiebung. Da, wie vorauskierungen
und Feldern zusammengefaßt sind, von gehend erklärt, die Verschiebung praktisch vor der
denen drei Felder und zwei Markierungen im vor- 4° Eingabe auftreten kann, ist diese Stelle nicht von
liegenden Zusammenhang von Interesse sind. Ein Bedeutung. Es ist deshalb nicht notwendig, für die
Zusammenstellungs-Verteilungs-Feld, das die Bit- zwölfte Stelle i?12 eine Bitposition im Speicherwort
stellen 1 bis 11 umfaßt, wird zum Zusammenstellen nach Fig. 2c vorzusehen. Ein Signal von einer
von elf oder weniger serienweise auftretenden Bits ODER-Schaltung 41 verschiebt den Inhalt der Stellen
zu einem Zeichen und zur Verteilung der Zeichen in 45 des Zusammenstell-Verteiler-Registers 1 nach rechts
Form von Serien von elf oder weniger Bits verwendet. um eine Stelle, so daß der Inhalt einer jeden Stelle
Ein vier Bit langes Zeichenlängenfeld, das die Bit- auf die benachbarte niedrigere Registerstelle Überpositionen
27 bis 30 umfaßt, wird zur Speicherung tragen wird. Daten werden in das Zusammenstelleines
Wertes (ή) verwendet, der die Zahl der im Verteiler-Register 1 über ODER-Schaltungen 49 ein-Zusammenstellungs-Verteilungs-Feldes
zusammenzu- 5" gegeben, von denen jede Stelle 01 bis 012 einer Stelle
stellenden oder aus ihm zu verteilenden Bits anzeigt. des Zusammenstell-Verteiler-Registers entspricht. Von
Da das elf Bit umfassende Zusammenstellungs-Ver- der Leitung 5 serienweise empfangene Eingangsteilungs-Feld
für das Zusammenstellen oder Verteilen elemente werden in eine der Stellen des Zusammenstellirgendeiner
Anzahl von Zeichenbits zwischen 1 und 11 Verteiler-Registers 1 über einen elf stelligen Satz von
Verwendung finden kann, kann das Zeichenlängen- 55 Eingangs-UND-Toren 7 eingegeben, von denen nur
feld irgendeinen Wert (n) von 1 bis 11 enthalten. jeweils eine zu einer Zeit geöffnet ist in Abhängigkeit
Ein Zeichensteuerfeld, welches vier Bits, nämlich die von Signalen (n ~ 1 oder η = 2 usw.) auf Kabel 29.
Bitstellen 15 bis 18 umfaßt, dient zur Anzeige eines Das geöffnete der Eingangs-UND-Tore 7 verbindet
Wertes (m), der sich auf die im Zusammenstellungs- die Eingangsleitung 5 mit der entsprechenden Stelle
Verteilungs-Feld zusammengestellten oder aus ihm 60 des Zusammenstell-Verteiler-Registers über das Kabel 42
bereits verteilten Bits bezieht. Ein Senden—Empfan- und die zugeordnete ODER-Schaltung der ODER-gen-
OSTQ-Markierbit der Position 12 dient zur An- Schaltungen 49. Wie noch später erklärt wird, sind
zeige, ob das Zusammenstell-Verteiler-Feld für das keine Vorkehrungen getroffen für eine Eingangs-Zusammenstellen
von Zeichen (SR — 0) während UND-Schaltung 7 für die niedrigste Stelle des Zudes
Empfanges oder zur Zeichenverteilung (SR = 1) 65 sammenstell-Verteiler-Registersl, da die Eingangsdaten
während des Sendens dient. Ein Synchron-Start-Stop- von der Leitung 5 im Register 1 nach rechts ver-Markierbit
der Position 14 wird zur Anzeige ver- schoben werden vor ihrer Verwendung. Sie würden
wendet, ob das behandelte Zeichen dem Synchron- daher verlorengehen, wenn eine Eingabe in die nied-
9 10
rigstej Stelle erfolgen würde. Ein Zeichen von einer n — m auf die Leitung 62 gelangt. Sind irgendwelche
Verarbeitungseinheit auf dem Kabel 6 kann parallel Bits in den entsprechenden Wertstellen des Registers 2
in die entsprechenden Stellen des Zusammenstell- und des Zählers 3 voneinander verschieden, so wird
Verteiler-Registers 1 durch Öffnung von UND-Toren 9 ein 1-Bit-Ausgangssignal von der betreffenden exeingestellt werden, das Zeichen gelangt über diese 5 klusiven ODER-Schaltung 22 erzeugt. Dieses führt
UND-Tore zu dem Kabel 43 und zu den ODER- zu einem Ausgangssignal in der ODER-Schaltung 21,
Schaltungen 49. Daten werden in Parallelform aus das ein 1-Bit-Ausgangssignal am Ausgang des Indem Zusammenstell-Verteiler-Register 1 für eine Über- verters 53 auf Leitung 62 verhindert. Abweichend von
tragung zu einer Verarbeitungseinheit über ein Kabel 60 der erläuterten Vergleichseinrichtung kann jede belie-
und Entnahme-UND-Tore 8 entfernt. Letztere UND- io bige Vergleichertype Verwendung finden.
Tore umfassen elf Stellen, von denen jeweils eine für Die Eingabe- und Masken-Steuereinheit 28 dient
eine Stelle des Zusammenstell-Verteiler-Registers Ivor- zur Steuerung der Eingabe der Bits von Leitung 5
gesehen ist. Ausgenommen hiervon ist die höchste über die Eingangs-UND-Tore 7 in eine Stelle des
Stelle R12 des Registers 1. Die UND-Tore 8 werden Zusammenstell-Verteiler-Registers 1 und der Untergemeinsam betätigt während der Übertragung von 15 drückung von unerwünschten Bits, welche während
Signalen im Start-Stop-Code. Sie dienen außerdem der Synchronisierungsoperation erzeugt werden könzum
Unterdrücken der hohen Stellen des Registers 1 nen) Von den unbenutzten Stellen des Zusammenstellunter
Steuerung eines Kabels 39 während des Sendens Verteiler-Registers 1 mittels der Ausgangs-UND-ToreS.
von Synchronzeichen, wie noch zu erklären ist. Umwertschaltungen 23 empfangen einen Wert (ti) von
Das Zeichenlängenregister 2 enthält vier Stellen RTl 2° den entsprechenden Stellen des Zeichenlängenbis
i?30, denen die binären Gewichte 1, 2, 4 und 8 zu- registers 2 zur Anzeige der Bitzahl der laufend vergeordnet
sind. Der Wert (ή), der im Register 2 zur arbeiteten Zeichen. Ein Decodierer 24 wertet diese
Darstellung der Bitzahl der laufend verarbeiteten Binärinformation in ein Signal auf einer der Leitungen
Zeichen gespeichert ist, erscheint auf einem Kabel 31 η = 1 bis η = 11 um. Diese Binärdezimalumwertung
und wird einer Eingabe- und Masken-Steuereinheit 28 25 kann durch irgendeine der zahlreichen für diesen
über Kabel 32 sowie dem Komparator 4 über Kabel 33 Zweck bekannten Schaltungen verwirklicht werden,
zugeführt. Enthält das Register 2 z. B. die Dezimalzahl 7 (Olli),
Der Zeichensteuerzähler 3 ist ein vierstelliges Re- so bewirken die Ausgänge 8, 4, 2 und 1 der Umwertgister,
das die Stellen R15 bis R18 enthält, die den schaltung 23 ein Signal auf der Ausgangsleitung η = Ί
binären Gewichten 1, 2, 4 und 8 entsprechen. Das 3° des Decodierers 24. Die Ausgänge des Decodierers 24
Auftreten eines Signals auf einer Leitung 68 bewirkt, sind zu den Eingangs-UND-Toren 7 über das Kabel 29
daß der im Speicher 3 gespeicherte Wert (m) um den und zu Masken-UND-Toren 25 über das Kabel 24
Dezimalwert 1 erhöht wird. Ein Signal auf der Lei- geführt. Da jeweils nur einer der Ausgänge des Decotung
62 stellt den Zähler 3 zurück auf Null. Der dierers 24 zu einer Zeit wirksam ist, wird jeweils nur
Inhalt des Zählers 3 wird laufend dem Vergleicher 4 35 eine der elf Stellen &2 bis &12j der Eingangstore 7
angezeigt. und eine der elf Stellen &1 bis &11 der Masken-
Das Markierregister 19 enthält zwei Stellen R12 Tore 25 ausgewählt. Die Leitung 5 ist über die
und R14 zur Darstellung des Senden-Empfangen- Eingangs-UND-Tore 7 mit allen elf Stellen der Ein-Markierbits
(SR) und des Synchron-Start-Stop- gangstore 49 verbunden. Nur das eine Eingangstor,
Markierbits (YS). Die im Markierregister 19 gespei- 40 welches mit dem wirksamen Ausgang des Decocherten
Werte sind verfügbar für einen Satz Schal- dierers 24 verbunden ist, läßt ein Signal von
tungen 20, der aus Umwertschaltungen C12 und C14 Leitung 5 zum Kabel 42 und daher auch zu einer
besteht. Wenn die Stelle i?12 des Markierregisters 19 Wertstelle des Zusammenstell-Verteiler-Registers 1 hinein
Null-Bit enthält, so liefert der Ausgang SR = 0 durch. Wie aus den Zeichnungen ersichtlich ist, wird
(Empfangen) der Umwertschaltung C12 ein Signal, 45 die Leitung 5 mit der Stelle (ra+1) des Zusammenstelldas
diesen Umstand anzeigt. Auf diese Weise geben Verteiler-Registers 1 verbunden, die um Eins größer
die Ausgänge der Umwertschaltung C12 Auskunft ist als die Zahl (n) der Elemente im empfangenen
darüber, ob das Markierregister 19 eine Senden- oder Zeichen, da jedes empfangene Element unmittelbar
eine Empfangen-Operation kennzeichnet. In ähnlicher vor seiner Verwendung um eine Position (zur Stelle n)
Form betätigt das in der Stelle R14 des Markier- 50 nach rechts verschoben wird. Wenn andererseits die
registers 19 gespeicherte Bit die Umwertschaltung C14 Verschiebung vor oder zu gleicher Zeit mit der Einzur
Anzeige, daß Start-Stop-Zeichen (YS = O) oder gäbe erfolgt, kann jedes Element direkt in seine
Synchronzeichen (YS = I) zu verarbeiten sind. richtige Stelle (n) eingegeben werden. Die Ausgänge
Der Vergleicher 4 vergleicht den laufend im Zeichen- der Schaltung 24 sind ferner mit den Masken-UND-steuerzähler
3 gespeicherten Wert (m) mit den im 55 Toren 25 verbunden, die eine UND-Schaltung für
Zeichenlängenregister 2 gespeicherten Wert (ή). Der jeden der Ausgänge η = 1 bis η = 11 des Decodie-Vergleich
kann z. B. mittels eines Satzes exklusiver rers 24 umfassen. Die Tore 26 werden nur während
ODER-Schaltungen 22, einer ODER-Schaltung 21 und des Empfanges von Synchronzeichen, die ausschließeinem
Inverter 53 ausgeführt werden. Die exklusive lieh aus veränderbaren Elementen bestehen, benutzt.
ODER-Schaltung liefert ein 1-Bit an ihrem Ausgang 60 Sie können aber, wenn erwünscht, auch der Verwennur
dann, wenn ihre Eingangswerte differieren. Wenn dung während des Empfanges von Start-Stop-Zeichen,
daher der Wert (n) im Register 2 und der Wert (m) die in diesem Beispiel zwei unveränderliche Bits entim
Zähler 3 identisch sind, so liefert keine der ex- halten, angepaßt werden. Der Ausgang der elf Stellen
klusiven ODER-Schaltungen 22 ein 1-Bit als Ausgangs- &1 bis &11 der UND-Schaltungen 25 sind verbunsignal.
Als Ergebnis dieses Zustandes wird auch von 65 den mit entsprechenden Eingängen der Stellen 01 bis
der ODER-Schaltung 21 kein 1-Bit als Ausgang ge- 011 von ODER-Schaltungen 26. Wenn einer der
liefert, so daß ein 1-Bit am Ausgang des Inverters 53 Ausgänge η = 1 bis η = 11 des Decodierers 24 erregt
erscheint, das als Signal zur Anzeige des Zustandes ist, so wird die entsprechende Stelle der ODER-
1 19? 917
Schaltung26 sowie alle Stellen der ODER-Schaltung26,
die sich rechts von der durch den erregten Ausgang des Decodierers ausgewählten Stelle der Maskentore 25
befinden, .impulsführend. Zum Beispiel bewirkt der Ausgang η = 7 des Decodierers 24 ein Ausgangssignal
von der siebenten Stelle &7 der Masken-UND-Tore25, welches ein Ausgangssignal an den sieben ODER-Schaltungen 01 bis 07 erzeugt. Die Ausgänge der
ODER-Schaltungen sind zu einem Kabel 30 vereinigt und mit den Ausgangs-UND-Toren S vereinigt, und
nur derjenige Teil des Inhaltes des Registers 1 kann die Ausgangs-UND-Tore 8 passieren, der durch die
ODER-Schaltungen 26 vorbereitet ist. Während der Zusammenstellung von Synchronzeichen bewirken
daher die Maskentore 25 und die ODER-Schaltungen 26 durch die Ausgangstore 8 ein Sperren der unerwünschten
Bits aus den höheren Wertstellen. Während des Züsammenstellens von Start-Stop-Zeichen ist der
Ausgang der UND-Schaltung 71 mit der elften Stelle und daher zugleich mit allen Stellen der ODER-Schaltungen
26 verbunden, so daß alle Ausgangs-UND-Tore 8 geöffnet werden.
Ein Zeitring 18 enthält ein vierstelliges Register, das die Stellen ,RiI bis Rt 4 umfaßt und das nacheinander
durch Impulse von einem Oszillator 17 durchgeschaltet wird. Jeder Impuls vom Oszillator 17 bewirkt
das Austreten eines Signals auf einer verschiedenen von Ausgangsleitungen ti bis t4, die zur
Betätigung der Übertragungssteuerschaltungen benutzt
werden.
Die Übertragungssteuerschaltungen sind in den Fig. 2a und 2b als eine Anzahl UND- und ODER-Schaltungen
dargestellt, welche die Register betätigen und Datenübertragungen zwischen den Registern
steuern. Die Übertragungssteuerschaltungen arbeiten in vier verschiedenen Betriebsarten in Übereinstimmung
mit den Markierbits im Markierregister 19, wie aus folgender Tabelle ersichtlich ist:
Betriebs art |
RXl | R14 |
1 2 3 4 |
Zusammenstellen (SR=O) Zusammenstellen (SR = O) Verteilen "(SU=I) Verteilen (SR=*=I) . |
. Synchron (TS=I) Start-Stop (FS=O) ■Synchron (YS= 1) Start-Stop (ZS=O) |
Am Beginn einer jedjaa Operation wird das Markierregister
19 auf eine der vier Betriebsarten eingestellt. Es verbleibt während der Dauer der Operation in
seinem Schaltzustand·. , ~ \ ,
Eine UND-Schaltung 51 steuert die serienweise Eingabe von Bits von der Leitung 5 über die Eingangs-UND-Tore
7 in eine Wertstelle des. Zusammenstell-VerteilerTRegisters
1, Es wird ,betätigt zur Zeit ti,
wenn der Zeitring 18 ein Signal auf seiner Ausgangsleitung ti liefert und wenn die Einrichtung zur Ausführung
von Zusammenstellungen eingestellt ist (Betriebsarten 1 und 2). Letzteres wird angezeigt
durch, ein Signal SR = 0 am Ausgang der Schaltung 20.
Das Ausgangssjgnal der UND-Schaltung 51 gelangt zu. allen Stellen der Eingangs-UND-Schaltungen 7,
von denen jedoch nur "eine geöffnet wird, da die Eingangs- und Marken-Steuereinheit 28 nur eine der
Stellen vorbereitet hat.
. Eine UND-Schaltung 52.·-steuert den parallelen Eintritt von Zeichenbits ;yon-einer-VerarbeitungSr
einheit über das Kabel 6 und UND-Schaltungen"^ in
das ZusammensteU-Verteilep-Register 1. Diese UND-Schaltung
52 Hefert ein Signalzu allen Stellen der
UND-Schaltungen 9, wenn während den'beiden Zusammenstellungs-Betriebsarten (Betriebsarten3und4
mit der Anzeige -SA=I aus Schaltung 20) der Vergleicher
4 durch -ein Signal auf Leitung 62 anzeigt,
ίο daß der Inhalt (m) des-Zählers 3"und der Inhalten)
des Registers 2 eine-vorbestimmte Beziehung zueinander
haben, d. h. für die vorliegende Ausführung, daß sie einander gleich sind.
Die Verschiebeöperätion des Zusammenstell-Verteiler-Registers 1 wird durch UND-Schaltungen 13, 37, 38 und 39 sowie durch ODER-Schaltungen 40 und 41 gesteuert. Bei allen Betriebsarten wird üblicherweise der Inhalt des Zusammenstell-Verteiler-Registersl um eine Stelle nach rechts verschoben durch Anlegen
Die Verschiebeöperätion des Zusammenstell-Verteiler-Registers 1 wird durch UND-Schaltungen 13, 37, 38 und 39 sowie durch ODER-Schaltungen 40 und 41 gesteuert. Bei allen Betriebsarten wird üblicherweise der Inhalt des Zusammenstell-Verteiler-Registersl um eine Stelle nach rechts verschoben durch Anlegen
ao eines Signals an die ODER-Schaltung 41 zur Zeit ti.
Im Falle der zweiten Betriebsart, die sich auf die Zusammenstellung von Start-Stop-Zeichen bezieht,
wird die Verschiebung zur Zeit i3 ausgeführt. Die UND-Schaltung 37 liefert ein Signal zur ODER-Schaltung
41 zur Zeit ti während einer jeden der beiden Verteilungs-Betriebsarten 3 und 4. Die UND-Schaltung
38 liefert ein Signal zur ODER-Schaltung 41 zur Zeit ti während der Zusammenstellung von
Synchronzeichen (erste Betriebsart: SR = 0, FS = 1).
Die UND-Schaltung 39 erzeugt normalerweise ein Ausgangssignal zur Zeit ti während der Zusammenstellung
von Start-Stop-Zeichen (zweite Betriebsart: SJR = O, FS = O). Die UND-Schaltung 39 liefert
außerdem ein zusätzliches Ausgangssignal zur Zeit i3
während der Zusammenstellung von Start-Stop-Zeichen (zweite Betriebsart), wenn die Vollendung der
Zusammenstellung eines Zeichens die Auslösung eines Signals auf der Leitung 47 bewirkt,: das zur UND-Schaltung
13 gelangt. Die UND-Schaltung 14 Hefert
an ihrem Ausgang SS auf Leitung 4? ein Signal zur Anzeige der Zusammenstellung eines kompletten
Start-Stop-Zeichens im Register 1 während der zweiten
Betriebsart (YS =0, SR — 0), wenn zwei zusätzliche Bedingungen erfüllt werden. Diese Bedingungen
sind einmal die Erkennung eines Startbits in der niedrigsten Stelle' des Zusammenstell-Verteiler-Registers
lsowie der Empfang eines Stop-Bits (unveränderbares Null-Bit) von Leitung 5. "Die Anwesenheit eines
Start-Bits in der niedrigsten Stelle des Zusammenstell-Verteiler-Registers
1 wird zur UND-Schaltung 14 über eine Leitung 48 durch ein Signal Rl = 1 gemeldet.
Der Empfang eines-Stop-Bits-wird der UND-Schaltung
14 durch ein Signal IDB = 0 über Leitung 58 angezeigt. Ein Signal IDB = 0 wird auf- Leitung 58
von einem Eingangsregister 36 erzeugt, das die Bits
von der Übertragungsleitung 5 empfängt. Das letzte von der Leitung 5 empfangene Bit verbleibt im
Register 6, trotzdem" es von einer Wertstelle zur nächsteh WertsteÜe im Register 1 verschoben wurde.
Das Register 36 würde nicht benötigt, wenn das Register! vor dem Eingang: eines neuen Bits zur
Verschiebung seines Inhaltes betätigt'würde. Des weiteren würde die Erkennung des Stop-Bits nicht
nötig sein, wenn das Start-Bit als einzige Eins in der
niedrigsten Stellendes Registers 1 identifiziert werden
könnte. . . · . ■; -·
• ; Eine UND-Schaltung 10 dient während der Zusammenstellungsoperationen
(dritte und vierte Be-
13 14
triebsart;: SR =1) zur..Übertragung-.des jeweils in aufeinanderfolgenden Verschiebeoperationen ist in
der niedrigsten Stelle des Zusammenstell-Verteiler- der dritten Zeile gezeigt, während die vierte Zeile den
Registers ■% befindlichen Bits auf die. Leitung.50. Ein Inhalt-(/κ) des Zählers 3 angibt.,
am Ausgang der UND-Schaltung 10 erscheinendes Die Zusammenstellung eines Synchronzeichens mit Signal entspricht .dem .zur Zeit, t-lxa der-niedrigsten 5 fünf variablen· Elementen wird an Hand·,der-Fig. 3a Stelle des. Registers !gespeicherten Bit.,; .... .·.-- beschrieben. -· Im Ausgangszustand wird in die .Re- -Der. Inhalt· des Registers .1 wird, zur Zeit- tA über gister 1; 2, 3 und 19 ein "Speicherwort eingegeben,- das ein KabelöO zu einer.Verarbeitungseinhe.it übertragen im Zeichensteuerfeld den Wert Qn = 0), im Zeichen5-nach Betätigung der UND-Schaltungen 12, 44-und 46 längenfeld den Wert Qr = 5) und im Zusammenstellsowie der ODER-Schaltung 70. Die Ausgangs-UND- " Verteiler-Feld lauter Nullen enthält und dessen Tore 8 werden gleichzeitig durch ein Ausgangssignal Markierungen SR,- YS auf SR = 0 und JS = 1 ein^· aus der UND-Schaltung 44 zur Zeit M während gestellt sind. Es erscheinen unmittelbar nach, der Zusammenstellungsoperationen (erste und zweite Be- Eingabe Steuersignale auf den Ausgangsleitungen, der triebsarten: SR = O) geöffnet, wenn ein Ausgangs- Schaltung 20 zur Anzeige der Zustände SR=: G und signal von der ODER-Schaltung 70 vorliegt. Ein der- 15 YS=I. Der Oszillator 17 schaltet den Zeitring"18 artiges, Ausgangssignal tritt auf bei Betätigung der schrittweise von- seiner Stufe RtI bis zur Stufe RtA UND-Schaltung 12 nach der Zusammenstellung eines und daraufhin wieder zurück zur Stufe RtI, wie aus kompletten' Start-Stop-Zeichens (zweite Betriebsart: der ersten Zeile der Fig. 3a^zu ersehen ist. Der SR = O, YS = O), was durch ein- Signal auf der im Register 2 gespeicherte Wert Qi =5) verursacht, Leitung 47 angezeigt wird, wie vorausgehend erläu- 20 daß Steuersignale über das Kabel 31 zu den Stellen tert wurde. Ein · Ausgangssignal von der ODER- G'27 und C29 in.der Eingangs- und Masken-Steuer-Schaltung 70 wird ferner erhalten bei der Zusammen- einheit 28 gelangen. Als Resultat dieses Vorganges stellung von Synchronzeichen ..(erste Betriebsart: liefert der Decodierer 24 auf seiner Ausgangsleitung SR = 0, YS = 1), wenn der Inhalt Qi) des Zeichen- η"= 5 ein Signal, das über das Kabel 29 zur sechsten längenregisters 2 und der Inhalt Qn) des Zeichensteuer- 25 Stelle der Eingangs-UND-Tore 1 und über das Zählers 3 gleich sind, was durch ein Signal n = m Kabel 34 zur fünften Stelle'der Maskentore 25 geauf Leitung 62 durch den Vergleicher 4 angezeigt wird. führt wird. Zur Zeit ti bewirkt die UND-Schaltung 51 Die UND-Schaltung 27 und die UND-Schaltung 71 die Übertragung des ersten Bits vom Eingangs "über steuern die Operation der Eingangs- und Masken- die sechste'Stelle der UND-Schaltungen 7 und über Steuereinheit 28. Während der Zusammenstellung von 3° die sechste Stelle der ODER-Schaltungen 49 in die Synchronzeichen (erste Betriebsart: YS-1, SR=O) sechste Stelle des Zusammenstell-Verteiler-Registers i. gestattet ein Ausgangssignal von der UND-Schaltung Zur Zeit ti erscheint ein Ausgangssignal an der U-ND-27 einer durch den Decodierer 24 ausgewählten UND- Schaltung 38 und'gelangt über die ODER-Schaltung 41 Schaltung der UND-Schaltungen 25 die Ausgangs- zum Schieberegister 1, wo es- eine .Verschiebung des UND-Schaltungen 8 zu betätigen, um unerwünschte 35 ersten in dieses Register eingegebenen Bits von der Bits zu unterdrücken. Während der Zusammenstellung sechsten zur fünften Stelle vornimmt. Zur Zeit t3 von Start-Stop-Zeichen (zweite Betriebsart: SR = 0, wird ein Signal an den Zähler 3 angelegt, das dessen YS = 0) betätigt ein Ausgangssignal der UND- Inhalt von 0 auf 1 erhöht. Da der im Register 2 ge-Schaltung 71 alle Ausgangs-UND-Tore 8 zum Durch- speicherte Wert Qi = 5) nicht mit dem laufenden Wert laß des im Zusammenstell-Verteiler-Register 1 ge- .40 Qn = 1) im Zähler 3 übereinstimmt, ■ tritt am· Äusspeicherten Zeichens zum Kabel 60. \ gang des Vergleichers 4 auf Leitung 62 kein Signal _.,,,., JAi -: · zu dieser Zeit auf. Während der nachfolgenden Zyklen Detaübeschrabung und. Arbeitsweise ^ ? des Zeitringes 8 werden die Bits 2 bis 5 des Won
am Ausgang der UND-Schaltung 10 erscheinendes Die Zusammenstellung eines Synchronzeichens mit Signal entspricht .dem .zur Zeit, t-lxa der-niedrigsten 5 fünf variablen· Elementen wird an Hand·,der-Fig. 3a Stelle des. Registers !gespeicherten Bit.,; .... .·.-- beschrieben. -· Im Ausgangszustand wird in die .Re- -Der. Inhalt· des Registers .1 wird, zur Zeit- tA über gister 1; 2, 3 und 19 ein "Speicherwort eingegeben,- das ein KabelöO zu einer.Verarbeitungseinhe.it übertragen im Zeichensteuerfeld den Wert Qn = 0), im Zeichen5-nach Betätigung der UND-Schaltungen 12, 44-und 46 längenfeld den Wert Qr = 5) und im Zusammenstellsowie der ODER-Schaltung 70. Die Ausgangs-UND- " Verteiler-Feld lauter Nullen enthält und dessen Tore 8 werden gleichzeitig durch ein Ausgangssignal Markierungen SR,- YS auf SR = 0 und JS = 1 ein^· aus der UND-Schaltung 44 zur Zeit M während gestellt sind. Es erscheinen unmittelbar nach, der Zusammenstellungsoperationen (erste und zweite Be- Eingabe Steuersignale auf den Ausgangsleitungen, der triebsarten: SR = O) geöffnet, wenn ein Ausgangs- Schaltung 20 zur Anzeige der Zustände SR=: G und signal von der ODER-Schaltung 70 vorliegt. Ein der- 15 YS=I. Der Oszillator 17 schaltet den Zeitring"18 artiges, Ausgangssignal tritt auf bei Betätigung der schrittweise von- seiner Stufe RtI bis zur Stufe RtA UND-Schaltung 12 nach der Zusammenstellung eines und daraufhin wieder zurück zur Stufe RtI, wie aus kompletten' Start-Stop-Zeichens (zweite Betriebsart: der ersten Zeile der Fig. 3a^zu ersehen ist. Der SR = O, YS = O), was durch ein- Signal auf der im Register 2 gespeicherte Wert Qi =5) verursacht, Leitung 47 angezeigt wird, wie vorausgehend erläu- 20 daß Steuersignale über das Kabel 31 zu den Stellen tert wurde. Ein · Ausgangssignal von der ODER- G'27 und C29 in.der Eingangs- und Masken-Steuer-Schaltung 70 wird ferner erhalten bei der Zusammen- einheit 28 gelangen. Als Resultat dieses Vorganges stellung von Synchronzeichen ..(erste Betriebsart: liefert der Decodierer 24 auf seiner Ausgangsleitung SR = 0, YS = 1), wenn der Inhalt Qi) des Zeichen- η"= 5 ein Signal, das über das Kabel 29 zur sechsten längenregisters 2 und der Inhalt Qn) des Zeichensteuer- 25 Stelle der Eingangs-UND-Tore 1 und über das Zählers 3 gleich sind, was durch ein Signal n = m Kabel 34 zur fünften Stelle'der Maskentore 25 geauf Leitung 62 durch den Vergleicher 4 angezeigt wird. führt wird. Zur Zeit ti bewirkt die UND-Schaltung 51 Die UND-Schaltung 27 und die UND-Schaltung 71 die Übertragung des ersten Bits vom Eingangs "über steuern die Operation der Eingangs- und Masken- die sechste'Stelle der UND-Schaltungen 7 und über Steuereinheit 28. Während der Zusammenstellung von 3° die sechste Stelle der ODER-Schaltungen 49 in die Synchronzeichen (erste Betriebsart: YS-1, SR=O) sechste Stelle des Zusammenstell-Verteiler-Registers i. gestattet ein Ausgangssignal von der UND-Schaltung Zur Zeit ti erscheint ein Ausgangssignal an der U-ND-27 einer durch den Decodierer 24 ausgewählten UND- Schaltung 38 und'gelangt über die ODER-Schaltung 41 Schaltung der UND-Schaltungen 25 die Ausgangs- zum Schieberegister 1, wo es- eine .Verschiebung des UND-Schaltungen 8 zu betätigen, um unerwünschte 35 ersten in dieses Register eingegebenen Bits von der Bits zu unterdrücken. Während der Zusammenstellung sechsten zur fünften Stelle vornimmt. Zur Zeit t3 von Start-Stop-Zeichen (zweite Betriebsart: SR = 0, wird ein Signal an den Zähler 3 angelegt, das dessen YS = 0) betätigt ein Ausgangssignal der UND- Inhalt von 0 auf 1 erhöht. Da der im Register 2 ge-Schaltung 71 alle Ausgangs-UND-Tore 8 zum Durch- speicherte Wert Qi = 5) nicht mit dem laufenden Wert laß des im Zusammenstell-Verteiler-Register 1 ge- .40 Qn = 1) im Zähler 3 übereinstimmt, ■ tritt am· Äusspeicherten Zeichens zum Kabel 60. \ gang des Vergleichers 4 auf Leitung 62 kein Signal _.,,,., JAi -: · zu dieser Zeit auf. Während der nachfolgenden Zyklen Detaübeschrabung und. Arbeitsweise ^ ? des Zeitringes 8 werden die Bits 2 bis 5 des Won
Unter Bezugnahme auf die Fig. 3a, 3b, 3c Leitung 5 empfangenen Zeichens in die sechs-Stellen
und 3d wird■ im folgenden die Arbeitsweise der 45 des Zusammenstell-Verteiler-Registers 1 jeweils zur
Einrichtung nach den Fig. 2a und 2b für die Zieit ti eingegeben. Zu jeder Zeit ti wird das in die
vier - Betriebsarten erklärt. Die Fig. 3 a und 3b sechste Stelle :des Registers.! eingegebene Bit in die
zeigen die während der Zusaminenstellungsoperätionen fünfte Stelle verschoben, das vorausgehend in die
auftretenden Signale. Die Ausgangssignale des Zeit- fünfte· Stelle gebrachte Bit "in die vierte Stelle verringes
18 sind in der ersten Zeile der Fig. 3a und 5° schoben usw. "Zu jeder Zeiti3 wird^def Zähler 3 um
3b dargestellt, undMie von der Übertragungsleitung 5 Eins erhöht.' Beim fünften Auftreten des Zeitimpülsps
empfangenen Bits werden irrder zweiten Zeile dieser ti-wird schließlich das fünfte Bit eines Zeichens in
Figuren gezeigt-Die Position des ersterrim Zusammen- die sechste Stelle des Registers 1 eingegeben. Zur folstell-Verteiler-Register
1 empfangenen Bits während genden Zeit ti wird dieses fünfte Bit in. die ? fünfte
der aufeinanderfolgenden Verschiebungen ,geht aus 55 Stelle des Registers 1 verschoben. Zugleich'wird".das,
der dritten Zeile hervor,; und der im Zähler 3 gespei- vierte Bit in die vierte" Stelle, "das «!ritte Bit In die
cherte Wert Qn) ist in der-vierten Zeile angegeben. dritte-Stelle usw. verschoben^so daß jedes" Bit des
Letzteres trifft nur-für die erste Betriebsart zu. Die Zeichens seine entsprechende Stelle iin Register einfünfte Zeile zeigt die- Steuersignale für die= Über- rdmmt und das zuerst empfangene Bit in der niedrigtragung
des Inhaltes des -Zusammenstell-Verteiler- 60 sten. -Stelle des ZusammensteE-Verteiler-Registers 1
Registers 1 zur Verarbeitungseinheit über das Kabel 60. steht. Zur folgenden Zeit td wird der- Zähler auf den
Die Fig. 3c und 3d zeige'n ebenfalls in der ersten Wert Qn = 5) erhöht. Das Register 2 .liefert 1-Bit-Zeile
die Ausgangssignale des' Zeitringes 18. Die Eingangssignale zu der ersten und der vierten. Stelle
zweite Zeile stellt diejenigen Signale dar, welche die der exklusiven ODER-Schaltungen 22,. jwie-" es auch
Aufnahme von Zeichen aus der Verarbeitungseinheit 65 der. Zähler 3 tut. Als* Ergebnis dieser Eingabe ervom
Kabel öindasZusammenstell-Verteiler-Registerl scheint kein 1-Bit-Eingangssignal ^n der ODER-steuert.
Die Verschiebung· des höchsten Zeichenbits Schaltung 21, so daß der Inverter 53" ein 1-Bit als
im ZusammensteE-Verteiler-Register 1 während der Ausgangssignal 'liefert. Der Vergleicher 4 "gib't daher
15 16
ein Signal η = m auf Leitung 62 ab, welches zur die sechste Stelle des Registers 1 gelangt. Die Signale
Zeit tA zu den Ausgangs-UND-Toren 8 über die SR-O und YS — 0 vom Register 20 werden über
UND-Schaltungen 46 und 44 gelangt, wobei die Lei- die UND-Schaltung 71 zu den Stellen 01 bis 012 der
tungen YS = 1 und SR = 0 entsprechend der ersten ODER-Schaltungen 26 in der Eingangs- und Masken-Betriebsart
signalführend sind. Die UND-Schaltung27 5 Steuereinheit 28 geliefert. Die Ausgangssignale der
in der Eingangs- und Masken-Steuereinheit 28 liefert ODER-Schaltungen 26 laufen über das Kabel 30 zu
ein Signal zu allen Stellen der Maskentore 25, von allen Stellen der Ausgangs-UND-Tore 8. Zur Zeit tA
denen die fünfte Stelle durch ihre Eingangsleitung η = 5 wird ein Signal zu den Ausgangs-UND-Toren 8 über
vorbereitet ist und ein Signal zu der fünften Stelle UND-Schaltungen 12 und 44 geführt, welches den
der ODER-Schaltungen 26 abgibt, durch das die io Inhalt der elf Stellen, einschließlich des zusammenstellen
01 bis 05 der ODER-Schaltungen 26 signal- gestellten Zeichens, des Registers 1 zum Kabel 60
führend werden. Alle entsprechenden Stellen &1 bis überträgt. Da das Stop-Bit in der sechsten Stelle eine
&5 der UND-Schaltungen 8 werden dadurch geöffnet, Null ist, bleibt es in der Verarbeitungseinheit unum
nur das gewünschte, aus fünf Bits bestehende wirksam. Das gleiche trifft auch für den Registerinhalt
Zeichen vom Zusammenstell-Verteiler-Register 1 zum 15 der höheren Stellen des Registers 1 zu.
Kabel 60 in Parallelform hindurchzulassen. An Hand der Fig. 3c wird nun die Verteilung Es wird nun an Hand der Fig. 3b die Zusam- eines Synchronzeichens mit fünf variablen Elementen menstellung eines aus sieben Elementen bestehenden beschrieben. Im Ausgangszustand werden die fünf Start-Stop-Zeichens, das zwei unveränderliche EIe- Elemente des Zeichens in die fünf niedrigsten Stellen mente aufweist, beschrieben. Im Ausgangszustand so des Zusammenstell-Verteiler-Registers 1 gebracht, und ist das Register 1 auf Null zurückgestellt, das Regi- das Markierregister 19 wird so eingestellt, daß auf ster 2 auf den Wert m = 7 gebracht, der Zähler 3, den Leitungen SR = I und YS = 1 Signale erobgleich nicht verwendet, auf m = 0 gestellt und das scheinen. Der Zeichensteuerzähler 3 ist auf den Wert Register 19 so eingestellt, daß an seinem Ausgang m = 0 und das Zeichenlängenregister 2 auf den die Signale SR — 0 und YS = 0 erscheinen. Der 25 Wert η = 5 eingestellt. Zur Zeit ti wird die UND-Wert (n = T), der im Register 2 gespeichert ist, ver- Schaltung 10 wirksam und überträgt den Inhalt ursacht Eingangssignale in den Stellen C27, C28 und der niedrigsten Stelle des Zusammenstell-Verteiler-C29 der Umwertschaltungen 23, so daß ein Ausgangs- Registers 1, der das erste Bit des zu sendenden signal η = 7 am Ausgang des Decodierers 24 er- Zeichens darstellt, zu der Leitung 50. Zur Zeit ti scheint und über das Kabel 29 zur achten Stelle der 30 liefert die UND-Schaltung 37 einen Schiebeimpuls Eingangs-UND-Tore 7 gelangt. Wie vorausgehend zum Register 1, der dessen Inhalt um eine Stelle nach für Betriebsart 1 erläutert, werden nacheinander Bits rechts verschiebt, so daß das nächste Bit (zweites Bit von der Leitung 5 empfangen und durch die Eingangs- des zu sendenden Zeichens) in die niedrigste Stelle UND-Tore 7 zum Register 1 zu jeder Zeit ti über- des Registers 1 kommt. Zur Zeit t3 wird der Inhalt tragen. Die Bits werden in diesem Fall in die achte 35 des Zählers 3 vom Wert 0 auf den Wert 1 weiter-Stelle des Zusammenstell-Verteiler-Registers 1 ein- geschaltet. Da der Inhalt (m = 1) des Zählers 3 mit gegeben. Wie ebenfalls vorausgehend beschrieben, dem Inhalt (n — 5) des Registers 2 nicht übereinwerden zu jeder Zeit t2 alle im Register 1 befindlichen stimmt, wird kein Ausgangssignal vom Vergleicher 4 Bits um eine Stelle nach rechts verschoben. Dies zur Zeit tA, auf der Leitung 62 erzeugt. Diese Operatiogeschieht in diesem Falle unter der Steuerung der 40 nen werden wiederholt, und jedesmal wird ein Bit aus UND-Schaltung 29 und der ODER-Schaltung 40. der niedrigsten Stelle des Registers 1 jeweils zur Zeit Weiterhin wird der Zähler 3, wie vorausgehend be- ti auf die Leitung 50 übertragen, wozu der Inhalt schrieben, zu jeder Zeit t3 um Eins erhöht. Während des Registers 1 jeweils zur Zeit ti um eine Stelle des siebenten Zyklus des Zeitringes 18 wird das nach rechts verschoben wird und der Steuerzähler 3 siebente Bit (Stop-Bit) des eingehenden Zeichens von 45 jeweils zur Zeit t3 um Eins erhöht wird. Schließlich der Leitung 5 empfangen und in die achte Stelle des wird das fünfte Bit des zu sendenden Zeichens in die Registers 1 eingegeben. Die Bits werden während des niedrigste Stelle des Registers 1 gebracht. Zur folgen-Empfanges in dem Register 36 zur gleichen Zeit, wie den Zeit ti wird dieses Bit auf die Leitung 50 übersie in das Register 1 eingegeben werden, gespeichert. tragen. Es wird zur Zeit ti aus der niedrigsten Stelle Demzufolge befindet sich das Stop-Bit nun auch im 50 des Registers 1 geschoben und geht verloren. Zur Register 36. Zur folgenden Zeit ti wird das Stop-Bit folgenden Zeit t3 wird der Zähler 3 von vier auf von der achten Stelle des Registers 1 zu dessen sie- fünf weitergeschaltet. Da der Inhalt Qn = 5) des benter Stelle verschoben, und zur gleichen Zeit wird Zählers 3 nun gleich dem Inhalt (n = 5) des Registers 2 auch das Start-Bit in die erste Stelle des Registers 1 ist, liefert der Vergleicher 4 ein Ausgangssignal n — m gebracht. Die sieben Elemente des empfangenen 55 auf Leitung 62. Dieses Signal gelangt zu der UND-Start-Stop-Zeichens sind nun in den niedrigsten sieben Schaltung 52, so daß zur Zeit tA das nächste Zeichen Stellen des Registers 1 enthalten. Der Inhalt der über die UND-Schaltungen 9 in das Zusammenstellniedrigsten Stelle, ein Start-Bit mit dem Wert 1, wird Verteiler-Register 1 übertragen wird,
durch die UND-Schaltung 14 über Leitung48 ab- In Verbindung mit Fig. 3d wird nun die Vergefragt. Die UND-Schaltung 14 fühlt auch den Inhalt 60 teilung eines Start-Stop-Zeichens mit fünf variablen des Registers 36 über die Leitung 58 ab, welcher aus Elementen und zwei nichtvariablen Elementen bedem Stop-Bit mit dem Wert 0 besteht. Als Ergebnis schrieben. Die Arbeitsweise der Einrichtung für diese dieser Operationen erscheint ein Signal am Ausgang SS Betriebsart ist im wesentlichen die gleiche, wie sie der UND-Schaltung 14 auf Leitung 47, um den Inhalt vorausgehend für die Betriebsart 3 in Verbindung mit des Registers 1 um eine zusätzliche Position nach 65 Fig. 3c beschrieben wurde. Im Ausgangszustand rechts zur Zeit i3 zu verschieben. Diese Verschiebung wird ein aus sieben Elementen bestehendes Zeichen bewirkt, daß das Start-Bit aus der niedrigsten Stelle in die sieben niedrigsten Stellen des Zusammenstelldes Registers 1 geschoben wird und das Stop-Bit in Verteiler-Registers 1 eingestellt, und der Wert (n = 7)
Kabel 60 in Parallelform hindurchzulassen. An Hand der Fig. 3c wird nun die Verteilung Es wird nun an Hand der Fig. 3b die Zusam- eines Synchronzeichens mit fünf variablen Elementen menstellung eines aus sieben Elementen bestehenden beschrieben. Im Ausgangszustand werden die fünf Start-Stop-Zeichens, das zwei unveränderliche EIe- Elemente des Zeichens in die fünf niedrigsten Stellen mente aufweist, beschrieben. Im Ausgangszustand so des Zusammenstell-Verteiler-Registers 1 gebracht, und ist das Register 1 auf Null zurückgestellt, das Regi- das Markierregister 19 wird so eingestellt, daß auf ster 2 auf den Wert m = 7 gebracht, der Zähler 3, den Leitungen SR = I und YS = 1 Signale erobgleich nicht verwendet, auf m = 0 gestellt und das scheinen. Der Zeichensteuerzähler 3 ist auf den Wert Register 19 so eingestellt, daß an seinem Ausgang m = 0 und das Zeichenlängenregister 2 auf den die Signale SR — 0 und YS = 0 erscheinen. Der 25 Wert η = 5 eingestellt. Zur Zeit ti wird die UND-Wert (n = T), der im Register 2 gespeichert ist, ver- Schaltung 10 wirksam und überträgt den Inhalt ursacht Eingangssignale in den Stellen C27, C28 und der niedrigsten Stelle des Zusammenstell-Verteiler-C29 der Umwertschaltungen 23, so daß ein Ausgangs- Registers 1, der das erste Bit des zu sendenden signal η = 7 am Ausgang des Decodierers 24 er- Zeichens darstellt, zu der Leitung 50. Zur Zeit ti scheint und über das Kabel 29 zur achten Stelle der 30 liefert die UND-Schaltung 37 einen Schiebeimpuls Eingangs-UND-Tore 7 gelangt. Wie vorausgehend zum Register 1, der dessen Inhalt um eine Stelle nach für Betriebsart 1 erläutert, werden nacheinander Bits rechts verschiebt, so daß das nächste Bit (zweites Bit von der Leitung 5 empfangen und durch die Eingangs- des zu sendenden Zeichens) in die niedrigste Stelle UND-Tore 7 zum Register 1 zu jeder Zeit ti über- des Registers 1 kommt. Zur Zeit t3 wird der Inhalt tragen. Die Bits werden in diesem Fall in die achte 35 des Zählers 3 vom Wert 0 auf den Wert 1 weiter-Stelle des Zusammenstell-Verteiler-Registers 1 ein- geschaltet. Da der Inhalt (m = 1) des Zählers 3 mit gegeben. Wie ebenfalls vorausgehend beschrieben, dem Inhalt (n — 5) des Registers 2 nicht übereinwerden zu jeder Zeit t2 alle im Register 1 befindlichen stimmt, wird kein Ausgangssignal vom Vergleicher 4 Bits um eine Stelle nach rechts verschoben. Dies zur Zeit tA, auf der Leitung 62 erzeugt. Diese Operatiogeschieht in diesem Falle unter der Steuerung der 40 nen werden wiederholt, und jedesmal wird ein Bit aus UND-Schaltung 29 und der ODER-Schaltung 40. der niedrigsten Stelle des Registers 1 jeweils zur Zeit Weiterhin wird der Zähler 3, wie vorausgehend be- ti auf die Leitung 50 übertragen, wozu der Inhalt schrieben, zu jeder Zeit t3 um Eins erhöht. Während des Registers 1 jeweils zur Zeit ti um eine Stelle des siebenten Zyklus des Zeitringes 18 wird das nach rechts verschoben wird und der Steuerzähler 3 siebente Bit (Stop-Bit) des eingehenden Zeichens von 45 jeweils zur Zeit t3 um Eins erhöht wird. Schließlich der Leitung 5 empfangen und in die achte Stelle des wird das fünfte Bit des zu sendenden Zeichens in die Registers 1 eingegeben. Die Bits werden während des niedrigste Stelle des Registers 1 gebracht. Zur folgen-Empfanges in dem Register 36 zur gleichen Zeit, wie den Zeit ti wird dieses Bit auf die Leitung 50 übersie in das Register 1 eingegeben werden, gespeichert. tragen. Es wird zur Zeit ti aus der niedrigsten Stelle Demzufolge befindet sich das Stop-Bit nun auch im 50 des Registers 1 geschoben und geht verloren. Zur Register 36. Zur folgenden Zeit ti wird das Stop-Bit folgenden Zeit t3 wird der Zähler 3 von vier auf von der achten Stelle des Registers 1 zu dessen sie- fünf weitergeschaltet. Da der Inhalt Qn = 5) des benter Stelle verschoben, und zur gleichen Zeit wird Zählers 3 nun gleich dem Inhalt (n = 5) des Registers 2 auch das Start-Bit in die erste Stelle des Registers 1 ist, liefert der Vergleicher 4 ein Ausgangssignal n — m gebracht. Die sieben Elemente des empfangenen 55 auf Leitung 62. Dieses Signal gelangt zu der UND-Start-Stop-Zeichens sind nun in den niedrigsten sieben Schaltung 52, so daß zur Zeit tA das nächste Zeichen Stellen des Registers 1 enthalten. Der Inhalt der über die UND-Schaltungen 9 in das Zusammenstellniedrigsten Stelle, ein Start-Bit mit dem Wert 1, wird Verteiler-Register 1 übertragen wird,
durch die UND-Schaltung 14 über Leitung48 ab- In Verbindung mit Fig. 3d wird nun die Vergefragt. Die UND-Schaltung 14 fühlt auch den Inhalt 60 teilung eines Start-Stop-Zeichens mit fünf variablen des Registers 36 über die Leitung 58 ab, welcher aus Elementen und zwei nichtvariablen Elementen bedem Stop-Bit mit dem Wert 0 besteht. Als Ergebnis schrieben. Die Arbeitsweise der Einrichtung für diese dieser Operationen erscheint ein Signal am Ausgang SS Betriebsart ist im wesentlichen die gleiche, wie sie der UND-Schaltung 14 auf Leitung 47, um den Inhalt vorausgehend für die Betriebsart 3 in Verbindung mit des Registers 1 um eine zusätzliche Position nach 65 Fig. 3c beschrieben wurde. Im Ausgangszustand rechts zur Zeit i3 zu verschieben. Diese Verschiebung wird ein aus sieben Elementen bestehendes Zeichen bewirkt, daß das Start-Bit aus der niedrigsten Stelle in die sieben niedrigsten Stellen des Zusammenstelldes Registers 1 geschoben wird und das Stop-Bit in Verteiler-Registers 1 eingestellt, und der Wert (n = 7)
in das Zeichenlängen-Register 2 gebracht. Das Markierregister 19 nimmt einen Schaltzustand ein,
welcher das Auftreten von Signalen auf den Leitungen SR = 1 und YS = 0 veranlaßt. Wie vorausgehend
für Fig. 3c beschrieben, wird ein Bit von !? 5
der niedrigsten Stelle des Zusammenstell-Verteiler-Registers
1 zur Leitung 50 immer dann übertragen, wenn der Zeitring 18 ein Signal auf seiner Ausgangsleitung
Zl erzeugt. Zu jeder folgenden Zeit ti wird das Register 1 zur Verschiebung seines Inhaltes um
eine Stelle nach rechts unter Steuerung der UND-Schaltung 37 betätigt, und zu jeder Zeit Z3 wird der
Inhalt (m) des Zählers 3 um Eins erhöht. Wenn das siebente Bit (Stop-Bit) in der niedrigsten Stelle des
Registers 1 steht, so wird es in der vorausgehend in bezug auf Fig. 3c beschriebenen Weise auf die
Leitung 50 übertragen. Zu dieser Zeit ist der Wert (m = 7) im Zähler 3 gleich dem Wert (n = 7) im
Register 2. Am Ausgang des Vergleichers 4 erscheint daher ein Signal auf Leitung 62, das zur Zeit Z4 die
parallele Übertragung eines neuen Zeichens aus der Verarbeitungseinheit über das Kabel 6 in das
Zusammenstell-Verteiler-Register 1 veranlaßt.
Es wurde eine Einrichtung beschrieben, die sich zur Zusammenstellung und zur Verteilung von Zeichen
eignet, die sich aus einer Anzahl von variablen oder variablen und nichtvariablen Elementen zusammensetzt,
wobei die Zahl dieser Elemente über einen weiten Bereich variieren kann. Ein Register wird zur
Anzeige der Anzahl der in einem Zeichen enthaltenen Elemente verwendet. Ein Fehler zeigt die Anzahl der
laufend zusammengestellten oder verteilten Elemente an. Wenn der Inhalt des Registers und des Zählers
eine vorausbestimmte Beziehung zueinander einnehmen, wird der zusammengestellte Charakter zu einer
Auswerteinrichtung gesendet oder ein neuer Charakter zur Verteilung erhalten. Während der Zusammenstellung
eines Zeichens unterdrücken Maskenschaltungen unerwünschte Elemente des Zeichens vor
seiner Übertragung zur Auswerteinrichtung. Während der Zusammenstellung von Zeichen mit nichtvariablen
Elementen dient eine spezielle Schaltung zur Feststellung des Zeitpunktes, wann das komplette zusammengestellte Zeichen zur Auswerteinrichtung zu
senden ist. Der Zähler wird für diesen Zweck nicht verwendet. Im letzteren Fall wird eines der nichtvariablen
Elemente automatisch von den variablen Elementen entfernt, bevor die Übertragung des
Zeichens zur Auswerteinrichtung erfolgt.
Das vorausgehend beschriebene bevorzugte Ausführungsbeispiel kann im Rahmen der Erfindung in
verschiedener Form abgewandelt werden. So ist es beispielsweise möglich, an Stelle des Registers 2, des
Zählers 3 und des Vergleichers 4 einen einzelnen auf den Zeichenlängenwert voreinstellbaren Zähler vorzusehen,
dessen Inhalt mit jedem verarbeiteten Zeichenelement um Eins herabgesetzt wird und der
bei Erreichen des Wertes 0 das Signal (m = n) zu den vorerwähnten Leitungen liefert. Ebenso kann
die Verschiebeoperation im Zusammenstell-Verteiler-Register zur Ermittlung des Signals (m = n) ausgenutzt
werden, indem logische Schaltungen bestimmte Registerstellen nach dem Erscheinen von unveränderlichen
Zeichenelementen abtasten.
Claims (12)
1. Schaltungsanordnung zum Zusammenstellen oder Verteilen von Zeichen, die sich aus einer
Anzahl veränderlicher Elemente oder aus einer Mischung von veränderlichen und festen Elementen
zusammensetzen, vorzugsweise für datenverarbeitende Maschinen, gekennzeichnet durch
eine Betriebsart-Steuerschaltung (19, 20), die über Steuertore (12, 44, 46, 51) mit Ein- und Ausgangstoren
eines Zusammenstell-Verteiler-Registers (1) verbunden ist und ein erstes Paar Steuersignale
erzeugt, die den Operationen »Zusammenstellen« oder »Verteilen« zugeordnet sind, und ein zweites
Paar Steuersignale erzeugt, die den beiden Zeichenarten zugeordnet sind, sowie durch eine die
Zeichenlänge markierende und die zusammengestellte oder verteilte Teillänge überwachende
Schaltung (2, 3, 4,14), die mit den Steuertoren in Verbindung steht und zur Ermittlung des Zeitpunktes
der parallelen Übertragung von im Zusammenstell-Verteiler-Register zusammengestellten
Zeichen zu einer Verarbeitungseinheit oder von zu verteilenden Zeichen von einer Verarbeitungseinheit zumZusammenstell-Verteiler-Register dient.
2. Schaltungsanordnung nach Anspruch 1, dadurch gekennzeichnet, daß die Betriebsart-Steuerschaltung
aus einem zwei Speicherstellen umfassenden Markierregister (19) und einer den Inhalt
der zwei Speicherstellen zu vier Steuersignalen kombinierten Umwertschaltung (20) besteht.
3. Schaltungsanordnung nach Anspruch 1 oder 2, dadurch gekennzeichnet, daß das Zusammenstell-Verteiler-Register
(1) als Schieberegister ausgebildet ist, das die zu einem Zeichen zusammenzustellenden
Zeichenelemente über eine wählbare seiner Registerstellen serienweise empfängt und unter
der Wirkung von Schreibimpulsen schrittweise in Richtung der niedrigsten Registerstelle verschiebt,
das ein zusammengestelltes Zeichen parallel abgibt und ein zu verteilendes Zeichen
parallel empfängt und das schließlich die Elemente eines zu verteilenden Zeichens unter der Wirkung
von Verschiebeimpulsen am Ausgang seiner niedrigsten Registerstelle ausgibt.
4. Schaltungsanordnung nach Anspruch 3, dadurch gekennzeichnet, daß die Speicherstellen des
Zusammenstell-Verteiler-Registers (1) über Eingangstore (7, 9) mit einer Serien-Übertragungsleitung
(5) und einem Parallelausgang (6) einer Verarbeitungseinheit sowie über Ausgangstore
(8,10) mit einem Paralleleingang (60) einer Verarbeitungseinheit und zum Teil mit einer Serien-Übertragungsleitung
(50) in Verbindung stehen.
5. Schaltungsanordnung nach einem der Ansprüche 1 bis 4, dadurch gekennzeichnet, daß die
Schaltung zur Markierung der Zeichenlänge und zur Überwachung der verarbeiteten Teillänge ein
Zeichenlängenregister (2) und einen Zeichensteuerzähler (3) aufweist, die mit einem Vergleicher (4)
verbunden sind zur Ermittlung einer bestimmten, die Zusammenstellung oder Verteilung eines kompletten
Zeichens angebenden Beziehung zwischen einem Voreinstellwert im Zeichenlängenregister
und einem laufenden Wert im Zeichensteuerzähler, der jeweils mit Aufnahme oder Ausgabe eines jeden
Zeichenelementes im Zusammenstell-Verteiler-Register um Eins erhöht wird.
6. Schaltungsanordnung nach Anspruch 5, dadurch gekennzeichnet, daß der Ausgang des Vergleichers
(4) mit Steuertoren (52, 46) verbunden ist, die durch die den Zeichenarten zugeordneten
509 629/175
Steuersignale ausgewählt werden und die Eingangstore (9) des Paralleleinganges oder Ausgangstore
(8) des Parallelausganges des Zusammenstell-Verteiler-Registers öffnen.
7. Schaltungsanordnung nach einem der An-Sprüche 1 bis 6, dadurch gekennzeichnet, daß die
Schaltung zur Überwachung der verarbeiteten Teil-Zeichenlänge mindestens eine logische Schaltung
aufweist zur Prüfung, wann ein oder mehrere feste Zeichenelemente des zu verarbeitenden Zeichens
vorbestimmte Stellen im Zusammenstell-Verteiler-Register erreicht haben.
8. Schaltungsanordnung nach einem der Ansprüche 1 bis 7, dadurch gekennzeichnet, daß die
Schaltung zur Überwachung der verarbeiteten Teil-Zeichenlänge eine zusätzliche UND-Schaltung
(14) aufweist, die auf eine vorgegebene Gruppierung fester Zeichenelemente während des Zusammenstellens
anspricht und die über Steuertore (12, 70, 44) mit den Ausgangstoren (8) des Parallelausganges
des Zusammenstell-Verteüer-Registers (1) verbunden ist, sowie die Zuführung eines zusätzlichen
Schiebeimpulses zum Zusammenstell-Verteiler-Register steuert, durch den das feste Zeichenelement
aus der niedrigsten Registerstelle geschoben und unterdrückt wird.
9. Schaltungsanordnung nach Anspruch 8, gekennzeichnet durch ein einstufiges Eingangsregister (36), das parallel zum Zusammenstell-Verteiler-Register
(1) an die Serien-Übertragungsleitung (5) angeschlossen ist und dessen Ausgang mit der auf eine vorgegebene Gruppierung fester
Zeichenelemente ansprechenden UND-Schaltung (14) verbunden ist.
10. Schaltungsanordnung nach einem der Ansprüche 1 bis 9, dadurch gekennzeichnet, daß der
Ausgang des Zeichenlängenregisters (2) mit einer Auswahlschaltung (23, 24) gekoppelt ist, die entsprechend
der markierten Zeichenlänge eine der Stellen des Zusammenstell-Verteiler-Registers (1)
als Eingangsstufe für eine serienweise Aufnahme von Zeichenelementen auswählt.
11. Schaltungsanordnung nach einem der Ansprüche 1 bis 10, dadurch gekennzeichnet, daß der
Ausgang des Zeichenlängenregisters (2) mit einer Auswahlschaltung (23, 24) gekoppelt ist, die über
eine aus Torschaltungen bestehende Maskenschaltung (25, 26) in Übereinstimmung mit der
markierten Zeichenlänge diejenigen der Ausgangstore für eine parallele Zeichenübertragung zur
Verarbeitungseinheit sperren, die außerhalb der markierten Zeichenlänge liegen.
12. Schaltungsanordnung nach Anspruch 10 und 11, dadurch gekennzeichnet, daß eine gemeinsame
Auswahlschaltung für die Auswahl einer als Serien-Eingangsstufe dienenden Stelle
des Zusammenstell-Verteiler-Registers (1) und zur Auswahl der wirksamen Parallelausgänge
des Zusammenstell-Verteiler-Registers vorgesehen ist.
Hierzu 2 Blatt Zeichnungen
509 629/175 7.65 © Bundesdruckerei Berlin
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US230408A US3310780A (en) | 1962-10-15 | 1962-10-15 | Character assembly and distribution apparatus |
Publications (1)
Publication Number | Publication Date |
---|---|
DE1197917B true DE1197917B (de) | 1965-08-05 |
Family
ID=22865105
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DEJ24555A Pending DE1197917B (de) | 1962-10-15 | 1963-10-12 | Schaltungsanordnung zum Zusammenstellen oder Verteilen von Zeichen, die sich aus einer Anzahl veraenderlicher Elemente oder aus einer Mischung von veraenderlichen und festen Elementen zusammensetzen, vorzugsweise fuer daten-verarbeitende Maschinen |
Country Status (5)
Country | Link |
---|---|
US (1) | US3310780A (de) |
CH (1) | CH413437A (de) |
DE (1) | DE1197917B (de) |
ES (1) | ES292329A1 (de) |
GB (1) | GB1029938A (de) |
Families Citing this family (8)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3376550A (en) * | 1963-05-17 | 1968-04-02 | Lear Siegler Inc | Code simulator |
DE1288108B (de) * | 1964-05-28 | 1969-01-30 | Western Electric Company Inc., New York, N.Y. (V.St.A.) | Integrierte Analog-Digital-Vermittlungsanlage |
US3350697A (en) * | 1965-02-24 | 1967-10-31 | Collins Radio Co | Storage means for receiving, assembling, and distributing teletype characters |
US3404380A (en) * | 1966-05-31 | 1968-10-01 | Itt | Bit-at-a-time assembly device using magnetostrictive delay lines |
US3512137A (en) * | 1967-03-14 | 1970-05-12 | Ibm | Correlated recording,reproducing,printing,and composing apparatus |
GB1238113A (de) * | 1969-03-07 | 1971-07-07 | ||
US3764998A (en) * | 1972-08-04 | 1973-10-09 | Bell & Howell Co | Methods and apparatus for removing parity bits from binary words |
US4326247A (en) * | 1978-09-25 | 1982-04-20 | Motorola, Inc. | Architecture for data processor |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US3030609A (en) * | 1957-10-11 | 1962-04-17 | Bell Telephone Labor Inc | Data storage and retrieval |
US3141151A (en) * | 1959-03-23 | 1964-07-14 | Burroughs Corp | Magnetic tape storage system for digital computers wherein an indication of the number of bits in a message is stored with the message |
US3154770A (en) * | 1959-08-31 | 1964-10-27 | Cons Electrodynamics Corp | Digital data processor |
-
1962
- 1962-10-15 US US230408A patent/US3310780A/en not_active Expired - Lifetime
-
1963
- 1963-10-07 GB GB39368/63A patent/GB1029938A/en not_active Expired
- 1963-10-08 CH CH1236163A patent/CH413437A/de unknown
- 1963-10-09 ES ES0292329A patent/ES292329A1/es not_active Expired
- 1963-10-12 DE DEJ24555A patent/DE1197917B/de active Pending
Also Published As
Publication number | Publication date |
---|---|
GB1029938A (en) | 1966-05-18 |
US3310780A (en) | 1967-03-21 |
CH413437A (de) | 1966-05-15 |
ES292329A1 (es) | 1964-01-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE1537062C3 (de) | Schlüsselgenerator | |
DE2039195A1 (de) | Zeitmultiplexanordnung zum Eingeben,Verarbeiten und Speichern von Daten | |
DE2315509A1 (de) | Kodierte aufzeichnung und verfahren und einrichtung zum kodieren und dekodieren dieser aufzeichnung | |
DE1256452B (de) | Anordnung zur wahlweisen Aufhellung von Zeichen, die mit einer Kathodenstrahlroehre dargestellt werden | |
DE2452694A1 (de) | Schaltungsanordnung zum adressieren eines schriftzeilenspeichers | |
DE1424741A1 (de) | Einrichtung zum Durchsuchen eines Speichers | |
DE1197917B (de) | Schaltungsanordnung zum Zusammenstellen oder Verteilen von Zeichen, die sich aus einer Anzahl veraenderlicher Elemente oder aus einer Mischung von veraenderlichen und festen Elementen zusammensetzen, vorzugsweise fuer daten-verarbeitende Maschinen | |
DE2228290A1 (de) | Verfahren und Vorrichtung zum Identi fizieren von elektrischen Informations tragersignalen | |
DE2340250A1 (de) | Verfahren zum codieren eines eine bestimmte redundanz aufweisenden nachrichtenstromes | |
DE1524507A1 (de) | Vorrichtung zur Anzeige von Schriftzeichen | |
DE2526519C2 (de) | Schaltungsanordnung zum Übertragen von binärkodierten Signalfolgen in elektrischen Signal-, Nachrichten- oder Datenübertragungsanlagen mit blockweiser Signalübertragung | |
DE2512541A1 (de) | Einfuegung zusaetzlicher informationselemente in nachrichten und herausnahme solcher informationselemente aus nachrichten | |
DE2015813B2 (de) | Verfahren und vorrichtung zur kodierung von zweiwertigen signalen zur datenuebertragung | |
DE1462688A1 (de) | Einrichtung zur Adressierung von Empfangsstationen | |
DE2760395C2 (de) | ||
DE2025731C3 (de) | Datenendstation | |
DE1227263B (de) | Schaltungsanordnung zur Umwandlung von in Speicherrelais in paralleler Form zwischen-gespeicherten binaercodierten Eingangs-informationen in eine Folge von binaercodierten Impulsserien | |
DE1236578C2 (de) | Einrichtung zur Schraeglaufkompensation | |
DE1086738B (de) | Verfahren und elektronische Vorrichtung zur Aussendung von Schriftzeichen im Hell-Code oder einem aehnlichen Code fuer Blattschreiberempfang (Faksimileverfahren) | |
DE2003832A1 (de) | Binaeres Universalregister,insbesondere Zaehl- und Komplementierregister | |
DE1277921B (de) | Codeumsetzer zur UEbertragung von Informationszeichen einer vorgegebenen ersten Codierung in gleichwertige Informationszeichen einer ausgewaehlten zweiten Codierung | |
DE1499170C3 (de) | Datenverarbeitungsanlage | |
DE2444218B1 (de) | Verfahren und anordnung zum darstellen von digitalen daten durch binaersignale | |
DE1263858C2 (de) | Verfahren zum periodischen abtasten einer vielzahl von leitungen auf ihren elektrischen zustand hin und vorrichtungen zur durchfuehrung dieses verfahrens | |
DE1512535C3 (de) | System zum Übertragen von binär codierten Zeichen |