DE112020005587T5 - Anzeigepanel und Anzeigevorrichtung - Google Patents

Anzeigepanel und Anzeigevorrichtung Download PDF

Info

Publication number
DE112020005587T5
DE112020005587T5 DE112020005587.6T DE112020005587T DE112020005587T5 DE 112020005587 T5 DE112020005587 T5 DE 112020005587T5 DE 112020005587 T DE112020005587 T DE 112020005587T DE 112020005587 T5 DE112020005587 T5 DE 112020005587T5
Authority
DE
Germany
Prior art keywords
pixel unit
electrode
pixel
display panel
base substrate
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Pending
Application number
DE112020005587.6T
Other languages
English (en)
Inventor
Lili Du
Hongjun Zhou
Wen Tan
Cong Liu
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Original Assignee
BOE Technology Group Co Ltd
Chengdu BOE Optoelectronics Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by BOE Technology Group Co Ltd, Chengdu BOE Optoelectronics Technology Co Ltd filed Critical BOE Technology Group Co Ltd
Publication of DE112020005587T5 publication Critical patent/DE112020005587T5/de
Pending legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L27/00Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate
    • H01L27/02Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers
    • H01L27/12Devices consisting of a plurality of semiconductor or other solid-state components formed in or on a common substrate including semiconductor components specially adapted for rectifying, oscillating, amplifying or switching and having potential barriers; including integrated passive circuit elements having potential barriers the substrate being other than a semiconductor body, e.g. an insulating body
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/123Connection of the pixel electrodes to the thin film transistors [TFT]
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/10OLED displays
    • H10K59/12Active-matrix OLED [AMOLED] displays
    • H10K59/131Interconnections, e.g. wiring lines or terminals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0421Structural details of the set of electrodes
    • G09G2300/0426Layout of electrodes and connections
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/04Structural and physical details of display devices
    • G09G2300/0439Pixel structures
    • G09G2300/0452Details of colour pixel setup, e.g. pixel composed of a red, a blue and two green components
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2300/00Aspects of the constitution of display devices
    • G09G2300/08Active matrix structure, i.e. with use of active elements, inclusive of non-linear two terminal elements, in the pixels together with light emitting or modulating elements
    • G09G2300/0809Several active elements per pixel in active matrix panels
    • G09G2300/0842Several active elements per pixel in active matrix panels forming a memory circuit, e.g. a dynamic memory with one capacitor
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0202Addressing of scan or signal lines
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/22Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
    • G09G3/30Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
    • G09G3/32Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
    • G09G3/3208Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
    • G09G3/3225Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix
    • G09G3/3233Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED] using an active matrix with pixel circuitry controlling the current through the light-emitting element
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/352Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels the areas of the RGB subpixels being different
    • HELECTRICITY
    • H10SEMICONDUCTOR DEVICES; ELECTRIC SOLID-STATE DEVICES NOT OTHERWISE PROVIDED FOR
    • H10KORGANIC ELECTRIC SOLID-STATE DEVICES
    • H10K59/00Integrated devices, or assemblies of multiple devices, comprising at least one organic light-emitting element covered by group H10K50/00
    • H10K59/30Devices specially adapted for multicolour light emission
    • H10K59/35Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels
    • H10K59/353Devices specially adapted for multicolour light emission comprising red-green-blue [RGB] subpixels characterised by the geometrical arrangement of the RGB subpixels

Landscapes

  • Engineering & Computer Science (AREA)
  • Microelectronics & Electronic Packaging (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • General Physics & Mathematics (AREA)
  • Power Engineering (AREA)
  • Theoretical Computer Science (AREA)
  • Condensed Matter Physics & Semiconductors (AREA)
  • Devices For Indicating Variable Information By Combining Individual Elements (AREA)
  • Electroluminescent Light Sources (AREA)

Abstract

Ein Anzeigepanel und eine Anzeigevorrichtung. Das Anzeigepanel umfasst: eine Vielzahl von Pixeleinheiten, die auf dem Basissubstrat in einem Array angeordnet sind. Jede Pixeleinheit umfasst eine Pixelschaltung und ein lichtemittierendes Element. Das lichtemittierende Element umfasst eine erste Elektrode, die mit der Pixelschaltung verbunden ist, wobei die Vielzahl von Pixeleinheiten eine Vielzahl von ersten Pixeleinheiten, eine Vielzahl von zweiten Pixeleinheiten und eine Vielzahl von dritten Pixeleinheiten umfassen, wobei die effektive lichtemittierende Fläche der ersten Pixeleinheit größer ist als die effektive lichtemittierende Fläche der zweiten Pixeleinheit und größer ist als die effektive lichtemittierende Fläche der dritten Pixeleinheit; Eine Vielzahl von ersten Datenleitungen, wobei die erste Datenleitung so konfiguriert ist, dass ein erstes Datensignal an eine Pixelschaltung der ersten Pixeleinheit bereitstellt; Die erste Elektrode der ersten Pixeleinheit, die erste Elektrode der zweiten Pixeleinheit und die erste Elektrode der dritten Pixeleinheit sind voneinander beabstandet vorgesehen; Die orthografische Projektion der ersten Datenleitung auf dem Basissubstrat überlappt sich jeweils nicht mit der orthografischen Projektion einer der ersten Elektroden der ersten Pixeleinheit, der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat.

Description

  • Die Ausführungsformen der vorliegenden Offenbarung beziehen sich auf ein Anzeigepanel und eine Anzeigevorrichtung.
  • Als eine neue Generation von Anzeigetechnologien werden organische Leuchtdiode (OLED) -Anzeigevorrichtungen auf dem Markt für ihre Selbstbeleuchtung, ihren breiten Betrachtungswinkel, ihren breiten Farbbereich, ihre schnelle Reaktionszeit und ihren hohen Kontrast sowie ihre Vorteile der Energieeinsparung, des Gewichts, der Flexibilität, der guten Stoßfestigkeit und der hohen Helligkeit bevorzugt.
  • Die Ausführungsformen der vorliegenden Offenbarung stellen ein Anzeigepanel und eine Anzeigevorrichtung bereit.
  • Mindestens eine Ausführungsform der vorliegenden Offenbarung stellt ein Anzeigepanel bereit, umfassend: eine Vielzahl von Pixeleinheiten, die auf einem Basissubstrat in einem Array angeordnet sind; Die Pixeleinheit umfasst eine Pixelschaltung und ein lichtemittierendes Element, Das lichtemittierende Element umfasst eine erste Elektrode, die mit der Pixelschaltung verbunden ist, wobei die Vielzahl von Pixeleinheiten eine Vielzahl von ersten Pixeleinheiten, eine Vielzahl von zweiten Pixeleinheiten und eine Vielzahl von dritten Pixeleinheiten umfassen, wobei die effektive lichtemittierende Fläche der ersten Pixeleinheit größer ist als die effektive lichtemittierende Fläche der zweiten Pixeleinheit und größer ist als die effektive lichtemittierende Fläche der dritten Pixeleinheit ist; und eine Vielzahl von ersten Datenleitungen, wobei die erste Datenleitung dazu konfiguriert ist, ein erstes Datensignal an die Pixelschaltung der ersten Pixeleinheit zu bereitstellen. Die erste Elektrode der ersten Pixeleinheit, die erste Elektrode der zweiten Pixeleinheit und die erste Elektrode der dritten Pixeleinheit sind voneinander beabstandet vorgesehen. Eine orthografische Projektion der ersten Datenleitung auf dem Basissubstrat überlappt sich nicht mit der orthografischen Projektion einer der ersten Elektroden der ersten Pixeleinheit, der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung bildet die Verbindungslinie zwischen der Mitte der effektiven lichtemittierende Fläche der ersten Pixeleinheit, der Mitte dereffektiven lichtemittierende Fläche der zweiten Pixeleinheit und der Mitte der effektiven lichtemittierende Fläche der dritten Pixeleinheit ein Dreieck. Die erste Elektrode der zweiten Pixeleinheit und die erste Elektrode der dritten Pixeleinheit sind entlang der Erstreckungsrichtung der ersten Datenleitung angeordnet, und die erste Elektrode der ersten Pixeleinheit erstreckt sich entlang der Erstreckungsrichtung der ersten Datenleitung.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist das Dreieck ein spitzwinkliges Dreieck.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst das Anzeigepanel auch eine Vielzahl von zweiten Datenleitungen, wobei die zweite Datenleitung so konfiguriert ist, dass ein zweites Datensignal an die Pixelschaltung der zweiten Pixeleinheit bereitstellt. Die orthografische Projektion der ersten Elektrode der ersten Pixeleinheit auf dem Basissubstrat teilweise überlappt sich mit der orthografischen Projektion einer der Vielzahl von zweiten Datenleitungen auf dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung überlappen sich die orthografischen Projektionen der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat nicht mit der orthografischen Projektion der Vielzahl von zweiten Datenleitungen auf dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst das Anzeigepanel auch eine Vielzahl von dritten Datenleitungen, wobei die dritte Datenleitung so konfiguriert ist, dass ein drittes Datensignal an die Pixelschaltung der dritten Pixeleinheit bereitstellt, und die erste Datenleitung, die dritte Datenleitung und die zweite Datenleitung sind in der ersten Richtung angeordnet, und die erste Richtung schneidet die Erstreckungsrichtung der ersten Datenleitung.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung überlappt sich die orthografische Projektion mindestens einer der ersten Elektroden der zweiten Pixeleinheit oder der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat teilweise mit die orthografische Projektion einer der Vielzahl von dritten Datenleitungen auf dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung überlappt sich die orthografische Projektion der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat mit der orthografischen Projektion der dritten Datenleitung auf dem Basissubstrat. Die Fläche des Abschnitts, in dem sich die erste Elektrode der ersten Pixeleinheit mit der zweiten Datenleitung überlappt, die Fläche des Abschnitts, in dem sich die erste Elektrode der zweiten Pixeleinheit mit der dritten Datenleitung überlappt, und die Fläche des Abschnitts, in dem sich die erste Elektrode der dritten Pixeleinheit mit der dritten Datenleitung überlappt nimmt nacheinander ab.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst das Anzeigepanel auch eine erste Isolierschicht, ein Verbindungselement und die zweite Isolierschicht, wobei die erste Isolierschicht, das Verbindungselemente, die zweite Isolierschicht ist nacheinander von einer Position nahe dem Basissubstrat zu einer Position entfernt vom Basissubstrat angeordnet. Die erste Elektrode der ersten Pixeleinheit ist über das Verbindungselement mit der Pixelschaltung verbunden. Das Verbindungselement ist durch ein erstes Durchgangsloch, das durch die erste Isolierschicht durchdringt, mit der Pixelschaltung verbunden und die erste Elektrode der ersten Pixeleinheit ist durch ein zweites Durchgangsloch, das durch die zweite Isolierschicht durchdringt, mit dem Verbindungselement verbunden. Die orthografische Projektion des ersten Durchgangslochs auf dem Basissubstrat überlappt sich nicht mit der orthografischen Projektion des zweiten Durchgangslochs auf dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst die Pixelschaltung einen ersten Transistor, wobei der erste Transistor eine Source und einen Drain umfasst, wobei die erste Elektrode der ersten Pixeleinheit über ein Verbindungselement mit der Source oder dem Drain des ersten Transistors verbunden ist.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist die Größe des ersten Durchgangslochs in einer Richtung senkrecht zu dem Basissubstrat kleiner als die Größe des zweiten Durchgangslochs in einer Richtung senkrecht zu dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist die maximale Größe des ersten Durchgangslochs in einer Ebene parallel zu dem Basissubstrat kleiner als die maximale Größe des zweiten Durchgangslochs in einer Ebene parallel zu dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst die erste Isolierschicht eine erste Gate-Isolierschicht, eine zweite Gate-Isolierschicht und eine Zwischenschicht-Isolierschicht, und die zweite Isolierschicht umfasst eine Abflachungsschicht.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst das Material der ersten Isolierschicht anorganisches Isoliermaterial, und das Material der zweiten Isolierschicht umfasst organisches Isoliermaterial.
  • In einer oder einigen Ausführungsformen der Erfindung dringt die orthografische Projektion der Verbindungslinie zwischen den Mittelpunkten der zwei gegenüberliegenden Kanten der ersten Elektrode der ersten Pixeleinheit, die sich entlang der Erstreckungsrichtung der ersten Datenleitung erstrecken, auf dem Basissubstrat, durch die orthografische Projektion des zweiten Durchgangslochs auf dem Basissubstrat durch, und das zweite Durchgangsloch sich an der Kante der ersten Elektrode der ersten Pixeleinheit befindet..
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist der Abstand zwischen dem zweiten Durchgangsloch der dritten Pixeleinheit und der ersten Elektrode der ersten Pixeleinheit, die diesem zweiten Durchgangsloch der dritten Pixeleinheit am nächsten ist, größer als oder gleich 3,5 µm. Der Abstand zwischen dem zweiten Durchgangsloch der dritten Pixeleinheit und der ersten Elektrode der zweiten Pixeleinheit, die diesem zweiten Durchgangsloch der dritten Pixeleinheit am nächsten ist, ist größer als oder gleich 3,5 µm.
  • In einer oder einigen Ausführungsformen der Erfindung ist der Abstand zwischen dem zweiten Durchgangsloch der zweiten Pixeleinheit und der ersten Elektrode der ersten Pixeleinheit, die diesem zweiten Durchgangsloch der zweiten Pixeleinheit am nächsten ist, größer als oder gleich 3,5 µm. Der Abstand zwischen dem zweiten Durchgangsloch der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit, die diesem zweiten Durchgangsloch der zweiten Pixeleinheit am nächsten ist, ist größer als oder gleich 3,5 µm.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst die Pixelschaltung einen zweiten Transistor, der mit dem ersten Transistor verbunden ist und so konfiguriert ist, dass einen Antriebsstrom an das lichtemittierende Element liefert, und die erste Elektrode der dritten Pixeleinheit überlappt sich nicht mit dem zweiten Transistor.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung überlappt sich die erste Elektrode der zweiten Pixeleinheit nicht mit dem zweiten Transistor der zweiten Pixeleinheit, und die erste Elektrode der zweiten Pixeleinheit überlappt sich mit dem zweiten Transistor der dritten Pixeleinheit.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung überlappt die erste Elektrode der ersten Pixeleinheit teilweise mit dem zweiten Transistorabschnitt der zweiten Pixeleinheit. Die erste Elektrode der ersten Pixeleinheit überlappt sich teilweise mit dem zweiten Transistorabschnitt der ersten Pixeleinheit.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist ein Abstandshalter zwischen den ersten Elektroden von zwei benachbarten ersten Pixeleinheiten, die in der Erstreckungsrichtung der ersten Datenleitung angeordnet sind, vorgesehen.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung überlappt sich die orthografische Projektion des Abstandshalters auf dem Basissubstrat nicht mit der orthografischen Projektion der ersten Elektrode der ersten Pixeleinheit auf dem Basissubstrat.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung befindet sich der Abstandshalter in einem Bereich, der von den ersten Elektroden von zwei benachbarten ersten Pixeleinheiten, den ersten Elektroden von zwei benachbarten zweiten Pixeleinheiten und den ersten Elektroden von zwei benachbarten dritten Pixeleinheiten umgeben ist.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist kein Abstandshalter zwischen den ersten Elektroden benachbarter zweiter Pixeleinheiten und dritter Pixeleinheiten vorgesehen, die in der Erstreckungsrichtung der ersten Datenleitung angeordnet sind.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung ist die effektive lichtemittierende Fläche der zweiten Pixeleinheit größer als die effektive lichtemittierende Fläche der dritten Pixeleinheit.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst die erste Pixeleinheit eine blaue Pixeleinheit, eine der zweiten Pixeleinheit und der dritten Pixeleinheit ist eine grüne Pixeleinheit, und die andere der zweiten Pixeleinheit und der dritten Pixeleinheit ist eine rote Pixeleinheit.
  • In einer oder einigen Ausführungsformen der vorliegenden Offenbarung umfasst das lichtemittierende Element eine organische Leuchtdiode .
  • Mindestens eine Ausführungsform der vorliegenden Offenbarung stellt auch eine Anzeigevorrichtung bereit, die eines der obigen Anzeigepanel umfasst.
  • Um die technische Lösung der Ausführungsform der vorliegenden Offenbarung klar zu stellen, werden die Figuren der Ausführungsform nachfolgend kurz beschrieben. Offensichtlich beziehen sich die beschriebenen Figuren nur auf einige Ausführungsformen der vorliegenden Offenbarung und beschränken daher die vorliegende Offenbarung nicht.
    • 1 ist eine schematische Darstellung der Pixelverteilung einer Pentile-Anordnung;
    • 2 ist eine schematische Darstellung der Pixelverteilung der Standard-RGB-Anordnung;
    • 3 ist eine schematische Darstellung der Pixelverteilung der neuen RGB-Anordnung;
    • 4 ist eine schematische Darstellung des Anzeigepanels;
    • 5 ist eine schematische Darstellung eines anderen Anzeigepanels;
    • 6 ist eine schematische Darstellung einer Pixeleinheit in einem Anzeigepanel und einer Signalleitung, die ein Signal für eine Pixeleinheit bereitstellt gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 7 ist eine schematische Darstellung eines Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 8 ist eine schematische Darstellung einer ersten Elektrode, die über ein Verbindungselement mit einem Transistor verbunden ist;
    • 9 ist eine schematische Querschnittansicht eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 10 ist eine schematische Draufsicht des Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 11 ist eine schematische Querschnittansicht eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 12 ist eine schematische Draufsicht des Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 13 ist ein schematisches Schaltbild einer Pixelschaltung eines Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 14 ist ein Grundriss eines Halbleitermusters in einem Anzeigepanel gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 15 ist ein Grundriss einer ersten leitfähigen Schicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 16 ist ein Grundriss einer zweiten leitfähigen Schicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 17 ist ein Grundriss einer ersten Isolierschicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 18 ist ein Grundriss einer dritten leitfähigen Schicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 19 ist ein Grundriss einer zweiten Isolierschicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 20 ist ein Grundriss einer ersten Elektrodenschicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 21 ist eine schematische Darstellung einer aktiven Schicht, eines Source-Anschlusses und eines Drain-Anschlusses, die einen Dünnfilmtransistor in eines Anzeigepaneles bilden, gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 22 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer zweiten leitfähigen Schicht gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 23 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer ersten Isolierschicht gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 24 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer dritten leitfähigen Schicht gemäß einer Ausführungsform der vorliegenden Offenbarung;
    • 25 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer zweiten Isolierschicht gemäß einer Ausführungsform der vorliegenden Offenbarung; und
    • 26 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer ersten Elektrodenschicht gemäß einer Ausführungsform der vorliegenden Offenbarung.
  • DETAILED DESCRIPTION
  • Um den Zweck, die technischen Details und die Vorteile einer Ausführungsform der vorliegenden Offenbarung deutlicher zu machen, wird im Folgenden eine klare und vollständige Beschreibung der technischen Lösungen der Ausführungsformen der vorliegenden Offenbarung in Verbindung mit den beigefügten Zeichnungen der Ausführungsformen der vorliegenden Offenbarung gegeben. Offensichtlich sind die beschriebenen Ausführungsformen nur ein Teil der offenbarten Ausführungsformen, nicht alle. Auf der Grundlage der hier beschriebenen Ausführungsformen kann der Fachmann andere Ausführungsformen erhalten, ohne dass eine erfinderische Tätigkeit erforderlich ist, die in den Anwendungsbereich der vorliegenden Offenbarung fallen sollte.
  • Sofern nicht anders angegeben, haben die in dieser Offenbarung verwendeten technischen oder wissenschaftlichen Begriffe eine allgemeine Bedeutung, die der Fachmann versteht. In der vorliegenden Offenbarung bedeuten Wörter wie „erster“ und „zweiter“ keine Reihenfolge, Anzahl oder Wichtigkeit, sondern dienen nur zur Unterscheidung der verschiedenen Komponenten. Ebenso sollen die Wörter „umfassen“ oder „enthalten“ und dergleichen bedeuten, dass das Element oder der Gegenstand, das bzw. der vor dem Wort steht, das Element oderden Gegenstand, das bzw. der nach dem Wort steht, und sein Äquivalent abdeckt, ohne andere Elemente oder Gegenstände auszuschließen. Wörter wie „Verbindung“ oder „Verbindung“ sind nicht auf physische oder mechanische Verbindungen beschränkt, sondern können direkte oder indirekte elektrische Verbindungen umfassen. Die Wörter „oben“, „unten‟, „links“, „rechts „werden nur verwendet, um die relative Positionsbeziehung darzustellen, und die relative Positionsbeziehung kann entsprechend geändert werden, wenn sich die absolute Position des beschriebenen Objekts ändert.
  • Im Allgemeinen kann die Pixelanordnung eines OLED-Bildschirms in Pentile und Real RGB unterteilt werden.
  • 1 ist eine schematische Darstellung der Pixelverteilung einer Pentile-Anordnung. Wie in 1 gezeigt, umfasst das OLED-Anzeigepanel ein blaues (B) Subpixel SP01, ein grünes (G) Subpixel SPO2 und ein rotes (R) Subpixel sp03. Die Pentile-Anordnung reduziert hauptsächlich die Anzahl der Subpixel, indem die benachbarten Pixeln sich Subpixel teilen, wodurch der Effekt der Simulation einer hohen Auflösung mit niedriger Auflösung erreicht wird. In der Pentile-Anordnung bestehen zwei Pixel zum Beispiel aus vier Sub-Pixeln, R/G/B/G (äquivalent zu 2 Subpixeln, um ein Pixel PX0 zu bilden), die eine IC-Kompensationsverarbeitung erfordern, um eine hochauflösende Produktanzeige zu erreichen. Bei der Anzeige von Pentile-Anordnungen treten jedoch häufig Probleme wie das Sägen der Musterkanten, das Phänomen der Farbkanten und die Farbverschiebung des Bildschirms auf. In der Real RGB-Anordnung besteht ein Pixel aus drei Subpixel R\G\B, so dass keine Kompensationsverarbeitung erforderlich ist; Das obige Pentile-Problem tritt nicht oft auf OLED-Bildschirmen mit einer Real RGB-Anordnung auf, und eine Real RGB-Anordnung wird häufig auf kleine Anzeigeprodukte mit niedriger Auflösung angewendet. Real RGB-Anordnung können in Standard-RGB-Anordnung und neue RGB-Anordnung unterteilt werden.
  • 2 ist eine schematische Darstellung der Pixelverteilung der Standard-RGB-Anordnung. Wie in 2 gezeigt, enthält jedes Pixel PX0 in der Real RGB-Anordnung ein blaues Subpixel SP01, ein grünes Subpixel SPO2 und ein rotes Subpixel sp03; Mehrere Pixel PX0 sind in einem Array angeordnet. Wie in 2 gezeigt, beträgt das Verhältnis der effektiven lichtemittierende Fläche des roten Subpixels, des grünen Subpixels und des blauen Subpixels 1: 1: 1 in der Standard-RGB-Anordnung.
  • Die drei Grundfarb-Subpixel des OLED-Geräts haben unterschiedliche Lebensdauer; Das blaue Subpixel hat die kürzeste Lebensdauer und das grüne Subpixel die längste Lebensdauer, während der Lebensdauer des roten Subpixels zwischen der Lebensdauer des grünen Subpixels und des blauen Subpixels liegt, was zu der größten Betriebsspannungsdifferenz des blauen Subpixels führt. Zum Beispiel haben blaue Subpixel unter den drei Subpixeln R, G und B die größte Betriebsspannungsdifferenz und den größten Stromverbrauch bei der gleichen Helligkeit.
  • 3 zeigt eine schematische Darstellung der Pixelverteilung der neuen RGB-Anordnung. Wie in 3 gezeigt, reduzieren die Pixel der neuen RGB-Anordnung die Helligkeit des blauen Subpixels, indem die effektive lichtemittierende Fläche des blauen Subpixels SP01 erhöht wird, wodurch dessen Lebensdauer sichergestellt wird. Wie in 3 gezeigt, enthält jedes Pixel PX0 ein blaues Subpixel SP01, ein grünes Subpixel SPO2 und ein rotes Subpixel sp03; Mehrere Pixel PX0 sind in einem Array angeordnet. Wie in 3 gezeigt, ist die effektive lichtemittierende Fläche des blauen Subpixels größer als die effektive lichtemittierende Fläche des roten Subpixels und größer als die effektive lichtemittierende Fläche des grünen Subpixels.
  • 4 ist eine schematische Darstellung des Anzeigepanels. 5 ist eine schematische Darstellung eines anderen Anzeigepanels. Die gestrichelten Rahmen in 4 und 5 zeigen eine effektive lichtemittierende Fläche eines Subpixels. Die Anzeigepanel, die in 4 und 5 gezeigt sind, verwenden eine neue RGB-Anordnung für die Pixelanordnung.
  • Wie in 4 und 5 gezeigt, umfasst das Anzeigepanel auch eine Vielzahl von ersten Datenleitungen DT1, eine Vielzahl von zweiten Datenleitungen DT2, eine Vielzahl von dritten Datenleitungen DT3, eine Vielzahl von ersten ersten Elektroden 01a, eine Vielzahl von zweiten ersten Elektroden 02a und eine Vielzahl von dritten ersten Elektroden 03a. Zum Beispiel umfasst jedes Subpixel eine Pixelschaltung und ein lichtemittierendes Element. Die Pixelschaltung ist konfiguriert, um dem lichtemittierenden Element einen Antriebsstrom zuzuführen, um das lichtemittierende Element anzutreiben, um Licht zu emittieren. Zum Beispiel ist die erste Datenleitung DT1 konfiguriert, um ein erstes Datensignal an die Pixelschaltung des blauen Subpixels sp01 bereitzustellen; Die zweite Datenleitung DT2 ist konfiguriert, um ein zweites Datensignal an die Pixelschaltung des grünen Subpixels sp02 bereitzustellen; Die dritte Datenleitung DT3 ist konfiguriert, um ein drittes Datensignal an die Pixelschaltung des roten Subpixels sp03 bereitzustellen. Das lichtemittierende Element des blauen Subpixels SP01 umfasst eine erste Elektrode 01a, das lichtemittierende Element des grünen Subpixels SPO2 umfasst eine erste Elektrode 02a und das lichtemittierende Element des roten Subpixels SP03 umfasst eine erste Elektrode 03a.
  • Wie in 4 und 5 gezeigt, umfasst das Anzeigepanel ein Basissubstrat BS. Wie in 4 gezeigt, überlappt sich die orthografische Projektion der ersten Datenleitung DT1 auf dem Basissubstrat BS mit der orthografischen Projektion der ersten Elektrode 02a und der ersten Elektrode 03a auf dem Basissubstrat BS. Wie in 5 gezeigt, überlappt sich die orthografische Projektion der ersten Datenleitung DT1 auf dem Basissubstrat BS mit der orthografischen Projektion der ersten Elektrode 01a auf dem Basissubstrat BS.
  • Die erste Datenleitung DT1, die das erste Datensignal an die Pixelschaltung des blauen Subpixels SP01 bereitstellt, überlappt sich teilweise mit der ersten Elektrode des lichtemittierenden Elements in einer Richtung senkrecht zum Basissubstrat, so dass die Last groß ist.
  • 6 ist eine schematische Darstellung einer Pixeleinheit in einem Anzeigepanel und einer Signalleitung, die ein Signal für eine Pixeleinheit bereitstellt gemäß einer Ausführungsform der vorliegenden Offenbarung. Wie in 6 gezeigt umfasst das Anzeigepanel eine Vielzahl von Pixeleinheiten 100, die auf dem Basissubstrat BS in Array angeordnet sind. Jede Pixeleinheit 100 umfasst ein lichtemittierendes Element EMC und eine Pixelschaltung 10, die einen Antriebsstrom für das lichtemittierende Element EMC bereitstellt. Das lichtemittierende Element EMV kann ein Elektrolumineszenzelement sein, beispielsweise ein organisches Elektrolumineszenzelement, beispielsweise eine organische Leuchtdiode (OLED).
  • Wie in 6 gezeigt, umfasst das Anzeigepanel auch eine Initialisierungssignalleitung 210, eine Beleuchtungsteuersignalleitung 110, eine Datenleitung 313, eine erste Stromleitung 311 und eine zweite Stromleitung 312. Zum Beispiel ist die Gate-Leitung 113 konfiguriert, um ein Abtastsignal SCAN an die Pixelschaltung 10 bereitzustellen. Die Beleuchtungsteuersignalleitung 110 ist konfiguriert, um ein Beleuchtungsteuersignal EM an die Pixeleinheit 100 bereitzustellen. Die Datenleitung 313 ist konfiguriert, um Datensignaldaten an die Pixelschaltung 100 bereitzustellen; Die erste Stromleitung 311 ist konfiguriert, um der Pixelschaltung 10 ein konstantes erstes Spannungssignal ELVDD bereitzustellen; Die zweite Stromleitung 312 ist konfiguriert, um ein konstantes zweites Spannungssignal ELVSS bereitzustellen; Das erste Spannungssignal ELVDD ist größer als das zweite Spannungssignal ELVSS. Die Initialisierungssignalleitung 210 ist konfiguriert, um ein Initialisierungssignal Vint an die Pixelschaltung 10 bereitzustellen. Das Initialisierungssignal Vint ist ein konstantes Spannungssignal, dessen Größe zwischen dem ersten Spannungssignal ELVDD und dem zweiten Spannungssignal ELVSS liegen kann, aber nicht darauf beschränkt ist. Zum Beispiel kann das Initialisierungssignal Vint kleiner oder gleich dem zweiten Spannungssignal ELVSS sein. unter der Steuerung von Signalen z.B. wie dem Abtastsignal SCAN, dem Datensignal DATA, dem Initialisierungssignal Vint, dem ersten Spannungssignal ELVDD, dem zweiten Spannungssignal ELVSS und dem Übertragungssteuersignal EM gibt die Pixelschaltung 10 einen Treiberstrom aus, um das lichtemittierende Element EMV-Licht anzutreiben. Wie in 6 gezeigt, umfasst das lichtemittierende Element EMC eine erste Elektrode E1 und eine zweite Elektrode e2. Die erste Elektrode E1 ist mit der Pixelschaltung 10 verbunden und die zweite Elektrode E2 ist mit dem zweiten Netzkabel 312 verbunden.
  • 7 ist eine schematische Darstellung eines Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung. Wie in 7 gezeigt, umfasst das Anzeigepanel ein Basissubstrat BS, eine Vielzahl von Pixeleinheiten 100 und eine Vielzahl von ersten Datenleitungen 201. Wie in 7 gezeigt, umfasst eine Vielzahl von Pixeleinheiten 100 eine Vielzahl von ersten Pixeleinheiten 101, eine Vielzahl von zweiten Pixeleinheiten 102 und eine Vielzahl von dritten Pixeleinheiten; Die effektive lichtemittierende Fläche der ersten Pixeleinheit 101 ist größer als die effektive lichtemittierende Fläche der zweiten Pixeleinheit 102 und der dritten Pixeleinheit 103.
  • Wie in 7 gezeigt, ist die effektive lichtemittierende Fläche der zweiten Pixeleinheit 102 beispielsweise größer als die effektive lichtemittierende Fläche der dritten Pixeleinheit 103. Natürlich kann die effektive lichtemittierende Fläche der zweiten Pixeleinheit 102 in anderen Ausführungsformen kleiner als die effektive lichtemittierende Fläche der dritten Pixeleinheit 103 sein. In einer Ausführungsform der vorliegenden Offenbarung kann sich die effektive lichtemittierende Fläche auf den tatsächlichen lichtemittierenden Bereich der Pixeleinheit beziehen. Zum Beispiel kann der tatsächliche lichtemittierende Bereich dem offenen Bereich der Pixeldefinitionsschicht entsprechen. Die Pixeleinheit kann einen tatsächlichen lichtemittierenden Bereich und einen nicht lichtemittierenden Bereich umfassen, der den eigentlichen lichtemittierenden Bereich umgibt.
  • Zum Beispiel umfasst die erste Pixeleinheit 101, wie in 7 gezeigt, eine blaue Pixeleinheit, eine der zweiten Pixeleinheit 102 und der dritten Pixeleinheit 103 ist eine grüne Pixeleinheit, und die andere derzweiten Pixeleinheit 102 und derdritten Pixeleinheit 103 ist eine rote Pixeleinheit. Im in 7 gezeigten Anzeigepanel ist die erste Pixeleinheit 101 beispielhaft eine blaue Pixeleinheit, die zweite Pixeleinheit 102 eine grüne Pixeleinheit und die dritte Pixeleinheit 103 eine rote Pixeleinheit.
  • Unter Bezugnahme auf 6 und 7 umfasst das Anzeigepanel z.B. eine Vielzahl von ersten Datenleitungen 201, die konfiguriert sind, um ein erstes Datensignal an die Pixelschaltung 10 einerVielzahl von ersten Pixeleinheiten 101 bereitzustellen. Die erste Elektrode 101a der ersten Pixeleinheit 101, die erste Elektrode 102a der zweiten Pixeleinheit 102 und die erste Elektrode 103a derdritten Pixeleinheit 103 sind voneinander getrennt. Die orthografische Projektion der ersten Datenleitung 201 auf dem Basissubstrat BS überlappt sich jeweils nicht mit der orthografischen Projektion der ersten Elektrode 101a der ersten Pixeleinheit 101, der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat. In einer Ausführungsform der vorliegenden Offenbarung sind die erste Elektrode 101a der ersten Pixeleinheit 101, die erste Elektrode 102a der zweiten Pixeleinheit 102 und die erste Elektrode 103a der dritten Pixeleinheit 103 beispielsweise die erste Elektrode E1, die in 6 gezeigt ist.
  • In einer Ausführungsform der vorliegenden Offenbarung überlappt sich die orthografische Projektion der ersten Datenleitung 201, die das erste Datensignal an die Pixelschaltung 10 der ersten Pixeleinheit 101 auf dem Basissubstrat BS bereitstellt, jeweils nicht mit der orthografischen Projektion der ersten Elektroden 101a der ersten Pixeleinheit 101, der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat BS, wodurch die Last der ersten Datenleitung 201 verringert werden kann, wodurch eine Verringerung der Betriebsspannungsdifferenz und des Stromverbrauchs der ersten Pixeleinheit 101 ermöglicht. Im Fall, dass die erste Pixeleinheit 101 eine blaue Pixeleinheit ist, ermöglicht die obige Konfiguration in der Ausführungsform der vorliegenden Offenbarung eine Verringerung der Last der blauen Pixeleinheit und eine Verringerung der Betriebsspannungsdifferenz und des Stromverbrauchs der blauen Pixeleinheit, wodurch der Stromverbrauch verringert, die Produktausbeute und -lebensdauer verbessert und der Anzeigeeffekt verbessert wird.
  • Zum Beispiel, Wie in 7 gezeigt, bildet die Verbindungslinie zwischen der Mitte C1 der effektiven lichtemittierende Fläche der ersten Pixeleinheit 101, der Mitte C2 der effektiven lichtemittierende Fläche der zweiten Pixeleinheit 102 und der Mitte C3 der dritten Pixeleinheit 103 ein Dreieck TR. Zum Beispiel bildet die Verbindungslinie zwischen der Mitte der ersten Elektrode 101a der ersten Pixeleinheit 101, der Mitte der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der Mitte der ersten Elektrode 103a der dritten Pixeleinheit 103 ein Dreieck, beispielsweise ein spitzwinkliges Dreieck, ist aber nicht darauf beschränkt. 7 zeigt die Mitte der ersten Pixeleinheit 101, die Mitte der zweiten Pixeleinheit 102 und die Mitte der dritten Pixeleinheit 103. Zum Beispiel kann sich die Mitte einer Pixeleinheit auf die Mitte einer effektiven lichtemittierende Fläche einer Pixeleinheit beziehen, aber ist nicht darauf beschränkt. Die Mitte der effektiven lichtemittierende Fläche kann sich auf die geometrische Mitte der effektiven lichtemittierende Fläche beziehen. Wie in 7 gezeigt, sind die effektive lichtemittierende Fläche der ersten Pixeleinheit 101 die effektive lichtemittierende Fläche der zweiten Pixeleinheit 102 und die effektive lichtemittierende Fläche der dritten Pixeleinheit 103 rechteckig. In anderen Ausführungsformen können die effektive lichtemittierende Fläche der ersten Pixeleinheit 101, die effektive lichtemittierende Fläche der zweiten Pixeleinheit 102 und die effektive lichtemittierende Fläche der dritten Pixeleinheit 103 natürlich auch andere Formen aufweisen, und die Ausführungsform der vorliegenden Offenbarung ist nicht darauf beschränkt.
  • Zum Beispiel, wie in 7 gezeigt sind die erste Elektrode 102a der zweiten Pixeleinheit 102 und die erste Elektrode 103a der dritten Pixeleinheit 103 entlang der Erstreckungsrichtung der ersten Datenleitung 201 angeordnet, und die erste Elektrode 101a der ersten Pixeleinheit 101 erstreckt sich entlang der Erstreckungsrichtung der ersten Datenleitungen 201. Wie in 7 gezeigt ist die Anordnungsrichtung der Vielzahl von ersten Datenleitungen 201 die erste Richtung D1 und die Erstreckungsrichtung der ersten Datenleitung 201 ist die zweite Richtung D2. Zum Beispiel schneidet die erste Richtung D1 die zweite Richtung D2 über. Ferner ist beispielsweise die erste Richtung D1 senkrecht zu der zweiten Richtung D2. Die Ausführungsformen der vorliegenden Offenbarung sind so dargestellt, dass die erste Richtung D1 senkrecht zur zweiten Richtung D2 verläuft.
  • Zum Beispiel umfasst das Anzeigepanel unter Bezugnahme auf 6 und 7 auch eine Vielzahl von zweiten Datenleitungen 202, die konfiguriert sind, um ein zweites Datensignal an die Pixelschaltung 10 der zweiten Pixeleinheit 102 bereitzustellen. Um das Öffnungsverhältnis des Pixels zu verbessern, überlappt sich die orthografische Projektion der ersten Elektrode 101a der ersten Pixeleinheit 101 auf dem Basissubstrat BS teilweise mit der orthografischen Projektion einer der Vielzahl von zweiten Datenleitungen 202 auf dem Basissubstrat BS.
  • Zum Beispiel, wie in 7 gezeigt überlappt sich die orthografische Projektion der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat BS nicht mit der orthografischen Projektion der Vielzahl von zweiten Datenleitungen 202 auf dem Basissubstrat BS, um die Last der zweiten Datenleitung 202 zu reduzieren.
  • Zum Beispiel umfasst das Anzeigepanel unter Bezugnahme auf 6 und 7 auch eine Vielzahl von dritten Datenleitungen 203, die konfiguriert sind, um ein drittes Datensignal an die Pixelschaltung 10 der dritten Pixeleinheit 103 bereitzustellen. Die erste Datenleitung 201, die dritte Datenleitung 203 und die zweite Datenleitung 202 sind entlang einer ersten Richtung D1 angeordnet, die die Erstreckungsrichtung der ersten Datenleitung 201 überschneidet.
  • Zum Beispiel, wie in 7 gezeigt ist die erste Datenleitung 2010 konfiguriert, um ein erstes Datensignal an die Pixelschaltung 10 der ersten Pixeleinheit 101 bereitzustellen, die zweite Datenleitung 2020 ist konfiguriert, um ein zweites Datensignal an die Pixelschaltung 10 der zweiten Pixeleinheit 102 bereitzustellen, und die dritte Datenleitung 2030 ist konfiguriert, um ein drittes Datensignal an die Pixelschaltung 10 der dritten Pixeleinheit 103 bereitzustellen. 7 zeigt zwei Pixel PX, d.h. Pixel PX1 und Pixel PX2 mit einem gestrichelten Rahmen. Die erste Datenleitung 2010, die zweite Datenleitung 2020 und die dritte Datenleitung 2030 sind drei Datenleitungen des Pixels PX1. Die Zeilenrichtung des Pixels ist die erste Richtung D1 und die Spaltenrichtung des Pixels ist die zweite Richtung D2. 7 zeigt die erste Spalte von Pixeln PX01 und die zweite Spalte von Pixeln PX02 neben dieser Spalte.
  • Zum Beispiel, wie in 7 gezeigt, überlappt sich die orthografische Projektion mindestens einer der ersten Elektroden 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat BS teilweise mit der orthografischen Projektion einer der Vielzahl von dritten Datenleitungen 203 auf dem Basissubstrat BS, um das Öffnungsverhältnis zu erhöhen.
  • Zum Beispiel, wie in 7 gezeigt ist, die Fläche des Abschnitts, in dem sich die erste Elektrode 101a der ersten Pixeleinheit 101 mit der zweiten Datenleitung 202 überlappt, größer als die Fläche des Abschnitts, in dem sich zumindest eine der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 mit der dritten Datenleitung 203 überlappt, um das Öffnungsverhältnis auszugleichen und die Last zu reduzieren
  • Zum Beispiel, wie in 7 gezeigt, überlappt sich die orthografische Projektion der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat BS mit der orthografischen Projektion der dritten Datenleitung 203 auf dem Basissubstrat BS. Die Fläche des Abschnitts, in dem sich die erste Elektrode 101a der ersten Pixeleinheit 101 mit der zweiten Datenleitung 202 überlappt, die Fläche des Abschnitts, in dem sich die erste Elektrode 102a der zweiten Pixeleinheit 102 mit der dritten Datenleitung 203 überlappt, und die Fläche des Abschnitts, in dem sich die erste Elektrode 103a der dritten Pixeleinheit 103 mit der dritten Datenleitung 203 überlappt nimmt nacheinander ab.
  • 8 ist eine schematische Darstellung einer ersten Elektrode, die über ein Verbindungselement mit einem Transistor verbunden ist. Wie in 8 gezeigt, ist die erste Elektrode E0 durch ein Durchgangsloch V20, das durch die zweite Isolierschicht ISL2 durchdringt, mit dem Verbindungselement CNC verbunden. Das Verbindungselement CNC ist durch ein Durchgangsloch V10, das durch die erste Isolierschicht ISL1 durchdringt, mit dem Dünnfilmtransistor 50 verbunden. Der Source-Anschluss oder Drain-Anschluss des Dünnfilmtransistors 50 ist mit dem Verbindungselement CNC verbunden. Wie in 8 gezeigt, überlappt sich die orthografische Projektionen des Durchgangslochs V20 und V10 auf dem Basissubstrat BS zumindest teilweise, so dass die Tiefe des Durchgangslochs relativ groß ist. Die erste Elektrode E0 weist ein tiefes Steigphänomen an dem Durchgangsloch auf, so dass die erste Elektrode E0 in das tiefe Loch fällt. Die Nut E10, die am Durchgangsloch V10 oder Durchgangsloch V20 ausgebildet ist, ist relativ groß, was leicht zu einem großen Kontaktwiderstand, einem schlechten Kontakt und sogar zu einem Bruch der ersten Elektrode E0 führt, was die Anzeigequalität beeinträchtigt.
  • 9 ist eine schematische Querschnittansicht eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. Zum Beispiel umfasst das Anzeigepanel, wie in 9 gezeigt, auch eine erste Isolierschicht ISL1, ein Verbindungselement CNC und eine zweite Isolierschicht ISL2, die nacheinander von einer Position nahe dem Basissubstrat BS zu einer Position entfernt vom Basissubstrat BS angeordnet sind. Die erste Elektrode 101a der ersten Pixeleinheit 101 ist über das Verbindungselement CNC mit der Pixelschaltung 10 verbunden. Das Verbindungselement CNC ist durch das erste Durchgangsloch V1, das die erste Isolierschicht ISL1 durchdringt, mit der Pixelschaltung 10 verbunden, und die erste Elektrode 101a der ersten Pixeleinheit 101 ist durch das zweite Durchgangsloch V2, das die zweite Isolierschicht ISL2 durchdringt, mit dem Verbindungselement CNC verbunden. Die orthografische Projektion des ersten Durchgangslochs V1 auf dem Basissubstrat BS überlappt sich nicht mit der orthografischen Projektion des zweiten Durchgangslochs V2 auf dem Basissubstrat BS. Wie in 9 gezeigt, umfasst die Pixelschaltung 10 einen Transistor 50, wobei die erste Elektrode 101a der ersten Pixeleinheit 101 durch das Verbindungselement CNC mit dem Transistor 50 verbunden ist und das Verbindungselement CNC durch das erste Durchgangsloch V1, das die erste Isolierschicht ISL1 durchdringt, mit dem Transistor 50 verbunden ist. Zum Beispiel umfasst der Transistor 50 eine Source und einen Drain, wobei die erste Elektrode 101a der ersten Pixeleinheit 101 durch das Verbindungselement CNC mit der Source oder dem Drain des Transistors verbunden ist.
  • In der Ausführungsform der vorliegenden Offenbarung überlappt sich die orthografische Projektion des ersten Durchgangslochs V1 auf dem Basissubstrat BS nicht mit der orthografischen Projektion des zweiten Durchgangslochs V2 auf dem Basissubstrat BS, d.h. die Durchgangslöcher sind versetzt angeordnet, wodurch die Tiefe der Durchgangslöcher der ersten Elektrode 101a an der Verbindungsposition mit dem Verbindungselement CNC verringert wird, die Vertiefung der ersten Elektrode 101a hier verringert wird, die Nut E11 der ersten Elektrode 101a hier verringert wird, und das Risiko eines schlechten Kontakts oder sogar Bruchs zwischen der ersten Elektrode 101a und dem Verbindungselement CNC verringert wird, wodurch die Produktausbeute verbessert wird, die elektrische Verbindung erleichtert wird und die Anzeigequalität verbessert wird.
  • Zum Beispiel, in einer Ausführungsform der vorliegenden Offenbarung bedeutet die Nichtüberlappung von zwei Elementen, dass die zwei Elemente voneinander beabstandet vorgesehen sind. Alternativ bedeutet die Nichtüberlappung der orthografischen Projektion der zwei Elemente auf dem Basissubstrat BS, dass die orthografischen Projektionen der zwei Elemente auf dem Basissubstrat BS voneinander beabstandet vorgesehen sind. Zum Beispiel, in einer Ausführungsform der vorliegenden Offenbarung bezieht sich die Überlappung der zwei Elemente auf die teilweise oder vollständige Überlappung der zwei Elemente. Alternativ bezieht sich die orthografische Projektionsüberlappung der zwei Elemente auf dem Basissubstrat BS auf die teilweise oder vollständige orthografische Projektionsüberlappung der zwei Elemente auf dem Basissubstrat BS.
  • Wie in 9 gezeigt, die Größe H1 des ersten Durchgangslochs V1 beispielsweise in einer Richtung senkrecht zu dem Basissubstrat BS kleiner als die Größe H2 des zweiten Durchgangslochs V2 in einer Richtung senkrecht zu dem Basissubstrat BS. Zum Beispiel ist, wie in 9 gezeigt, die Größe H1 des ersten Durchgangslochs V1 in einer Richtung senkrecht zu dem Basissubstrat BS gleich der Dicke der ersten Isolierschicht ISL1, und die Größe H1 des zweiten Durchgangslochs V2 in einer Richtung senkrecht zu dem Basissubstrat BS ist gleich der Dicke der zweiten Isolierschicht ISL2. Zum Beispiel ist die Dicke der ersten Isolierschicht ISL1 kleiner als die Dicke der zweiten Isolierschicht ISL2.
  • Zum Beispiel ist in der Querschnittansicht, wie in 9 gezeigt, die maximale Größe SZ1 des ersten Durchgangslochs V1 in einer Ebene parallel zu dem Basissubstrat BS kleiner als die maximale Größe SZ2 des zweiten Durchgangslochs V2 in einer Ebene parallel zu dem Basissubstrat BS. Im Grundriss können das erste Durchgangsloch V1 und das zweite Durchgangsloch V2 rund sein, und die maximale Größe ist der Durchmesser. Im Fall, dass das erste Durchgangsloch V1 und das zweite Durchgangsloch V2 rechteckig sind, ist die maximale Größe die Länge des Rechtecks. Im Fall, dass das erste Durchgangsloch V1 und das zweite Durchgangsloch V2 andere Formen aufweisen, ist die maximale Größe des ersten Durchgangslochs V1 und des zweiten Durchgangslochs V2 im Grundriss die maximale Größe in der Ebene parallel zu dem Basissubstrat BS. Zum Beispiel ist in der Querschnittansicht, wie in 9 gezeigt, die Größe des ersten Durchgangslochs V1 in einer Ebene parallel zu dem Basissubstrat BS kleiner als die Größe des zweiten Durchgangslochs V2 in einer Ebene parallel zu dem Basissubstrat BS. 9 zeigt eine erste Richtung D1 parallel zu dem Basissubstrat BS und eine dritte Richtung D3 senkrecht zu dem Basissubstrat BS. Die erste Richtung D1 ist eine Richtung parallel zu dem Basissubstrat BS und die dritte Richtung D3 ist eine Richtung senkrecht zu dem Basissubstrat BS. Unter Bezugnahme auf 7 und 9 ist die dritte Richtung D3 beispielsweise senkrecht zu der ersten Richtung D1 und der zweiten Richtung D2.
  • Zum Beispiel umfasst das Material der ersten Isolierschicht ISL1 anorganisches Isoliermaterial, und das Material der zweiten Isolierschicht ISL2 umfasst organisches Isoliermaterial.
  • Unter Bezugnahme auf 9 und 11 umfasst die erste Isolierschicht ISL1 beispielsweise mindestens eine der ersten Gate-Isolierschichten, die zweite Gate-Isolierschicht und die Zwischenschicht-Isolierschicht, und die zweite Isolierschicht ISL2 umfasst eine Abflachungsschicht PLN und eine Passivierungsschicht PVX. Zum Beispiel ist die erste Isolierschicht ISL1 eine laminierte Struktur einer Vielzahl von Isolierschichten. 11 kann ein Querschnitt entlang der Linie MN in 26 sein.
  • In 9 wird beispielsweise dargestellt, dass die erste Elektrode E1 die erste Elektrode 101a der ersten Pixeleinheit ist. Alternative können die erste Elektrode 102a der zweiten Pixeleinheit und die erste Elektrode 103a der dritten Pixeleinheit auch solche Struktur annehmen, in der sich das erste Durchgangsloch V1 und das zweite Durchgangsloch V2 nicht überlappen, sodass die elektrische Verbindung zu erleichtern und die Anzeigequalität verbessert wird.
  • 10 ist eine schematische Draufsicht des Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung. Im Anzeigepanel, das in 10 gezeigt ist, überlappt sich die orthografische Projektion des ersten Durchgangslochs V1 auf dem Basissubstrat BS nicht mit der orthografischen Projektion des zweiten Durchgangslochs V2 auf dem Basissubstrat BS in Bezug auf jede der ersten Elektroden 101a der ersten Pixeleinheit 101, der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103. Das heißt, die erste Elektrode 102a der zweiten Pixeleinheit und die erste Elektrode 103a der dritten Pixeleinheit können die in 9 gezeigte Struktur annehmen.
  • 11 ist eine schematische Querschnittansicht eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. Zum Beispiel umfasst das Anzeigepanel, wie in 11 gezeigt, einen Dünnfilmtransistor 50 (den später erwähnten zweiten Beleuchtungsteuertransistor T5) und einen Speicherkondensator C1. Der Dünnfilmtransistor 50 umfasst ein zweiter Pol T52 des zweiten Beleuchtungsteuertransistors T5, der auf dem Basissubstrat BS befindet, die aktive Schicht ATL1 des Treibertransistors T1, eine erste Gate-Isolierschicht G11, die sich auf der dem Basissubstrat BS abgewandten Seite des zweiten Pols T52 des zweiten lichtemittierenden Steuertransistors T5 und der aktiven Schicht ATL1 des Treibertransistors T1 befindet, ein Gate-Anschluss GE, das sich auf der dem Basissubstrat BS abgewandten Seite der ersten Gate-Isolierschicht GI1 befindet.
  • das Gate-Anschluss GE auf der vom Basissubstrat BS abgewandten Seite der ersten Gate-Isolierschicht GI1. Das Gate-Anschluss GE ist das Gate-Anschluss T10 des Treibertransistors T1. der Gate-Anschluss T10 des TreibertransistorsT1 weist eine Öffnung auf, so dass die zweite Verbindungselektrode 31b mit der ersten Elektrode C11 des Speicherkondensators C1 verbunden ist. Das Anzeigepanel umfasst ferner eine zweite Gate-Isolierschicht GI2, die sich auf der vom Basissubstrat BS abgewandten Seite des Gate-Anschlusses GE befindet, eine Zwischenschichtlsolierungsschicht ILD, die sich auf der vom Basissubstrat BS abgewandten Seite der zweiten Gate-Isolierschicht GI2 befindet, sowie ein Verbindungselement CNC und eine zweite Verbindungselektrode 31b, die sich auf der vom Basissubstrat BS abgewandten Seite der Zwischenschichtlsolierungsschicht ILD befindet. Das Verbindungselement CNC ist mit des zweiten Pols T52 durch das erste Durchgangsloch V1 verbunden, das die erste Gate-Isolierschicht Gl1, die zweite Gate-Isolierschicht GI2 und die Zwischenschicht-Isolierschicht ILD durchdringt. Die zweite Verbindungselektrode 31b ist mit der ersten Elektrode C11 des Speicherkondensators C1 verbunden. Der Speicherkondensator C1 umfasst eine erste Elektrode C11 und eine zweite Elektrode C12. Die erste Elektrode C11 und der Gate-Anschluss CE befinden sich auf der gleichen Schicht und befinden sich beide in der ersten leitfähigen Musterschicht LY1. Der zweite Pol C12 befindet sich zwischen der zweiten Gate-Isolierschicht GI2 und der Zwischenschicht-Isolierschicht ILD und befindet sich in der zweiten leitfähigen Musterschicht LY2. Das Verbindungselement CNC und die zweite Verbindungselektrode 31b befinden sich in der dritten leitfähigen Musterschicht LY3. Das Anzeigepanel umfasst auch eine Passivierungsschicht PVX und eine Abflachungsschicht PLN.
  • Wie in 11 gezeigt, umfasst das Anzeigepanel auch ein lichtemittierendes Element EMC, das eine erste Elektrode E1, eine lichtemittierende Funktionsschicht EML und eine zweite Elektrode E2. Die erste Elektrode E1 ist CNC durch das Durchgangsloch der Passivierungsschicht PVX und der Abflachungsschicht PLN mit dem Verbindungselement verbunden. Das Anzeigepanel umfasst auch eine Verpackungsschicht CPS. Die Verpackungsschicht CPS umfasst eine erste Verpackungsschicht CPS1, eine zweite Verpackungsschicht CPS2 und eine dritte Verpackungsschicht CPS3. Zum Beispiel sind die erste Verpackungsschicht CPS1 und die dritte Verpackungsschicht CPS3 anorganische Materialschichten, und die zweite Verpackungsschicht CPS2 ist eine organische Materialschicht. Zum Beispiel ist die erste Elektrode E1 eine Anode des lichtemittierenden Elements EMC, und die zweite Elektrode E2 ist eine Kathode des lichtemittierenden Elements EMC, aber die vorliegende Offenbarung ist nicht darauf beschränkt.
  • Zum Beispiel umfasst das lichtemittierende Element EMV eine organische Leuchtdiode . Die lichtemittierende Funktionsschicht ist zwischen der zweiten Elektrode E2 und der ersten Elektrode E1 angeordnet. Die zweite Elektrode E2 befindet sich auf der dem Basissubstrat BS abgewandten Seite der ersten Elektrode E1. Die lichtemittierende Funktionsschicht EML umfasst mindestens die lichtemittierende Schicht und kann auch mindestens einer der Lochübertragungsschicht, Lochinjektionsschicht, Elektronentransportschicht und Elektroneninjektionsschicht umfassen.
  • Wie in 11 gezeigt, umfasst das Anzeigepanel auch eine Pixeldefinitionsschicht PDL. Die Pixeldefinitionsschicht PDL weist eine Öffnung auf, die konfiguriert ist, um einen lichtemittierende Fläche (Beleuchtungsbereich, effektive lichtemittierende Fläche) der Pixeleinheit zu definieren. Das Anzeigepanel kann auch ein Abstandshalter enthalten (nicht in 11 gezeigt, vgl. der Abstandshalter 60 in 12), der so konfiguriert ist, dass er eine feine Metallmaske bei der Bildung der lichtemittierenden Funktionsschicht EML unterstützt.
  • Beispielsweise ist die Datenleitung so konfiguriert, dass sie ein Datensignal an die Pixeleinheit liefert, und die erste Stromversorgungssignalleitung ist so konfiguriert, dass sie eine erste Versorgungsspannung an den Treibertransistor liefert. Eine zweite Stromversorgungssignalleitung ist so konfiguriert, dass sie eine zweite Versorgungsspannung an die Pixeleinheit liefert. Die erste Versorgungsspannung ist eine konstante Spannung und die zweite Versorgungsspannung ist eine konstante Spannung, z.B. ist die erste Versorgungsspannung eine positive Spannung und die zweite Versorgungsspannung eine negative Spannung, aber nicht darauf beschränkt. In einigen Ausführungsformen ist beispielsweise die erste Versorgungsspannung positiv und die zweite Versorgungssignalleitung ist geerdet.
  • Unter Bezugnahme auf 11 und 9 ist das Verbindungselement CNC in 11 das Verbindungselement CNC, das in 9 gezeigt ist, und der Dünnfilmtransistor 50 in 11 ist der Dünnfilmtransistor 50, der in 9 gezeigt ist. Daher ist die erste Elektrode E1 mit des zweiten Pols T52 des Dünnfilmtransistors 50 verbunden. Die erste Isolierschicht ISL1 umfasst mindestens eine der ersten Gate-Isolierschichten GI1, die zweite Gate-Isolierschicht GI2 und die Zwischenschicht-Isolierschicht ILD. Die zweite Isolierschicht ISL2 umfasst eine Abflachungsschicht PLN und eine Passivierungsschicht PVX. Zum Beispiel kann in anderen Ausführungsformen die zweite Isolierschicht ISL2 nur eine Abflachungsschicht PLN umfassen, und die erste Isolierschicht ISL1 kann auch andere Isolierschichten umfassen.
  • Die Fähigkeit des Displays, mechanischen Stößen standzuhalten, wurde durch einen Kugelfalltest überprüft. Die Studie fand heraus, dass in OLED-Produkten die Erhöhung der Größe oder Verteilungsdichte von Abstandshalter (Photo Spacer PS) die Beschädigung des Produkts bei Fallschocks verbessern kann, d.h. die Pixel bis zu einem gewissen Grad schützen. Eine zu große PS-Größe erzeugt jedoch nicht nur statische Elektrizität, sondern verursacht auch schlecht dargestellte Defekte wie Mura-Defekte aufgrund von Schattierung.
  • 12 ist eine schematische Draufsicht des Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung. Im Anzeigepanel, das in 12 gezeigt ist, ist ein Abstandshalter 60 zwischen der ersten Elektrode 101a von zwei benachbarten ersten Pixeleinheiten 101 vorgesehen, die entlang der Erstreckungsrichtung der ersten Datenleitung 201 angeordnet sind. Zum Beispiel sind, wie in 12 gezeigt, die Erstreckungsrichtung der ersten Datenleitung 201, die Erstreckungsrichtung der zweiten Datenleitung 202 und die Erstreckungsrichtung der dritten Datenleitung 202 die zweite Richtung D2.
  • Gemäß dem Anzeigepanel, das durch die Ausführungsform der vorliegenden Offenbarung bereitgestellt wird, ist der Abstandshalter 60 zwischen der ersten Elektrode 101a von zwei benachbarten ersten Pixeleinheiten 101 angeordnet, die in der zweiten Richtung D2 angeordnet sind, was vorteilhaft ist, um Pixel zu schützen, statische Elektrizität zu reduzieren und schlechte Anzeigedefekte wie Mura-Defekte, die durch Schattierung verursacht werden, zu reduzieren.
  • Wie in 12 gezeigt, überlappt sich die orthografische Projektion des Abstandshalters 60 auf dem Basissubstrat BS beispielsweise nicht mit der orthografischen Projektion der ersten Elektrode 101a der ersten Pixeleinheit 101 auf dem Basissubstrat BS, um die Stütz- und Schutzfunktionen auszugleichen und den Anzeigeeffekt zu verbessern.
  • Zum Beispiel befindet sich der Abstandshalter 60, wie in 12 gezeigt, in einem Bereich, der von einer ersten Elektrode 101a von zwei benachbarten ersten Pixeleinheiten 101, einer ersten Elektrode 102a von zwei benachbarten zweiten Pixeleinheiten 102 und einer ersten Elektrode 103a von zwei benachbarten dritten Pixeleinheiten 103 umgeben ist. In Ausführungsformen der vorliegenden Offenbarung bedeutet beispielsweise ein benachbartes erstes Element und zweites Element, dass zwischen diesem ersten Element und diesem zweiten Element kein erstes Element und kein zweites Element vorhanden ist. Handelt es sich bei dem ersten und dem zweiten Element um dasselbe Element, so ist kein weiteres Element zwischen den beiden identischen Elementen vorgesehen. Beispielsweise können das benachbarte erste Element und das zweite Element mit anderen Elementen versehen werden, die sich von dem ersten Element und dem zweiten Element unterscheiden. Zum Beispiel sind die beiden benachbarten ersten Elektroden 101a nicht mit einer ersten Elektrode 101a zwischen ihnen versehen. Zum Beispiel sind die beiden benachbarten ersten Elektroden 102a nicht mit einer ersten Elektrode 102a zwischen ihnen versehen, aber es ist möglich, eine erste Elektrode 101a vorzusehen. zum Beispiel sind die beiden benachbarten ersten Elektroden 103a nicht mit einer ersten Elektrode 103a zwischen ihnen versehen, aber es ist möglich, eine erste Elektrode 101a zwischen ihnen vorzusehen.
  • Wie in 12 gezeigt, ist beispielsweise zur Verbesserung des Anzeigeeffekts kein Abstandshalter 60 zwischen den ersten Elektroden 103a benachbarter zweiter Pixeleinheiten 102 und dritter Pixeleinheiten 103 vorgesehen, die in der Erstreckungsrichtung (zweite Richtung D2) der ersten Datenleitung 201 angeordnet sind, d.h. in dem in 12 gezeigten ist der Abstandshalter 60 nur zwischen den ersten Elektroden 101a von zwei benachbarten ersten Pixeleinheiten 101 vorgesehen, die in der Erstreckungsrichtung der ersten Datenleitung 201 angeordnet sind.
  • Einige Ausführungsformen der vorliegenden Offenbarung werden nachstehend im Zusammenhang mit den 13 bis 26 beschrieben. Die 13 bis 26 zeigen eine Pixelschaltung von 7T1C als Beispiel.
  • 13 ist ein schematisches Schaltbild einer Pixelschaltung eines Anzeigepanels gemäß einer Ausführungsform der vorliegenden Offenbarung. 14 ist ein Grundriss eines Halbleitermusters in einem Anzeigepanel gemäß einer Ausführungsform der vorliegenden Offenbarung. 15 ist ein Grundriss einer ersten leitfähigen Schicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. 16 ist ein Grundriss einer zweiten leitfähigen Schicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. 17 ist ein Grundriss einer ersten Isolierschicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. 18 ist ein Grundriss einer dritten leitfähigen Schicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. 19 ist ein Grundriss einer zweiten Isolierschicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. 20 ist ein Grundriss einer ersten Elektrodenschicht in eines Anzeigepaneles gemäß einer Ausführungsform der vorliegenden Offenbarung. 21 ist eine schematische Darstellung einer aktiven Schicht, eines Source-Anschlusses und eines Drain-Anschlusses, die einen Dünnfilmtransistor in eines Anzeigepaneles bilden, gemäß einer Ausführungsform der vorliegenden Offenbarung. 22 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer zweiten leitfähigen Schicht gemäß einer Ausführungsform der vorliegenden Offenbarung. 23 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer ersten Isolierschicht gemäß einer Ausführungsform der vorliegenden Offenbarung. 24 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer dritten leitfähigen Schicht gemäß einer Ausführungsform der vorliegenden Offenbarung. 25 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer zweiten Isolierschicht gemäß einer Ausführungsform der vorliegenden Offenbarung. 26 ist ein schematischer Grundriss eines Anzeigepaneles nach der Herstellung einer ersten Elektrodenschicht gemäß einer Ausführungsform der vorliegenden Offenbarung. In einer Ausführungsform der vorliegenden Offenbarung wird die Isolierschicht in Form eines Durchgangslochs im Grundriss gezeigt, um klar zu veranschaulichen, und die Isolierschicht selbst wird als transparent gezeigt.
  • In 13 ist die Gate-Leitung 113 beispielsweise so konfiguriert, dass das Abtastsignal SCAN der Pixelschaltung 10 bereitzustellen. Die Beleuchtungsteuersignalleitung 110 ist so konfiguriert, dass ein Beleuchtungsteuersignal EM an die Pixeleinheit 100 liefert. Die Datenleitung 313 ist so konfiguriert, dass Datensignaldaten an die Pixelschaltung 10 liefert. Die erste Stromleitung 311 ist so konfiguriert, dass der Pixelschaltung 10 ein konstantes erstes Spannungssignal ELVDD liefert. Die zweite Stromleitung 312 ist so konfiguriert, dass der Pixelschaltung 10 ein konstantes zweites Spannungssignal ELVSS liefert, und das erste Spannungssignal ELVDD ist größer als das zweite Spannungssignal ELVSS. Die Initialisierungssignalleitung 210 ist so konfiguriert, dass ein Initialisierungssignal Vint an die Pixelschaltung 10 liefert. Das Initialisierungssignal Vint ist ein konstantes Spannungssignal, dessen Größe zwischen dem ersten Spannungssignal ELVDD und dem zweiten Spannungssignal ELVSS liegen kann, aber die vorliegende Offenbarung ist nicht darauf beschränkt. Zum Beispiel kann das Initialisierungssignal Vint kleiner oder gleich dem zweiten Spannungssignal ELVSS sein. Zum Beispiel umfasst die Initialisierungssignalleitung 210 eine erste Initialisierungssignalleitung 211 und eine zweite Initialisierungssignalleitung 212. Die Rücksetzsteuersignalleitung Rst ist so konfiguriert, dass der Pixelschaltung 10 eine Rücksetzsteuersignalleitung RESET liefert. Zum Beispiel umfasst die Rücksetzsteuersignalleitung Rst eine erste Rücksetzsteuersignalleitung 111 und eine zweite Rücksetzsteuersignalleitung 112. Beispielsweise gibt die Pixelschaltung einen Ansteuerungsstrom aus, um das lichtemittierende Element 20 unter der Kontrolle von Signalen wie dem Abtastsignal SCAN, dem Datensignal DATA, dem Initialisierungssignal Vint, dem ersten Spannungssignal ELVDD, dem zweiten Spannungssignal ELVSS und dem Lichtemissionssteuersignal EM zu betreiben. Das lichtemittierende Element 20 wird von seiner entsprechenden Pixelschaltung 100 angetrieben, um rotes, grünes, blaues oder weißes Licht zu emittieren.
  • Wie in 13 gezeigt, umfasst die Pixelschaltung 100 einen Treibertransistor T1, einen Datenschreibtransistor T2, einen Schwellenkompensationstransistor T3, einen ersten Beleuchtungsteuertransistor T4, einen zweiten Beleuchtungsteuertransistor T5, einen ersten Rücksetztransistor T6, einen zweiten Rücksetztransistor T7 und einen Speicherkondensator C1. Der Treibertransistor T1 ist elektrisch mit dem lichtemittierenden Element 20 verbunden und gibt einen Treiberstrom aus, um das lichtemittierende Element 20 unter der Steuerung von Signalen wie dem Abtastsignal SCAN, dem Datensignal DATA, dem ersten Spannungssignal ELVDD und dem zweiten Spannungssignal ELVSS zu betreiben. Der zweite Beleuchtungsteuertransistor T5 kann der Dünnfilmtransistor 50 sein.
  • Gemäß der Ausführungsform der vorliegenden Offenbarung umfasst das Anzeigepanel beispielsweise auch eine Datentreiberschaltung und eine Abtasttreiberschaltung. Die Datentreiberschaltung ist so konfiguriert, dass Datensignaldaten an die Pixeleinheit 100 gemäß einem Befehl der Steuerschaltung liefert. Die Abtasttreiberschaltung ist so konfiguriert, dass der Pixeleinheit 100 ein Beleuchtungsteuersignal EM, ein Abtastsignal SCAN, ein Rücksetzsteuersignal RESET und andere Signale gemäß den Anweisungen der Steuerschaltung liefert. Zum Beispiel umfasst die Steuerschaltung eine externe integrierte Schaltung (IC), ist aber nicht darauf beschränkt. Zum Beispiel ist die Abtasttreiberschaltung eine GOA-Struktur (Array-Gate-Treiber), die auf dem Anzeigepanel installiert ist, oder eine Treiberchip- (IC) -Struktur, die mit dem Anzeigepanel kombiniert ist. Zum Beispiel können das Beleuchtungsteuersignal EM bzw. das Abtastsignal SCAN auch unter Verwendung verschiedener Treiberschaltungen bereitgestellt werden. Zum Beispiel umfasst das Anzeigepanel auch eine Stromversorgung (nicht in den Figuren gezeigt), um das obige Spannungssignal bereitzustellen, das bei Bedarf eine Spannungsquelle oder eine Stromquelle sein kann. Die Stromversorgung ist so konfiguriert, dass der Pixeleinheit 100 ein erstes Spannungssignal ELVDD, eine zweite Versorgungsspannung ELVSS, ein Initialisierungssignal Vint und dergleichen über die erste Stromleitung 311, die zweite Stromleitung 312 bzw. die Initialisierungssignalleitung 210 bereitstellt.
  • Wie in 13 gezeigt, ist die zweite Elektrode C12 des Speicherkondensators C1 mit der ersten Stromleitung 311 elektrisch verbunden, und die erste Elektrode C11 des Speicherkondensators C1 ist mit der zweiten Elektrode T32 des Schwellenkompensationstransistors T3 elektrisch verbunden. Der Gate-Anschluss T20 des Datenschreibtransistors T2 ist mit der Gate-Leitung 113 elektrisch verbunden, und die erste Elektrode T21 und die zweite Elektrode T22 des Datenschreibtransistors T2 sind mit der Datenleitung 313 bzw. der ersten Elektrode T11 des Treibertransistors T1 elektrisch verbunden. der Gate-Anschluss T30 des Schwellenkompensationstransistors T3 ist mit der Gate-Leitung 113 elektrisch verbunden, die erste Elektrode T31 des Schwellenkompensationstransistors T3 ist mit der zweiten Elektrode T12 des Treibertransistors T1 elektrisch verbunden, und die zweite Elektrode T32 des Schwellenkompensationstransistors T3 ist mit dem Gate-Anschluss T10 des Treibertransistors T1 elektrisch verbunden.
  • Wie in 13 gezeigt, sind der Gate-Anschluss T40 des ersten Beleuchtungsteuertransistors T4 und der Gate-Anschluss T50 des zweiten Beleuchtungsteuertransistors T5 beispielsweise mit der Beleuchtungsteuersignalleitung 110 verbunden.
  • Wie in 13 gezeigt, sind die erste Elektrode T41 und die zweite Elektrode T42 des ersten Beleuchtungsteuertransistors T4 beispielsweise mit der ersten Stromleitung 311 bzw. der ersten Elektrode T11 des Treibertransistors T1 elektrisch verbunden. Die erste Elektrode T51 und die zweite Elektrode T52 des zweiten Beleuchtungsteuertransistors T5 sind mit der zweiten Elektrode T12 des Treibertransistors T1 bzw. der ersten Elektrode E1 des lichtemittierenden Elements 20 elektrisch verbunden. Der zweite Elektrode E2 des lichtemittierenden Elements 20 (die eine zweite Elektrode der OLED sein kann, z.B. eine Kathode) ist mit der zweiten Stromleitung 312 elektrisch verbunden.
  • Wie in 13 gezeigt, ist der Gate-Anschluss T60 des ersten Rücksetztransistors T6 beispielsweise mit der ersten Rücksetzsteuersignalleitung 111 elektrisch verbunden, die erste Elektrode T61 des ersten Rücksetztransistors T6 ist mit der ersten Initialisierungssignalleitung 211 elektrisch verbunden, und die zweite Elektrode T62 des ersten Rücksetztransistors T6 ist mit dem Gate-Anschluss T10 des Treibertransistors T1 elektrisch verbunden. der Gate-Anschluss T70 des zweiten Rücksetztransistors T7 ist mit der zweiten Rücksetzsteuersignalleitung 112 elektrisch verbunden, die erste Elektrode T71 des zweiten Rücksetztransistors T7 ist mit der zweiten Initialisierungssignalleitung 212 elektrisch verbunden, und die zweite Elektrode T72 des zweiten Rücksetztransistors T7 ist mit der ersten Elektrode E1 des lichtemittierenden Elements EMC elektrisch verbunden.
  • 14 zeigt ein Halbleitermuster SCP und 15 zeigt eine erste leitfähige Schicht LY1. Zum Beispiel ist die erste Gate-Isolierschicht zwischen der ersten leitfähigen Schicht LY1 und dem Halbleitermuster SCP angeordnet. Die erste leitfähige Schicht LY1 wird als Maske verwendet, um das Halbleitermuster SCP zu dotieren, so dass der von der ersten leitfähigen Schicht LY1 abgedeckte Bereich die Halbleitereigenschaften beibehält und eine aktive Schicht bildet, während der Bereich des Halbleitermusters SCP, der nicht von der ersten leitfähigen Schicht LY1 bedeckt ist, leitfähig ist, um eine Source und einen Drain des Dünnfilmtransistors zu bilden. 21 zeigt eine aktive Schicht ALT, die nach der teilweisen Leiterisierung der Halbleitergrafik SCP entsteht.
  • Wie in 15 gezeigt, umfasst die erste leitfähige Schicht LY1 eine erste Rücksetzsteuersignalleitung 111, eine zweite Rücksetzsteuersignalleitung 112, eine Beleuchtungsteuersignalleitung 110, eine Gate-Leitung 113 und eine erste Elektrode C11 des Speicherkondensators C1.
  • 16 zeigt eine zweite leitfähige Schicht LY2. Zum Beispiel ist die zweite Gate-Isolierschicht zwischen der zweiten leitfähigen Schicht LY2 und der ersten leitfähigen Schicht LY1 angeordnet. Die zweite leitfähige Schicht LY2 umfasst einen Barrier BK, eine erste Initialisierungssignalleitung 211, eine zweite Initialisierungssignalleitung 212 und eine zweite Elektrode C12 des Speicherkondensators C1. Der Blocker BK kann mit der ersten Stromleitung 311 verbunden werden, um eine konstante Spannung bereitzustellen. Der Blocker BK ist konfiguriert, um den leitfähigen Abschnitt zwischen den zwei Kanälen des Schwellenkompensationstransistors T3 abzuschirmen, und der Blocker BK und der leitfähige Abschnitt bilden einen Kondensator, um Leckströme vom Schwellenkompensationstransistor T3 zu vermeiden und die Anzeige nicht zu beeinträchtigen.
  • 17 zeigt ein Muster der ersten Isolierschicht isl1. Der Punkt in der Figure ist das Durchgangsloch in der ersten Isolierschicht ISL1. Die erste Isolierschicht ISL1 umfasst mindestens eine der ersten Gate-Isolierschichten, der zweiten Gate-Isolierschicht und der Zwischenschicht-Isolierschicht. Die Zwischenschicht-Isolierschicht befindet sich zwischen der zweiten leitfähigen Schicht LY2 und der dritten leitfähigen Schicht LY3. Eine Beschreibung der ersten Gate-Isolierschicht, der zweiten Gate-Isolierschicht, der Zwischenschicht-Isolierschicht, der ersten leitfähigen Schicht LY1, der zweiten leitfähigen Schicht LY2 und der dritten leitfähigen Schicht LY3 kann auf 11 verweisen. 22 zeigt einen schematischen Plan nach der Bildung einer zweiten leitfähigen Schicht LY2.
  • 18 zeigt eine dritte leitfähige Schicht LY3. Die dritte leitfähige Schicht LY3 umfasst ein Verbindungselement CNC, eine erste Verbindungselektrode 31a, eine zweite Verbindungselektrode 31b und eine dritte Verbindungselektrode 31c.
  • Wie in 18 gezeigt, befinden sich die erste Verbindungselektrode 31a, die zweite Verbindungselektrode 31b, die dritte Verbindungselektrode 31c, das Verbindungselement CNC, die Datenleitung 313 und das erste Stromkabel 311 beispielsweise in der gleichen Schicht.
  • Unter Bezugnahme auf die 18, 21, 23 und 24 ist die Datenleitung 313 durch das Durchgangsloch V4 mit der ersten Elektrode T21 des Datenschreibtransistors T2 elektrisch verbunden, und die erste Stromleitung 311 ist durch das Durchgangsloch V3 mit der ersten Elektrode T41 des ersten Beleuchtungsteuertransistors T4 elektrisch verbunden; Die erste Stromleitung 311 ist durch das Durchgangsloch V6 mit der zweiten Elektrode C12 des Speicherkondensators C1 elektrisch verbunden, und die erste Stromleitung 311 ist durch das Durchgangsloch V5 mit dem leitfähigen Barrier BK elektrisch verbunden. Ein Ende der ersten Verbindungselektrode 31a ist durch das Durchgangsloch V12 mit der zweiten Initialisierungssignalleitung 212 elektrisch verbunden, und das andere Ende der ersten Verbindungselektrode 31a ist durch das Durchgangsloch V11 mit der ersten Elektrode T71 des zweiten Rücksetztransistors T7 elektrisch verbunden, so dass die erste Elektrode T71 des zweiten Rücksetztransistors T7 mit der zweiten Initialisierungssignalleitung 212 elektrisch verbunden ist. Ein Ende der dritten Verbindungselektrode 31c ist durch das Durchgangsloch V32 mit der ersten Initialisierungssignalleitung 211 elektrisch verbunden, und das andere Ende der dritten Verbindungselektrode 31c ist durch das Durchgangsloch V31 mit der ersten Elektrode T61 des ersten Rücksetztransistors T6 elektrisch verbunden, so dass die erste Elektrode T61 des ersten Rücksetztransistors T6 mit der ersten Initialisierungssignalleitung 211 elektrisch verbunden ist. Ein Ende der zweiten Verbindungselektrode 31b ist durch das Durchgangsloch V22 mit der zweiten Elektrode T62 des ersten Rücksetztransistors T6 elektrisch verbunden. Das andere Ende der zweiten Verbindungselektrode 31b ist durch das Durchgangsloch V21 mit dem Gate-Anschluss T10 des Antriebstransistors T1 (d.h. der ersten Elektrode C11 des Speicherkondensators C1) elektrisch verbunden, so dass die zweite Elektrode T62 des ersten Rücksetztransistors T6 mit dem Gate-Anschluss T10 des Antriebstransistors T1 (dh der ersten Elektrode C11 des Speicherkondensators C1) elektrisch verbunden ist. Das Verbindungselement CNC ist durch das erste Durchgangsloch V1 mit des zweiten Pols T52 des zweiten Beleuchtungsteuertransistors T5 elektrisch verbunden. Das Verbindungselement kann zur elektrischen Verbindung mit der ersten Elektrode E1 des später gebildeten lichtemittierenden Elements EMC verwendet werden (vgl. ).
  • 19 zeigt die zweite Isolierschicht ISL2, und der Punkt in 19 ist ein Durchgangsloch in der zweiten Isolierschicht ISL2. 19 zeigt ein zweites Durchgangsloch v2. Das zweite Durchgangsloch V2 umfasst ein zweites Durchgangsloch V201, ein zweites Durchgangsloch V202 und ein zweites Durchgangsloch V203.
  • 20 zeigt die Elektrodenschicht etl. Die Elektrodenschicht ETL umfasst eine erste Elektrode 101a der ersten Pixeleinheit 101, eine erste Elektrode 102a der zweiten Pixeleinheit 102 und eine erste Elektrode 103a der dritten Pixeleinheit 103. Die erste Elektrode 101a der ersten Pixeleinheit 101 ist durch das Durchgangsloch V201 mit dem entsprechenden Verbindungselement CNC verbunden, die erste Elektrode 102a der zweiten Pixeleinheit 102 ist durch das Durchgangsloch V202 mit dem entsprechenden Verbindungselement CNC verbunden, und die erste Elektrode 103a der dritten Pixeleinheit 103 ist durch das Durchgangsloch V203 mit dem entsprechenden Verbindungselement CNC verbunden. Unter Bezugnahme auf 25, in jeder der drei Pixeleinheiten überlappt sich die orthografische Projektion des zweiten Durchgangslochs V2 auf dem Basissubstrat nicht mit der orthografischen Projektion des ersten Durchgangslochs V1 auf dem Basissubstrat. 26 zeigt eine schematische Draufsicht nach der Bildung der ersten Elektrodenschicht.
  • Es ist anzumerken, dass der Transistor, der in einer Ausführungsform der vorliegenden Offenbarung verwendet wird, ein Dünnfilmtransistor, ein Feldeffekttransistor oder eine andere Schaltvorrichtung mit den gleichen Eigenschaften sein kann. Der Source- und Drain-Anschluss des hier verwendeten Transistors können symmetrische Strukturen sein, so dass es keinen strukturellen Unterschied zwischen dem Source- und Drain-Anschluss geben kann. In einer Ausführungsform der vorliegenden Offenbarung wird einer der Pole direkt als erster Pol und der andere als zweiter Pol bezeichnet, um zwischen den beiden Polen des Transistors mit Ausnahme des Gate-Anschlusses zu unterscheiden, so dass der erste und der zweite Pol aller oder einiger der Transistoren in dieser Ausführungsform der vorliegenden Offenbarung beliebig austauschbar sind. Zum Beispiel kann der erste Pol des Transistors, der in Ausführungsformen der vorliegenden Offenbarung beschrieben wird, eine Source und der zweite Pol einen Drain sein; oder der erste Pol des Transistors kann einen Drain und der zweite Pol kann eine Source sein.
  • Zusätzlich kann es gemäß den Eigenschaften des Transistors in Transistoren vom N-Typ und vom P-Typ unterteilt werden. Die offenbarte Ausführungsform nimmt einen Transistor vom P-Typ als ein Beispiel. Auf der Grundlage der Beschreibung und Lehre der Implementierung in der vorliegenden Offenbarung kann der gewöhnliche Fachmann leicht denken, dass mindestens einige der Transistoren in der Pixelschaltung einer Ausführungsform der vorliegenden Offenbarung Transistoren vom N-Typ sind, d.h. Implementierungen von Transistoren vom N-Typ oder einer Kombination von Transistoren vom N-Typ und Transistoren vom P-Typ, so dass diese Implementierungen auch in den Schutzbereich der vorliegenden Offenbarung fallen.
  • In 13 bis 26 ist die Pixelschaltung von 7T1C als Beispiel dargestellt, und die Ausführungsformen der vorliegenden Offenbarung schließen diese ein, sind aber nicht darauf beschränkt. Es wird darauf hingewiesen, dass die Ausführungsformen der vorliegenden Offenbarung die Anzahl der Dünnschichttransistoren in der Pixelschaltung oder die Anzahl der Kondensatoren nicht begrenzen. In einigen anderen Ausführungsformen kann die Pixelschaltung des Anzeigesubstrats beispielsweise auch eine Struktur mit einer anderen Anzahl von Transistoren sein, wie etwa eine 7T2C-Struktur, eine 6T1C-Struktur, eine 6T2C-Struktur oder eine 9T2C-Struktur, und die Ausführungsformen der vorliegenden Offenbarung schränken dies nicht ein.
  • Wie in 20 und 26 gezeigt, sind die erste Elektrode 101a der ersten Pixeleinheit 101, die erste Elektrode 102a der zweiten Pixeleinheit 102 und die erste Elektrode 103a der dritten Pixeleinheit 103 voneinander getrennt. Wie in 26 gezeigt, überlappt sich die orthografische Projektion der ersten Datenleitung 201 auf dem Basissubstrat BS nicht mit der ersten Elektrode 101a der ersten Pixeleinheit 101, der ersten Elektrode 102a der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat BS.
  • Zum Beispiel sind der Treibertransistor T111 der ersten Pixeleinheit 101, der Treibertransistor T122 der zweiten Pixeleinheit 102 und der Treibertransistor T133 der dritten Pixeleinheit 103 in 26 zum besseren Verständnis gezeigt. Alle Treibertransistoren T111, Treibertransistoren T122 und Treibertransistoren T133 sind die obigen Treibertransistoren T1.
  • Um die Anordnung von Pixeln zu erleichtern und den Anzeigeeffekt zu verbessern, sehen Ausführungsformen der vorliegenden Offenbarung ein Design vor, bei dem die erste Elektrode der Pixelzelle und der Treibertransistor zusammenpassen. Wie in 26 gezeigt, überlappen sich beispielsweise die erste Elektrode 103a der dritten Pixelzelle 103 und der Treibertransistor T1 nicht. Wie in 26 gezeigt, überlappt sich die erste Elektrode 103a der dritten Pixeleinheit 103 nicht mit dem Treibertransistor T111 der ersten Pixeleinheit 101, dem Treibertransistor T122 der zweiten Pixeleinheit 102 und dem Treibertransistor T133 der dritten Pixeleinheit 103. Wie in 26 gezeigt, überlappt sich die erste Elektrode 102a der zweiten Pixeleinheit 102 nicht mit dem TreibertransistorT122 der zweiten Pixeleinheit 102, sondern überlappt sich mit dem Treibertransistor T133 der dritten Pixeleinheit 103. Wie in 26 gezeigt, überlappt sich die erste Elektrode 101a der ersten Pixeleinheit 101 mit dem Treibertransistor T122 der zweiten Pixeleinheit 102 und überlappt sich mit dem TreibertransistorT111 der ersten Pixeleinheit 101. Wie in 26 gezeigt, sind der Treibertransistor T133 der dritten Pixeleinheit 103, der Treibertransistor T122 der zweiten Pixeleinheit 102 und der Treibertransistor T111 der ersten Pixeleinheit 101 nacheinander in der ersten Richtung D1 angeordnet.
  • Zum Beispiel kann es auch durch orthografische Projektion beschrieben werden, d.h., wie in 26 gezeigt, überlappt sich die orthografische Projektion der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat nicht mit der orthografischen Projektion des Treibertransistors T1 auf dem Basissubstrat. Das heißt, die orthografische Projektion der ersten Elektrode 103a der dritten Pixeleinheit 103 auf dem Basissubstrat überlappt sich nicht mit der orthografischen Projektion eines der Treibertransistoren T111 der ersten Pixeleinheit 101, des Treibertransistors T122 der zweiten Pixeleinheit 102 und des Treibertransistors T133 der dritten Pixeleinheit 103. Wie in 26 gezeigt, überlappt sich die orthografische Projektion der ersten Elektrode 102a der zweiten Pixeleinheit 102 auf dem Basissubstrat nicht mit der orthografischen Projektion des Treibertransistors T122 der zweiten Pixeleinheit 102, sondern mit der orthografischen Projektion des Treibertransistors T133 der dritten Pixeleinheit 103. Wie in 26 gezeigt, überlappt sich die orthografische Projektion der ersten Elektrode 101a der ersten Pixeleinheit 101 auf dem Basissubstrat teilweise mit der orthografischen Projektion des Treibertransistors T122 der zweiten Pixeleinheit 102 auf dem Basissubstrat und überlappt sich teilweise mit der orthografischen Projektion des Treibertransistors T111 der ersten Pixeleinheit 101 auf dem Basissubstrat.
  • Wie in 26 gezeigt, in Bezug auf die erste Pixeleinheit 101 verläuft die orthografische Projektion der Verbindungslinie L1 der Mittelpunkte P1 und P2 der zwei gegenüberliegenden Kanten, die sich entlang der zweiten Richtung D2 der ersten Pixeleinheit 101 erstrecken, auf dem Basissubstrat durch die orthografische Projektion des zweiten Durchgangsloch V2 auf dem Basissubstrat. Das zweite Durchgangsloch V2 befindet sich an der Kante der ersten Elektrode 101a. Zum Beispiel liegt das zweite Durchgangsloch V2 der ersten Pixeleinheit 101 nahe dem Mittelpunkt der langen Kante der ersten Elektrode 101a.
  • Wie in 26 gezeigt, in Bezug auf die erste Pixeleinheit 101, die zweite Pixeleinheit 102 und die dritte Pixeleinheit 103 werden beispielsweise die zweiten Durchgangslöcher V2 jeweils als V201, V202 bzw. V203 bezeichnet. Das zweite Durchgangsloch V203 der dritten Pixeleinheit 103, das zweite Durchgangsloch V202 der zweiten Pixeleinheit 102 und das zweite Durchgangsloch V201 der ersten Pixeleinheit 101 sind nacheinander in der ersten Richtung D1 angeordnet. Wie in 26 gezeigt, ist der Abstand zwischen dem zweiten Durchgangsloch V203 der dritten Pixeleinheit 103 und der ersten Elektrode 101a der ersten Pixeleinheit 101, die dem zweiten Durchgangsloch V203 am nächsten ist, größer als oder gleich 3,5 µm. Der Abstand zwischen dem zweiten Durchgangsloch V203 der dritten Pixeleinheit 103 und der ersten Elektrode 102a der zweiten Pixeleinheit 102, die dem zweiten Durchgangsloch V203 am nächsten ist, ist größer als oder gleich 3,5 µm. Um beispielsweise die Herstellung der ersten Elektrode zu erleichtern und den Anzeigeeffekt zu verbessern, ist der Abstand zwischen dem zweiten Durchgangsloch V202 der zweiten Pixeleinheit 102 und der ersten Elektrode 101a der ersten Pixeleinheit 101, die dem zweiten Durchgangsloch V202 am nächsten ist, größer als oder gleich 3,5 µm. Der Abstand zwischen dem zweiten Durchgangsloch V202 der zweiten Pixeleinheit 102 und der ersten Elektrode 103a der dritten Pixeleinheit 103, die dem zweiten Durchgangsloch V203 am nächsten ist, ist größer als oder gleich 3,5 µm.
  • Zum Beispiel wird in einigen Ausführungsformen der vorliegenden Offenbarung der zweite Beleuchtungsteuertransistor T5 als der erste Transistor bezeichnet, und der Treibertransistor T1 wird als der zweite Transistor bezeichnet.
  • Zusammenfassend lässt sich erkennen, dass die Anzeigetafel, die durch die Ausführungsformen der vorliegenden Offenbarung bereitgestellt wird, mit der neuen Real-RGB-Pixelanordnung durch eine Ausgestaltung mindestens einer der Anordnung der ersten Elektrode, der Durchgangslöcher der zweiten Isolierschicht und des Abstandshalters (PS) zur Verbesserung der Schirmleistung eine geringere Belastung der ersten Pixeleinheit erreichen kann, wodurch der Betriebsdifferenzdruck und der Energieverbrauch der ersten Pixeleinheit verringert werden, und auch Defekte wie das Abreißen der ersten Elektrode am Tieflochkriechen und die durch die Lichtblockierung durch den Abstandshalter verursachte Mura verhindern kann, wodurch die Produktausbeute und die Lebensdauer verbessert und somit bessere Anzeigeergebnisse erzielt werden.
  • Eine Ausführungsform der vorliegenden Offenbarung stellt auch eine Anzeigevorrichtung bereit, die eines der obigen Anzeigepanel umfasst. Die Anzeigevorrichtung umfasst eine OLED-Anzeigevorrichtung.
  • Das Vorstehende ist nur eine spezifische Ausführungsform der vorliegenden Offenbarung, doch ist der Schutzbereich der vorliegenden Offenbarung nicht darauf beschränkt, und jede Abwandlung oder Substitution, die für jeden Fachmann innerhalb des hierin offengelegten technischen Bereichs ohne weiteres denkbar ist, fällt in den Schutzbereich der vorliegenden Offenbarung. Dementsprechend richtet sich der Schutzumfang der vorliegenden Offenbarung nach dem Schutzumfang der angegebenen Ansprüche.

Claims (29)

  1. Anzeigepanel, umfassend: eine Vielzahl von Pixeleinheiten, die auf einem Basissubstrat in einem Array angeordnet sind; wobei die Pixeleinheit eine Pixelschaltung und ein lichtemittierendes Element, und das lichtemittierende Element eine erste Elektrode umfasst, die mit der Pixelschaltung verbunden ist, wobei die Vielzahl von Pixeleinheiten eine Vielzahl von ersten Pixeleinheiten, eine Vielzahl von zweiten Pixeleinheiten und eine Vielzahl von dritten Pixeleinheiten umfassen, wobei die effektive lichtemittierende Fläche der ersten Pixeleinheit größer als die effektive lichtemittierende Fläche der zweiten Pixeleinheit ist und größer als die effektive lichtemittierende Fläche der dritten Pixeleinheit ist; und eine Vielzahl von ersten Datenleitungen, wobei die erste Datenleitung dazu konfiguriert ist, ein erstes Datensignal an die Pixelschaltung der ersten Pixeleinheit zu bereitstellen; wobei die erste Elektrode der ersten Pixeleinheit, die erste Elektrode der zweiten Pixeleinheit und die erste Elektrode derdritten Pixeleinheit voneinander beabstandet vorgesehen sind, und eine orthografische Projektion der ersten Datenleitung auf dem Basissubstrat sich nicht mit einer orthografischen Projektion von jeder der ersten Elektroden der ersten Pixeleinheit, der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat überlappt.
  2. Anzeigepanel nach Anspruch 1, wobei die Verbindungslinien zwischen der Mitte der effektiven lichtemittierenden Fläche der ersten Pixeleinheit, der Mitte der effektiven lichtemittierenden Fläche der zweiten Pixeleinheit und der Mitte der effektiven lichtemittierenden Fläche der dritten Pixeleinheit ein Dreieck bilden, und die erste Elektrode der zweiten Pixeleinheit und die erste Elektrode der dritten Pixeleinheit entlang der Erstreckungsrichtung der ersten Datenleitung angeordnet sind, und die erste Elektrode der ersten Pixeleinheit sich entlang der Erstreckungsrichtung der ersten Datenleitung erstreckt.
  3. Anzeigepanel nach Anspruch 2, wobei das Dreieck ein spitzwinkliges Dreieck ist.
  4. Anzeigepanel nach einem der Ansprüche 1-3, ferner umfassend eine Vielzahl von zweiten Datenleitungen, wobei die zweite Datenleitung dazu konfiguriert ist, ein zweites Datensignal an die Pixelschaltung der zweiten Pixeleinheit zu bereitstellen, und eine orthografische Projektion der ersten Elektrode der ersten Pixeleinheit auf dem Basissubstrat teilweise sich mit einer orthografischen Projektion einer der Vielzahl von zweiten Datenleitungen auf dem Basissubstrat überlappt.
  5. Anzeigepanel nach Anspruch 4, wobei sich die orthografischen Projektionen der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat nicht mit der orthografischen Projektionen der Vielzahl von zweiten Datenleitungen auf dem Basissubstrat überlappen.
  6. Anzeigepanel nach Anspruch 5, ferner umfassend eine Vielzahl von dritten Datenleitungen, wobei die dritte Datenleitung dazu konfiguriert ist, ein drittes Datensignal an die Pixelschaltung der dritten Pixeleinheit zu bereitstellen, und die erste Datenleitung, die dritte Datenleitung und die zweite Datenleitung in der ersten Richtung angeordnet sind, und die erste Richtung die Erstreckungsrichtung der ersten Datenleitung schneidet.
  7. Anzeigepanel nach Anspruch 6, wobei sich die orthografische Projektion mindestens einer der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat teilweise mit die orthografische Projektion einer der Vielzahl von dritten Datenleitungen auf dem Basissubstrat überlappt.
  8. Anzeigepanel nach Anspruch 7, wobei die Fläche des Abschnitts, in dem sich die erste Elektrode der ersten Pixeleinheit mit der zweiten Datenleitung überlappt, größer als die Fläche des Abschnitts ist, in dem sich mindestens eine der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit mit der dritten Datenleitung überlappt.
  9. Anzeigepanel nach Anspruch 7 oder 8, wobei sich die orthografischen Projektionen der ersten Elektrode der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit auf dem Basissubstrat beide mit der orthografischen Projektion der dritten Datenleitung auf dem Basissubstrat überlappen, und die Fläche des Abschnitts, in dem sich die erste Elektrode der ersten Pixeleinheit mit der zweiten Datenleitung überlappt, die Fläche des Abschnitts, in dem sich die erste Elektrode der zweiten Pixeleinheit mit der dritten Datenleitung überlappt, und die Fläche des Abschnitts, in dem sich die erste Elektrode der dritten Pixeleinheit mit der dritten Datenleitung überlappt, nacheinander abnehmen.
  10. Anzeigepanel nach einem der Ansprüche 1-9, ferner umfassend eine erste Isolierschicht, ein Verbindungselement und eine zweite Isolierschicht, wobei die erste Isolierschicht, das Verbindungselemente, die zweite Isolierschicht nacheinander von einer Position nahe dem Basissubstrat zu einer vom Basissubstrat entfernten Position versehen sind, die erste Elektrode derersten Pixeleinheit über das Verbindungselement mit der Pixelschaltung verbunden ist, und das Verbindungselement durch ein erstes Durchgangsloch, das die erste Isolierschicht durchdringt, mit der Pixelschaltung verbunden ist, und die erste Elektrode der ersten Pixeleinheit durch ein zweites Durchgangsloch, das die zweite Isolierschicht durchdringt, mit dem Verbindungselement verbunden ist, und die orthografische Projektion des ersten Durchgangslochs auf dem Basissubstrat sich nicht mit der orthografischen Projektion des zweiten Durchgangslochs auf dem Basissubstrat überlappt.
  11. Anzeigepanel nach Anspruch 9, wobei die Pixelschaltung einen ersten Transistor umfasst, wobei der erste Transistor eine Source und einen Drain umfasst, wobei die erste Elektrode der ersten Pixeleinheit über das Verbindungselement mit der Source oder dem Drain des ersten Transistors verbunden ist.
  12. Anzeigepanel nach Anspruch 10 oder 11, wobei die Größe des ersten Durchgangslochs in einer Richtung senkrecht zu dem Basissubstrat kleiner als die Größe des zweiten Durchgangslochs in einer Richtung senkrecht zu dem Basissubstrat ist.
  13. Anzeigepanel nach einem der Ansprüche 10-12, wobei die maximale Größe des ersten Durchgangslochs in einer Ebene parallel zu dem Basissubstrat kleiner als die maximale Größe des zweiten Durchgangslochs in einer Ebene parallel zu dem Basissubstrat ist.
  14. Anzeigepanel nach einem der Ansprüche 10-13, wobei die erste Isolierschicht eine erste Gate-Isolierschicht, eine zweite Gate-Isolierschicht und eine Zwischenschicht-Isolierschicht umfasst, und die zweite Isolierschicht eine Abflachungsschicht umfasst..
  15. Anzeigepanel nach Anspruch 14, wobei das Material der ersten Isolierschicht anorganisches Isoliermaterial umfasst, und das Material der zweiten Isolierschicht organisches Isoliermaterial umfasst.
  16. Anzeigepanel nach einem der Ansprüche 10-15, wobei die orthografische Projektion der Verbindungslinie zwischen den Mittelpunkten der zwei gegenüberliegenden Kanten der ersten Elektrode der ersten Pixeleinheit, die sich entlang der Erstreckungsrichtung der ersten Datenleitung erstrecken, auf dem Basissubstrat, durch die orthografische Projektion des zweiten Durchgangslochs auf dem Basissubstrat durchdringt, und das zweite Durchgangsloch sich an der Kante der ersten Elektrode der ersten Pixeleinheit befindet.
  17. Anzeigepanel nach einem der Ansprüche 10-16, wobei der Abstand zwischen dem zweiten Durchgangsloch der dritten Pixeleinheit und der ersten Elektrode der ersten Pixeleinheit, die diesem zweiten Durchgangsloch am nächsten ist, größer als oder gleich 3,5 µm ist, und der Abstand zwischen dem zweiten Durchgangsloch der dritten Pixeleinheit und der ersten Elektrode der zweiten Pixeleinheit, die diesem zweiten Durchgangsloch am nächsten ist, größer als oder gleich 3,5 µm ist.
  18. Anzeigepanel nach einem der Ansprüche 10-17, wobei der Abstand zwischen dem zweiten Durchgangsloch der zweiten Pixeleinheit und der ersten Elektrode der ersten Pixeleinheit, die diesem zweiten Durchgangsloch am nächsten ist, größer als oder gleich 3,5 µm ist, und der Abstand zwischen dem zweiten Durchgangsloch der zweiten Pixeleinheit und der ersten Elektrode der dritten Pixeleinheit, die diesem zweiten Durchgangsloch am nächsten ist, größer als oder gleich 3,5 µm ist.
  19. Anzeigepanel nach einem der Ansprüche 11-18, wobei die Pixelschaltung einen zweiten Transistor umfasst, der mit dem ersten Transistor verbunden ist und dazu konfiguriert ist, einen Antriebsstrom an das lichtemittierende Element zu liefern, und die erste Elektrode der dritten Pixeleinheit sich nicht mit dem zweiten Transistor überlappt.
  20. Anzeigepanel nach Anspruch 19, wobei sich die erste Elektrode der zweiten Pixeleinheit nicht mit dem zweiten Transistor der zweiten Pixeleinheit überlappt, und sich die erste Elektrode der zweiten Pixeleinheit mit dem zweiten Transistor der dritten Pixeleinheit überlappt.
  21. Anzeigepanel nach Anspruch 19 oder 20, wobei sich die erste Elektrode der ersten Pixeleinheit teilweise mit dem zweiten Transistorabschnitt der zweiten Pixeleinheit überlappt, und sich die erste Elektrode der ersten Pixeleinheit teilweise mit dem zweiten Transistorabschnitt der ersten Pixeleinheit überlappt.
  22. Anzeigepanel nach einem der Ansprüche 1-21, wobei ein Abstandshalter zwischen den ersten Elektroden von zwei benachbarten ersten Pixeleinheiten, die in der Erstreckungsrichtung der ersten Datenleitung angeordnet sind, vorgesehen ist.
  23. Anzeigepanel nach Anspruch 22, wobei sich die orthografische Projektion des Abstandshalters auf dem Basissubstrat nicht mit der orthografischen Projektion der ersten Elektrode der ersten Pixeleinheit auf dem Basissubstrat überlappt.
  24. Anzeigepanel nach Anspruch 22 oder 23, wobei sich der Abstandshalter in einem Bereich befindet, der von den ersten Elektroden von zwei benachbarten ersten Pixeleinheiten, den ersten Elektrode von zwei benachbarten zweiten Pixeleinheiten und den ersten Elektroden von zwei benachbarten dritten Pixeleinheiten umgeben ist.
  25. Anzeigepanel nach einem der Ansprüche 22-24, wobei kein Abstandshalter zwischen den ersten Elektroden benachbarter zweiter Pixeleinheiten und dritter Pixeleinheiten vorgesehen ist, die in der Erstreckungsrichtung der ersten Datenleitung angeordnet sind.
  26. Anzeigepanel nach einem der Ansprüche 1-25, wobei die effektive lichtemittierende Fläche der zweiten Pixeleinheit größer als die effektive lichtemittierende Fläche der dritten Pixeleinheit ist.
  27. Anzeigepanel nach einem der Ansprüche 1-26, wobei die erste Pixeleinheit eine blaue Pixeleinheit umfasst, eine der zweiten Pixeleinheit und der dritten Pixeleinheit eine grüne Pixeleinheit ist, und die andere der zweiten Pixeleinheit und der dritten Pixeleinheit eine rote Pixeleinheit ist.
  28. Anzeigepanel nach einem der Ansprüche 1-27, wobei das lichtemittierende Element eine organische Leuchtdiode umfasst.
  29. Anzeigevorrichtung, umfassend ein Anzeigepanel nach einem der Ansprüche 1-28.
DE112020005587.6T 2020-06-29 2020-06-29 Anzeigepanel und Anzeigevorrichtung Pending DE112020005587T5 (de)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PCT/CN2020/098898 WO2022000179A1 (zh) 2020-06-29 2020-06-29 显示面板和显示装置

Publications (1)

Publication Number Publication Date
DE112020005587T5 true DE112020005587T5 (de) 2022-09-15

Family

ID=79317830

Family Applications (1)

Application Number Title Priority Date Filing Date
DE112020005587.6T Pending DE112020005587T5 (de) 2020-06-29 2020-06-29 Anzeigepanel und Anzeigevorrichtung

Country Status (4)

Country Link
US (1) US20220199739A1 (de)
CN (1) CN115461867A (de)
DE (1) DE112020005587T5 (de)
WO (1) WO2022000179A1 (de)

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US20060114190A1 (en) * 2004-11-16 2006-06-01 Chun-Hsiang Fang Active matrix organic electro-luminescence device array
JP5849981B2 (ja) * 2013-03-25 2016-02-03 ソニー株式会社 表示装置および電子機器
KR102044314B1 (ko) * 2013-05-09 2019-12-06 삼성디스플레이 주식회사 유기 발광 표시 장치
KR102426607B1 (ko) * 2017-08-28 2022-07-28 삼성디스플레이 주식회사 표시 장치
CN110943111B (zh) * 2019-11-26 2022-02-22 深圳市华星光电半导体显示技术有限公司 有机发光二极管显示基板及其制备方法、显示装置
US11348975B2 (en) * 2019-11-26 2022-05-31 Shenzhen China Star Optoelectronics Semiconductor Display Technology Co., Ltd. Organic light-emitting diode display substrate, manufacturing method of same and display device
KR20210148505A (ko) * 2020-05-28 2021-12-08 삼성디스플레이 주식회사 유기발광 디스플레이 장치

Also Published As

Publication number Publication date
CN115461867A (zh) 2022-12-09
US20220199739A1 (en) 2022-06-23
WO2022000179A1 (zh) 2022-01-06

Similar Documents

Publication Publication Date Title
DE102015226690B4 (de) Matrixsubstrat und Anzeigefeld
DE102011053276B4 (de) Organische Elektrolumineszenz-Anzeigevorrichtung
DE102019128731A1 (de) Elektrolumineszierende Anzeigevorrichtung
DE102018126343A1 (de) Berührungsanzeigevorrichtung und Berührungsanzeigefeld
DE112017002103B4 (de) Displayvorrichtung und elektronikbauelement
DE102013106760A1 (de) Anzeigevorrichtung mit Treibereinheit
DE102018130763B4 (de) Mikroanzeigevorrichtung
DE102013113082A1 (de) Organische Leuchtdiodenanzeige mit hoher Lumineszenz
DE102016125867A1 (de) Anzeigevorrichtung
DE102019130733A1 (de) Transparente Anzeigevorrichtung
DE102012112291A1 (de) Anzeigevorrichtung mit Stromverbindungsleitung
DE102019134179B4 (de) Anzeigevorrichtung
DE102017122568A1 (de) Anzeigevorrichtung
DE102018129973A1 (de) Licht emittierende Anzeigevorrichtung
DE102020124938A1 (de) Anzeigevorrichtung
DE102016112104A1 (de) Modulares modul
DE102018129464A1 (de) Lichtemittierende anzeigevorrichtung
DE102019121371A1 (de) Integrierte-Schaltung-Baugruppe und diese verwendende Anzeigevorrichtung
DE102014114778A1 (de) Pixel-elementstruktur, array-struktur und anzeigevorrichtung
DE112021002459T5 (de) Arraysubstrat und anzeigevorrichtung
DE102018127255A1 (de) Elektrolumineszenzanzeigevorrichtung
DE112020007039T5 (de) Anzeigesubstrat, Verfahren zum Treiben eines Anzeigesubstrats und Anzeigevorrichtung
DE112021003014T5 (de) Anzeigefeld und Anzeigevorrichtung
DE112020005612T5 (de) Anzeigesubstrat, Verfahren zur Herstellung eines Anzeigesubstrats und Anzeigevorrichtung
DE102022133444A1 (de) Pixeltreiberschaltung, anzeigefeld und anzeigevorrichtung

Legal Events

Date Code Title Description
R012 Request for examination validly filed
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H01L0027320000

Ipc: H10K0059000000