DE10211642B4 - Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses - Google Patents
Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses Download PDFInfo
- Publication number
- DE10211642B4 DE10211642B4 DE2002111642 DE10211642A DE10211642B4 DE 10211642 B4 DE10211642 B4 DE 10211642B4 DE 2002111642 DE2002111642 DE 2002111642 DE 10211642 A DE10211642 A DE 10211642A DE 10211642 B4 DE10211642 B4 DE 10211642B4
- Authority
- DE
- Germany
- Prior art keywords
- circuit
- interface circuit
- basic connection
- external
- isdn basic
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Lifetime
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q11/00—Selecting arrangements for multiplex systems
- H04Q11/04—Selecting arrangements for multiplex systems for time-division multiplexing
- H04Q11/0428—Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
- H04Q11/0435—Details
- H04Q11/0471—Terminal access circuits
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13202—Network termination [NT]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13209—ISDN
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13305—Transistors, semiconductors in general
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04Q—SELECTING
- H04Q2213/00—Indexing scheme relating to selecting arrangements in general and for multiplex systems
- H04Q2213/13322—Integrated circuits
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Dc Digital Transmission (AREA)
- Logic Circuits (AREA)
Abstract
Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses dadurch gekennzeichnet, dass für die Sendeschaltung eine rein digitale integrierte Schaltung mit nur zwei Tristate-Ausgängen und externer Beschaltung verwendet wird.
Description
- Die S/T Schnittstelle ist eine in der Spezifikation ITU-T
I .430 beschriebene Schnittstelle für das ISDN. Die Schnittstelle ermöglicht einen ISDN-Basis-Zugang mit 2 × 64 kBit/s und 1 × 16 kBit/s (2B + D). - Nach der deutschen Offenlegungsschrift
DE 196 30 515 A1 (1) ist eine Realisierung einer Interfaceschaltung für eine S/T-Schnittstelle nach Spezifikation ITU-TI .430 bekannt, die jedoch 4 Chip-Ausgänge zur Realisierung der Sendestufe benötigt. Nach der deutschen PatentschriftDE 196 01 824 C 2 (2) ist eine Realisierung einer Interfaceschaltung für eine S/T-Schnittstelle nach Spezifikation ITU-T I.430 bekannt, die jedoch 2 Open Drain Chip-Ausgänge zur Realisierung der Sendestufe benötigt. Produkte, die auf (1) beruhen, sind inzwischen über eine Million Mal weltweit verkauft worden. - Insbesondere bei Chips mit mehreren S/T-Schnittstellen und hoher Integration im Submicrometer-Bereich, sind die benötigten Pins am gesamten Chip-Preis gemessen sehr teuer. Deshalb möchte man die Zahl der notwendigen Pins auf ein Minimum reduzieren.
- Der vorliegenden Erfindung liegt nun die Aufgabe zu Grunde, die Zahl Der notwendigen Pins für die Sendeschaltung auf ein Minimum zu verringern und mit einfachen Mitteln eine normgerechte ISDN-Schnittstelle für den Basis-Zugang zu realisieren.
- Diese Aufgabe wird erfindungsgemäß dadurch gelöst, dass für die Sendeschaltung eine rein digitale integrierte Schaltung mit nur zwei Tristate-Ausgängen und externer Beschaltung verwendet wird. Das heißt, dass die digitale Integrierte Schaltung die externe Beschaltung über nur zwei Tristate-Ausgangsbuffer ansteuert.
- Wie bereits in der Offenlegungsschrift (1) beschrieben, sind rein digitale integrierte Schaltungen einfacher und damit kostengünstiger herzustellen als gemischt analog/digitale integrierte Schaltungen. Insbesondere sind mit jeder neuen Chip-Generation digitale Schaltungen problemlos entsprechend zu verkleinern, was für analog/digitale integrierte Schaltungen nicht zutrifft. Dadurch ist die Erfindung sowohl vom realisierbaren Chip-Preis als auch von den Chip-Entwicklungskosten sehr vorteilhaft.
-
1 zeigt eine mögliche Beschaltung zur Realisierung des Anspruchs 1. - Anspruch 2. erläutert, dass die externe Schaltung aus zwei Spannungsfolgern
[1] und zwei zusätzlichen Transistoren[2] besteht, wobei diese zur hochohmigen Abschaltung der nichtaktiven Sendeschaltung führen. - Die Spannungsfolger
[1] sind notwendig, damit durch die Widerstände[3] ein eventueller Kurzschlussstrom begrenzt werden kann. Ferner wird durch sie die Ausgangsamplitude um je eine UBE (ca. 0,7 Volt) verringert. - Die zusätzlichen Transistoren
[2] führen zu einer Abschaltung der Sendestufe bei hochohmiger Ansteuerung. Ferner wird sogar bei einer Rückspeisung der Sendestufe auch im Zustand ohne Versorgungsspannung ein Stromfluss verhindert. Diese Eigenschaft ist zur Erfüllung der SpezifikationI .430 unbedingt erforderlich. - Entsprechend Anspruch 3. ist eine mögliche Anwendung der Erfindung in einer Sendeschaltung dadurch gekennzeichnet, dass die Ausgangsbuffer der rein digitalen integrierten Schaltung an die externe Beschaltung wechselseitig die Digitalpegel '1' und '0' anlegt und zum Abschalten der Sendestufe kurzzeitig beide Eingänge der externen Beschaltung durch den Pegel '0' angesteuert werden, danach wird zur Abschaltung der Sendestufe bei beiden Ausgangsbuffern der Zustand tristate (hochohmig) erzeugt.
- Die Schaltung wird durch wechselseitiges Einschalten der Tristate-Buffer der digital integrierten Ansteuerschaltung betrieben (logisch 0 des S/T-Ausgangssignals. Für den spannungslosen Zustand der S/T-Schnittstelle (logisch 1) werden beide Treiber in den Zustand tristate, also hochohmig geschaltet.
- Nach der Spezifikation
I .430 sind für verschiedene externe Lasten bestimmte Pulsmasken verbindlich festgelegt. Diese können am einfachsten eingehalten werden, wenn der Ausgangstrafo der Sendestufe zur Abschaltung kurzzeitig kurzgeschlossen wird. Dadurch werden parasitäre Kapazitäten im Trafo und in der Anschlussleitung entladen. Dieses wird durch ein kurzzeitiges Einschalten beider Fußpunkttransistoren[2] erreicht. Siehe hierzu auch die Spannungsverläufe in2 .
Claims (3)
- Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses dadurch gekennzeichnet, dass für die Sendeschaltung eine rein digitale integrierte Schaltung mit nur zwei Tristate-Ausgängen und externer Beschaltung verwendet wird.
- Interfaceschaltung nach Anspruch 1. dadurch gekennzeichnet, dass die externe Beschaltung aus zwei Spannungsfolgern
[1] und zwei zusätzlichen Transistoren[2] besteht, wobei diese zur hochohmigen Abschaltung der nichtaktiven Sendeschaltung führen. - Interfaceschaltung nach Anspruch 1. dadurch gekennzeichnet, dass die Ausgangsbuffer der rein digitalen integrierten Schaltung an die externe Beschaltung wechselseitig die Digitalpegel '1' und '0' anlegt und zum Abschalten der Sendestufe kurzzeitig beide Eingänge der externen Beschaltung durch den Pegel '0' angesteuert werden, danach wird zur Abschaltung der Sendestufe bei beiden Ausgangsbuffern der Zustand tristate (hochohmig) erzeugt.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2002111642 DE10211642B4 (de) | 2002-03-17 | 2002-03-17 | Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE2002111642 DE10211642B4 (de) | 2002-03-17 | 2002-03-17 | Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses |
Publications (2)
Publication Number | Publication Date |
---|---|
DE10211642A1 DE10211642A1 (de) | 2003-10-09 |
DE10211642B4 true DE10211642B4 (de) | 2004-07-22 |
Family
ID=27815687
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE2002111642 Expired - Lifetime DE10211642B4 (de) | 2002-03-17 | 2002-03-17 | Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses |
Country Status (1)
Country | Link |
---|---|
DE (1) | DE10211642B4 (de) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004039759B4 (de) | 2004-08-17 | 2019-09-12 | Michael Gude | Up-Interface-Schaltung |
Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19601824C2 (de) * | 1996-01-19 | 1997-12-11 | Hagenuk Telecom Gmbh | Schaltungsanordnung zum Aussenden von Signalen auf eine Leitung |
DE19630515A1 (de) * | 1996-07-29 | 1998-02-12 | Michael Dr Gude | Interfaceschaltung zur Realisierung einer S/T-Schnittstelle nach Spezifikation ITU I.430 |
-
2002
- 2002-03-17 DE DE2002111642 patent/DE10211642B4/de not_active Expired - Lifetime
Patent Citations (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE19601824C2 (de) * | 1996-01-19 | 1997-12-11 | Hagenuk Telecom Gmbh | Schaltungsanordnung zum Aussenden von Signalen auf eine Leitung |
DE19630515A1 (de) * | 1996-07-29 | 1998-02-12 | Michael Dr Gude | Interfaceschaltung zur Realisierung einer S/T-Schnittstelle nach Spezifikation ITU I.430 |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
DE102004039759B4 (de) | 2004-08-17 | 2019-09-12 | Michael Gude | Up-Interface-Schaltung |
Also Published As
Publication number | Publication date |
---|---|
DE10211642A1 (de) | 2003-10-09 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102005053257A1 (de) | Leistungshalbleitervorrichtung | |
DE3218814A1 (de) | Digitaler in-schaltkreis-tester | |
DE19613957A1 (de) | Spannungsseitiger Schalterkreis | |
DE3502551A1 (de) | Treibervorrichtung fuer programmierbare stifte oder pins | |
DE102005055832A1 (de) | Schaltungsanordnung und Verfahren zum Ansteuern eines elektronischen Bauelements mit einem Ausgangssignal eines Mikroprozessors | |
DE10211642B4 (de) | Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses | |
DE112005000417T5 (de) | Invertervorrichtung | |
DE102008056864A1 (de) | Verfahren zum Schutz einer Elektronik gegen Verpolung sowie eine elektrische Schaltungsanordnung zur Durchführung des Verfahrens | |
DE10059309C2 (de) | Digitale Pegelanpassung | |
EP0093899B1 (de) | Anordnung zur Anpassung einer Prüfeinrichtung an einen Prüfling | |
DE3430338A1 (de) | Sendeschaltung fuer signaluebertragungssysteme | |
DE19644772C2 (de) | Bidirektionale Pegelanpassung | |
EP1189350B1 (de) | Schaltungsanordnung und Anzeigeelement | |
DE4322658C2 (de) | Abschlußwiderstandsschaltkreis | |
DE3878841T2 (de) | Bidirektionaler dreizustandsumsetzer fuer echte ttl- und echte ecl-signale. | |
DE19630515B4 (de) | Interfaceschaltung zur Realisierung einer S/T-Schnittstelle nach Spezifikation ITU I.430 | |
DE2247778C3 (de) | Schaltungsanordnung zur Zusammenschaltung von Schalteinheiten mit schaltkreissystemfremden Schaltungen | |
DE102018110349B3 (de) | Datenbustreiber mit skalierender Signalformung | |
DE19963152B4 (de) | Verfahren zur Unterdrückung des Übersprechens zwischen Multiplexerkanälen | |
DE10209164B4 (de) | H-Brückenschaltung | |
DE19844481C1 (de) | Integrierte Schaltung mit einer Kontaktierungsstelle zum Wählen einer Betriebsart der integrierten Schaltung | |
DE10256057B3 (de) | Schaltungsanordnung zum Schutz eines Transistors gegen Überstrom und Überspannung | |
DE10215470B4 (de) | Leistungsoptimierte Schaltungsanordnung mit kontaktierbaren Schalteinrichtungen | |
DE3139887C2 (de) | Überspannungsschutz von Verstärkereingängen | |
DE2365280A1 (de) | Verfahren und vorrichtung zur bestimmung von funktionsfehlern digitaler schaltungen |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
OP8 | Request for examination as to paragraph 44 patent law | ||
8364 | No opposition during term of opposition | ||
8327 | Change in the person/name/address of the patent owner |
Owner name: MANCHESTER TELECOMMUNICATION DEVELOPMENT LTD.,, GB |
|
8381 | Inventor (new situation) |
Inventor name: GUDE, MICHAEL, DR., 50169 KERPEN, DE |
|
8327 | Change in the person/name/address of the patent owner |
Owner name: MANCHESTER TELECOMMUNICATIONS DEVELOPMENT LTD., GB |
|
8328 | Change in the person/name/address of the agent |
Representative=s name: SCHNEIDER RECHTSANWAELTE, 51149 KOELN |
|
8310 | Action for declaration of annulment | ||
R081 | Change of applicant/patentee |
Owner name: LONDON INTELLECTUAL PROPERTY RIGHTS LTD., GB Free format text: FORMER OWNER: MANCHESTER TELECOMMUNICATIONS DEVELOPMENT LTD., LONDON, GB |
|
R082 | Change of representative |
Representative=s name: KANZLEI SCHNEIDER RECHTSANWAELTE, DE |
|
R071 | Expiry of right |