DE102004039759B4 - Up-Interface-Schaltung - Google Patents

Up-Interface-Schaltung Download PDF

Info

Publication number
DE102004039759B4
DE102004039759B4 DE102004039759.7A DE102004039759A DE102004039759B4 DE 102004039759 B4 DE102004039759 B4 DE 102004039759B4 DE 102004039759 A DE102004039759 A DE 102004039759A DE 102004039759 B4 DE102004039759 B4 DE 102004039759B4
Authority
DE
Germany
Prior art keywords
interface circuit
receiving part
circuit according
interface
circuit
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Fee Related
Application number
DE102004039759.7A
Other languages
English (en)
Other versions
DE102004039759A1 (de
Inventor
Patentinhaber gleich
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Individual
Original Assignee
Individual
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Individual filed Critical Individual
Priority to DE102004039759.7A priority Critical patent/DE102004039759B4/de
Publication of DE102004039759A1 publication Critical patent/DE102004039759A1/de
Application granted granted Critical
Publication of DE102004039759B4 publication Critical patent/DE102004039759B4/de
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/005Interface circuits for subscriber lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L25/00Baseband systems
    • H04L25/02Details ; arrangements for supplying electrical power along data transmission lines
    • H04L25/03Shaping networks in transmitter or receiver, e.g. adaptive shaping networks
    • H04L25/03878Line equalisers; line build-out devices
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing
    • H04Q11/0428Integrated services digital network, i.e. systems for transmission of different types of digitised signals, e.g. speech, data, telecentral, television signals
    • H04Q11/0435Details
    • H04Q11/0471Terminal access circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M2207/00Type of exchange or network, i.e. telephonic medium, in which the telephonic communication takes place
    • H04M2207/08ISDN systems
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/18Automatic or semi-automatic exchanges with means for reducing interference or noise; with means for reducing effects due to line faults with means for protecting lines
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04MTELEPHONIC COMMUNICATION
    • H04M3/00Automatic or semi-automatic exchanges
    • H04M3/40Applications of speech amplifiers
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13103Memory
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/1319Amplifier, attenuation circuit, echo suppressor
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13209ISDN
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13305Transistors, semiconductors in general
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q2213/00Indexing scheme relating to selecting arrangements in general and for multiplex systems
    • H04Q2213/13322Integrated circuits

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Power Engineering (AREA)
  • Logic Circuits (AREA)

Abstract

Up-Interface-Schaltung für ISDN, dadurch gekennzeichnet, dass ein mit diskreten elektronischen Bauteilen aufgebauter Empfangsteil die Empfangssignale so verstärkt und aufbereitet, dass diese durch die Eingangsbuffer einer rein digitalen integrierten Schaltung empfangen werden können.

Description

  • In der ISDN-Technik kennt man für den sog. Basisanschluss drei verschiedene Interfaces:
    1. a) Uk0-Schnittstelle mit Echo-Unterdrückung; 2-drähtig.
    2. b) S0-Schnittstelle; 4-drätig mit getrennten Aderpaaren für die Sende- (TX) und Empfangs-Richtung (RX); international als S/T-Schnittstelle bezeichnet.
    3. c) Up-Schnittstelle mit Ping-Pong-Verfahren; 2-drähtig. Je nach möglicher Kabellänge unterscheidet man hier Upn oder Up0. (In dieser Beschreibung wird immer der Begriff „Up“ benutzt)
  • Auf dem Markt für ISDN-Chips mit S0-Schnittstelle gibt es bereits solche, die aus einer rein digitalen integrierten Schaltung und einer externen Schaltung mit diskreten Bauteilen bestehen. Diese werden von der Firma Cologne Chip angeboten und sind z.B. in DE19630515B4 oder DE10211642B4 beschrieben. Für die Realisierung einer Up-Schnittstelle werden nach wie vor sog. mixed-mode integrierte Schaltungen verwendet, die aus einem analogen und einem digitalen Schaltungsteil bestehen.
  • Bei einer Up-Interface-Schaltung kommt erschwerend gegenüber einer S0-Schnittstelle hinzu, dass durch die Verwendung höherer Signalfrequenzen und größerer Kabellängen die zu empfangenden Signale stärker gedämpft sein können.
  • Aufgabe der Erfindung ist es, eine möglichst kostengünstige Empfangsschaltung mit möglichst optimalen Eigenschaften für eine Up-Schnittstelle zu realisieren, ohne gemischt analog/digitale integrierte Schaltungen verwenden zu müssen.
  • Diese Aufgabe wird erfindungsgemäß dadurch gelöst, dass ein mit diskreten elektronischen Bauteilen aufgebauter Empfangsteil die Empfangssignale so verstärkt und aufbereitet, dass diese durch die Eingangsbuffer einer rein digitalen integrierten Schaltung empfangen werden können. Die Verwendung einer rein digitalen integrierten Schaltung hat den Vorteil, dass die Realisierung einer solchen Schaltung einfacher ist als diejenige von gemischt analog/digitalen Schaltungen. Insbesondere FPGAs (Field Programmable Gate Arrays) sind nicht gemischt analog/digital erhältlich.
  • 1 zeigt eine mögliche Realisation der Erfindung.
  • Die Eingänge der rein digitalen integrierte Schaltung sind an die Signale RA1/RB1 und LEV_RA1/LEV_RB1 angeschlossen. Über ADJ_LEV1 wird ein Low-Signal ausgegeben, wenn einer der LEV-Eingänge den logischen Wert ‚1‘ hat.
  • Nach Anspruch 2 besteht die externe Schaltung aus mindestens einem zweistufigen Hochpass. Die Schaltung ist symmetrisch aufgebaut, so dass im folgenden nur die „obere Hälfte“ beschrieben wird. Die erste Hochpass-Stufe besteht entsprechend Anspruch 3 aus dem Transistor Q1 und dem Kondensator C107. Die zweite Stufe besteht aus dem Kondensator C105 und RA100+RB100.
    Durch die hochohmige Anbindung der Schaltung an den Transformator TR1 über den Widerstand R112 kann die Schaltung entsprechend Anspruch 4 Überspannungen problemlos verkraften. Dieses ist ein großer Vorteil gegenüber integrierten Schaltungen, die in aller Regel nur Spannungen verkraften, die in der Größenordnung ihrer Versorgungsspannung liegen.
  • Über das von der integrierten Schaltung kommende Signal LEV_ADJ1 wird über den Tiefpass R100/C102 eine Regelspannung erzeugt, die entsprechend Anspruch 5 eine Eingangs-Schwellspannung erzeugt, die von der Signal-Amplitude abhängig ist. Diese Schwellspannung ist die Spannung mit der die Signale RA1/RB1 von der Eingangsumschaltspannung entfernt liegen. Die Eingangsumschaltspannung wiederum ist die Spannung bei der ein digitaler Eingang zwischen dem logischen Wert ‚0‘ und ‚1‘ umschaltet.
    Durch diese Regelung passt sich die Empfindlichkeit der Eingangsschaltung automatisch der durch die Kabeldämpfung entsprechend reduzierten Signalamplitude an.

Claims (5)

  1. Up-Interface-Schaltung für ISDN, dadurch gekennzeichnet, dass ein mit diskreten elektronischen Bauteilen aufgebauter Empfangsteil die Empfangssignale so verstärkt und aufbereitet, dass diese durch die Eingangsbuffer einer rein digitalen integrierten Schaltung empfangen werden können.
  2. Interfaceschaltung nach Anspruch 1, dadurch gekennzeichnet, dass der Empfangsteil aus mindestens einem zweistufigen Hochpass besteht.
  3. Interfaceschaltung nach Anspruch 1, dadurch gekennzeichnet, dass eine Hochpass-Stufe aus einer aktiven Schaltung mit einem Bipolar-Transistor besteht.
  4. Interfaceschaltung nach Anspruch 1, dadurch gekennzeichnet, dass der Empfangsteil hochohmig an den Transformator angebunden ist, so dass Überspannungen problemlos verkraftet werden können.
  5. Interfaceschaltung nach Anspruch 1, dadurch gekennzeichnet, dass eine Schwellspannung für die Eingänge in Abhängigkeit der Signal-Amplitude durch eine Regelung erzeugt wird.
DE102004039759.7A 2004-08-17 2004-08-17 Up-Interface-Schaltung Expired - Fee Related DE102004039759B4 (de)

Priority Applications (1)

Application Number Priority Date Filing Date Title
DE102004039759.7A DE102004039759B4 (de) 2004-08-17 2004-08-17 Up-Interface-Schaltung

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
DE102004039759.7A DE102004039759B4 (de) 2004-08-17 2004-08-17 Up-Interface-Schaltung

Publications (2)

Publication Number Publication Date
DE102004039759A1 DE102004039759A1 (de) 2006-02-23
DE102004039759B4 true DE102004039759B4 (de) 2019-09-12

Family

ID=35721443

Family Applications (1)

Application Number Title Priority Date Filing Date
DE102004039759.7A Expired - Fee Related DE102004039759B4 (de) 2004-08-17 2004-08-17 Up-Interface-Schaltung

Country Status (1)

Country Link
DE (1) DE102004039759B4 (de)

Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5255317A (en) * 1991-03-08 1993-10-19 Nec Corporation Subscriber line interface circuit for serving ISDN subscribers using echo cancellers and POTS subscribers
DE19630515B4 (de) 1996-07-29 2004-06-24 Gude, Michael, Dr. Interfaceschaltung zur Realisierung einer S/T-Schnittstelle nach Spezifikation ITU I.430
DE10211642B4 (de) 2002-03-17 2004-07-22 Gude, Michael, Dr. Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses

Patent Citations (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5255317A (en) * 1991-03-08 1993-10-19 Nec Corporation Subscriber line interface circuit for serving ISDN subscribers using echo cancellers and POTS subscribers
DE19630515B4 (de) 1996-07-29 2004-06-24 Gude, Michael, Dr. Interfaceschaltung zur Realisierung einer S/T-Schnittstelle nach Spezifikation ITU I.430
DE10211642B4 (de) 2002-03-17 2004-07-22 Gude, Michael, Dr. Interfaceschaltung zur Realisierung eines genormten ISDN-Basis-Anschlusses

Non-Patent Citations (3)

* Cited by examiner, † Cited by third party
Title
SERDIJN, W. A. et al.: Low-voltage low-power fully-integratable automatic gain controls. In: Proceedings of IEEE International Symposium on Circuits and Systems - ISCAS '94, June 1994, S. 505 – 508. IEEE Xplore [online]. DOI: 10.1109/ISCAS.1994.409422, In: IEEE *
SERDIJN, W. A.: A Low-Power Low-Voltage Second-Order High-Pass Butterworth Leapfrog Filter. Eighteenth European Solid-State Circuits conference, Sept. 1992. IEEE Xplore [online]. DOI: 10.1109/ESSCIRC.1992.5468449, In: IEEE *
SIEMENS AG, ICs for Communications: ISDN Subscriber Access Controller ISAC-S PEB 2085 PEB 2086 User’s Manual 10.94, 1994. S. 87 – 88. URL: https://media.digikey.com/pdf/Data%20Sheets/Infineon%20PDFs/PEB2085,86.pdf [abgerufen am 20.03.2019] *

Also Published As

Publication number Publication date
DE102004039759A1 (de) 2006-02-23

Similar Documents

Publication Publication Date Title
DE102011076153B4 (de) Kommunikationssignalerzeugungseinrichtung und Kommunikationsvorrichtung für eine Verwendung in einem Kommunikationssystem
DE112006003478T5 (de) Konfigurierbare Auf-Chip-Termierung
DE19933135A1 (de) Galvanische Isoliervorrichtung mit Optokoppler für bidirektionale Verbindungsleitungen
DE69213065T2 (de) ISDN-Analog-Zwischeneinheit
DE102004039759B4 (de) Up-Interface-Schaltung
DE60128403T2 (de) Mittel zur kompensation eines datenabhängigen versorgungsstromes in einer elektronischen schaltung
DE19916119C2 (de) Computer-Maus mit einem Schnittstellenkonverter
DE202004012864U1 (de) Up-Interface-Schaltung
DE102009045126B4 (de) Verfahren und Anordnung zur automatischen Terminierung von Bussystemen
DE102012219592B4 (de) Elektronisches Gerät und Verfahren zum Ansteuern eines internen Funktionsblocks eines Prozessors des elektronischen Geräts zum Betrieb im linearen Bereich
DE102006048109B4 (de) CAN-Steuergerät, CAN-Bussystem und Kraftfahrzeug
DE19963152B4 (de) Verfahren zur Unterdrückung des Übersprechens zwischen Multiplexerkanälen
DE10026158A1 (de) Pegelumsetzungsschaltung
DE3423768C2 (de)
WO1995035607A1 (de) Messeinrichtung für die u-schnittstelle einer isdn-übertragungsstrecke mit vollduplex-übertragung im zweidraht-gleichlageverfahren
DE102006028183B4 (de) Elektronische Umschaltung von ISDN-Schnittstellen
EP1055311B1 (de) Einrichtung zum anschluss eines teilnehmers an eine busleitung
DE102004005089B4 (de) Kombinierte Anschaltung für eine ISDN SO- und Up-Schnittstelle
EP1055310B1 (de) Schaltung zur bestimmung der übertragungsrichtung einer einrichtung zum anschluss eines teilnehmers an eine busleitung
DE4222279C1 (de) Anordnung zur Übertragung von Signalen
DE69010110T2 (de) Verkabelungssysteme für ein lokales Netzwerk.
DE10360857A1 (de) Transformatorische Busankopplung
DE202006009568U1 (de) Elektronische Umschaltung von ISDN-Schnittstellen
DE102018201501A1 (de) Differentieller Leitungstreiber
DE10107435A1 (de) Schaltungsanordnung mindestens eines digitalen Netzes

Legal Events

Date Code Title Description
8122 Nonbinding interest in granting licences declared
R012 Request for examination validly filed

Effective date: 20110502

R016 Response to examination communication
R016 Response to examination communication
R018 Grant decision by examination section/examining division
R020 Patent grant now final
R079 Amendment of ipc main class

Free format text: PREVIOUS MAIN CLASS: H04L0029100000

Ipc: H04L0069320000

R119 Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee