DE102011003385B4 - Verfahren zur Herstellung einer Halbleiterstruktur mit verformungsinduzierendem Halbleitermaterial - Google Patents
Verfahren zur Herstellung einer Halbleiterstruktur mit verformungsinduzierendem Halbleitermaterial Download PDFInfo
- Publication number
- DE102011003385B4 DE102011003385B4 DE102011003385.8A DE102011003385A DE102011003385B4 DE 102011003385 B4 DE102011003385 B4 DE 102011003385B4 DE 102011003385 A DE102011003385 A DE 102011003385A DE 102011003385 B4 DE102011003385 B4 DE 102011003385B4
- Authority
- DE
- Germany
- Prior art keywords
- forming
- gate electrode
- layer
- active region
- strain
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823807—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the channel structures, e.g. channel implants, halo or pocket implants, or channel materials
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L21/00—Processes or apparatus adapted for the manufacture or treatment of semiconductor or solid state devices or of parts thereof
- H01L21/70—Manufacture or treatment of devices consisting of a plurality of solid state components formed in or on a common substrate or of parts thereof; Manufacture of integrated circuit devices or of parts thereof
- H01L21/77—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate
- H01L21/78—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices
- H01L21/82—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components
- H01L21/822—Manufacture or treatment of devices consisting of a plurality of solid state components or integrated circuits formed in, or on, a common substrate with subsequent division of the substrate into plural individual devices to produce devices, e.g. integrated circuits, each consisting of a plurality of components the substrate being a semiconductor, using silicon technology
- H01L21/8232—Field-effect technology
- H01L21/8234—MIS technology, i.e. integration processes of field effect transistors of the conductor-insulator-semiconductor type
- H01L21/8238—Complementary field-effect transistors, e.g. CMOS
- H01L21/823814—Complementary field-effect transistors, e.g. CMOS with a particular manufacturing method of the source or drain structures, e.g. specific source or drain implants or silicided source or drain structures or raised source or drain structures
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Condensed Matter Physics & Semiconductors (AREA)
- General Physics & Mathematics (AREA)
- Manufacturing & Machinery (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Power Engineering (AREA)
- Insulated Gate Type Field-Effect Transistor (AREA)
Abstract
Verfahren zur Herstellung eines Halbleiterbauelements, wobei das Verfahren umfasst:
Bilden einer ersten Gateelektrodenstruktur über einem ersten aktiven Gebiet und einer zweiten Gateelektrodenstruktur über einem zweiten aktiven Gebiet, wobei die erste und die zweite Gateelektrodenstruktur eine dielektrische Deckschicht aufweisen;
Bilden eines schützenden Abstandshalters gemeinsam an Seitenwänden der ersten und der zweiten Gateelektrodenstruktur;
Bilden eines verformungsinduzierenden Halbleitermaterials in dem ersten aktiven Gebiet in Anwesenheit der ersten Gateelektrodenstruktur, während das zweite aktive Gebiet und die zweite Gateelektrodenstruktur abgedeckt sind;
Bilden einer Ätzstoppschicht über dem ersten und dem zweiten aktiven Gebiet nach dem Bilden des verformungsinduzierenden Halbleitermaterials;
Bilden eines Füllmaterials über dem ersten und dem zweiten aktiven Gebiet nach dem Bilden der Ätzstoppschicht derart, dass die erste und die zweite Gateelektrodenstruktur lateral eingeschlossen sind und die dielektrischen Deckschichten freiliegen;
Entfernen der dielektrischen Deckschichten; und
Bilden von Drain- und Sourcegebieten in dem ersten und dem zweiten aktiven Gebiet nach dem Entfernen des Füllmaterials.
Bilden einer ersten Gateelektrodenstruktur über einem ersten aktiven Gebiet und einer zweiten Gateelektrodenstruktur über einem zweiten aktiven Gebiet, wobei die erste und die zweite Gateelektrodenstruktur eine dielektrische Deckschicht aufweisen;
Bilden eines schützenden Abstandshalters gemeinsam an Seitenwänden der ersten und der zweiten Gateelektrodenstruktur;
Bilden eines verformungsinduzierenden Halbleitermaterials in dem ersten aktiven Gebiet in Anwesenheit der ersten Gateelektrodenstruktur, während das zweite aktive Gebiet und die zweite Gateelektrodenstruktur abgedeckt sind;
Bilden einer Ätzstoppschicht über dem ersten und dem zweiten aktiven Gebiet nach dem Bilden des verformungsinduzierenden Halbleitermaterials;
Bilden eines Füllmaterials über dem ersten und dem zweiten aktiven Gebiet nach dem Bilden der Ätzstoppschicht derart, dass die erste und die zweite Gateelektrodenstruktur lateral eingeschlossen sind und die dielektrischen Deckschichten freiliegen;
Entfernen der dielektrischen Deckschichten; und
Bilden von Drain- und Sourcegebieten in dem ersten und dem zweiten aktiven Gebiet nach dem Entfernen des Füllmaterials.
Description
- Gebiet der vorliegenden Erfindung
- Im Allgemeinen betrifft die vorliegende Erfindung die Herstellung sehr komplexer integrierter Schaltungen mit Transistoren, die ein verformungsinduzierendes eingebettetes Halbleitermaterial enthalten.
- Beschreibung des Stands der Technik
- Die Herstellung moderner integrierter Schaltungen, etwa von CPUs, Speicherbauelementen, ASICs (anwendungsspezifischen integrierten Schaltungen) und dergleichen, macht es erforderlich, dass eine große Anzahl an Schaltungselementen auf einer vorgegebenen Chipfläche gemäß einem spezifizierten Schaltungsaufbau hergestellt wird, wobei Feldeffekttransistoren eine wichtige Art an Schaltungselementen darstellen, die das Leistungsverhalten der integrierten Schaltungen wesentlich beeinflussen. Gegenwärtig wird eine Vielzahl an Prozesstechnologien eingesetzt, wobei für viele Arten komplexer Schaltungen mit Feldeffekttransistoren die MOS-Technologie eine der vielversprechendsten Vorgehensweisen ist auf Grund der guten Eigenschaften im Hinblick auf die Arbeitsgeschwindigkeit und/oder Leistungsaufnahme und/oder Kosteneffizienz. Während der Herstellung komplexer integrierter Schaltungen unter Anwendung von beispielsweise der MOS-Technologie werden Millionen Transistoren, beispielsweise n-Kanaltransistoren und/oder p-Kanaltransistoren, auf einem Substrat hergestellt, das eine kristalline Halbleiterschicht aufweist. Ein Feldeffekttransistor enthält, unabhängig davon, ob ein n-Kanaltransistor oder ein p-Kanaltransistor betrachtet wird, sogenannte pn-Übergänge, die durch eine Grenzfläche stark dotierter Gebiete, die als Drain- und Sourcegebiete bezeichnet werden, und eines leicht dotierten oder nicht dotierten Gebietes, etwa einem Kanalgebiet, das benachbart zu den stark dotierten Gebieten angeordnet ist, gebildet sind. In einem Feldeffekttransistor ist die Leitfähigkeit des Kanalgebiets, d. h. der Durchlassstrom des leitenden Kanals, durch eine Gateelektrode gesteuert, die benachbart zu dem Kanalgebiet ausgebildet und davon durch eine dünne isolierende Schicht getrennt ist. Die Leitfähigkeit des Kanalgebiets beim Aufbau eines leitenden Kanals auf Grund des Anlegens einer geeigneten Steuerspannung an die Gateelektrode hängt u. a. von der Dotierstoffkonzentration, der Beweglichkeit der Ladungsträger und – für eine ebene Transistorarchitektur – von dem Abstand zwischen dem Sourcegebiet und dem Draingebiet, der auch als Kanallänge bezeichnet wird, ab.
- Gegenwärtig wird der Hautpanteil an integrierten Schaltungen auf der Grundlage von Silizium hergestellt auf Grund dessen nahezu unbegrenzter Verfügbarkeit, auf Grund der gut verstandenen Eigenschaften des Siliziums und zugehöriger Materialien und Prozesse und auf Grund der Erfahrung, die über die letzten 50 Jahre gewonnen wurde. Daher bleibt Silizium mit hoher Wahrscheinlichkeit das Material der Wahl für künftige Schaltungsgenerationen, die für Massenprodukte vorgesehen sind. Ein Grund für die große Bedeutung des Siliziums bei der Herstellung von Halbleiterbauelementen sind die guten Eigenschaften einer Silizium/Siliziumdioxidgrenzfläche, die das zuverlässige elektrische Isolieren unterschiedlicher Gebiete voneinander ermöglicht. Die Silizium/Siliziumdioxidgrenzfläche ist bei hohen Temperaturen stabil und ermöglicht somit das Ausführen nachfolgender Hochtemperaturprozesse, wie sie etwa für Ausheizprozesse zum Aktivieren von Dotierstoffen und zum Ausheilen von Kristallschäden erforderlich sind, ohne dass die elektrischen Eigenschaften der Grenzfläche beeinträchtigt werden.
- Aus den zuvor dargestellten Gründen wird Siliziumdioxid vorzugsweise als ein Basismaterial für eine Gateisolationsschicht in Feldeffekttransistoren verwendet, die die Gateelektrode, die häufig aus Polysilizium aufgebaut ist, von dem Siliziumkanalgebiet trennt. Beim stetigen Verbessern des Leistungsverhaltens von Feldeffekttransistoren wurde die Länge des Kanalgebiets kontinuierlich verringert, um damit die Schaltgeschwindigkeit und den Durchlassstrom zu erhöhen. Da das Transistorverhalten u. a. durch die Spannung gesteuert ist, die der Gateelektrode zugeführt wird, um die Oberfläche des Kanalgebiets in eine ausreichend hohe Ladungsträgerdichte zu invertieren, so dass der gewünschte Durchlassstrom der vorgegebenen Versorgungsspannung bereitgestellt wird, ist ein gewisser Grad an kapazitiver Kopplung erforderlich, die durch den Kondensator hervorgerufen wird, der durch die Gateelektrode, das Kanalgebiet und das dazwischen angeordnete Siliziumdioxid gebildet ist. Es zeigt sich, dass eine Verringerung der Kanallänge bei einer ebenen Transistorkonfiguration eine größere kapazitive Kopplung in Verbindung mit komplexen lateralen und vertikalen Dotierstoffprofilen in den Drain- und Sourcegebieten notwendig macht, um das sogenannte Kurzkanalverhalten beim Betreiben des Transistors zu vermeiden. Das Kurzkanalverhalten kann zu erhöhten Leckströmen und zu einer ausgeprägten Abhängigkeit der Schwellwertspannung von der Kanallänge führen.
- Aggressiv skalierte planare Transistorbauelemente mit einer relativ geringen Versorgungsspannung und damit mit einer geringen Schwellwertspannung zeigen eine exponentielle Zunahme des Leckstromes auf der erforderlichen besseren kapazitiven Kopplung der Gateelektrode an das Kanalgebiet. Die Dicke der Siliziumdioxidschicht wird dabei entsprechend verringert, um die erforderliche Kapazität zwischen dem Gate und dem Kanalgebiet zu erzeugen. Beispielsweise erfordert eine Kanallänge von ungefähr 0,08 μm ein Gatedielektrikum aus Siliziumdioxid mit einer Dicke von ungefähr 1,2 nm. Somit werden relativ hohe Leckströme durch das direkte Tunneln von Ladungsträgern durch eine sehr dünne Siliziumdioxid-Gateisolationsschicht hervorgerufen und erreichen dabei Werte von einer Oxiddicke im Bereich von 1 bis 2 nm, die nicht mehr mit den Anforderungen für viele Arten von Schaltungen erforderlich sind.
- Aus diesem Grunde werden neue Strategien entwickelt, um die Einschränkung zu überwinden, die durch hohe Leckströme von äußerst dünnen Siliziumoxidbasierten Gateisolationsschichten auferlegt werden. Eine vielversprechende Vorgehensweise ist das Ersetzen der konventionellen dielektrischen Materialien zumindest teilweise durch dielektrische Materialien mit einer Dielektrizitätskonstante, die deutlich größer ist als die Dielektrizitätskonstante von siliziumdioxidbasierten Materialien. Beispielsweise können dielektrische Materialien, die auch als dielektrische Materialien mit großem ε bezeichnet werden, mit einer Dielektrizitätskonstante von 10,0 oder deutlich höher verwendet werden, beispielsweise in Form von Hafniumoxid, Zirkonoxid und dergleichen. Zusätzlich zu dem Bereitstellen eines dielektrischen Materials mit großem ε in den Gateisolationsschichten können auch geeignete metallenthaltende Materialien eingebaut werden, da ansonsten die erforderlichen Austrittsarbeitswerte für p-Kanaltransistoren und n-Kanaltransistoren nicht mehr auf der Grundlage standardmäßiger Polysilizium-Gatematerialien erreicht werden können. Dazu werden geeignete metallenthaltende Materialien so vorgesehen, dass empfindliche dielektrische Materialien mit großem ε abgedeckt werden und als Quelle dienen, um eine geeignete Metallsorte, etwa Lanthan, Aluminium, und dergleichen einzubauen, so dass die Austrittsarbeit für n-Kanaltransistoren bzw. p-Kanaltransistoren in geeigneter Weise eingestellt wird. Auf Grund der Anwesenheit eines metallenthaltenden leitenden Materials kann das Auftreten einer Verarmungszone, wie sie typischerweise in polysiliziumbasierten Elektrodenmaterialien auftritt, im Wesentlichen vermieden werden. Der Prozess der Herstellung einer komplexen Gateelektrodenstruktur auf der Grundlage eines dielektrischen Materials mit großem ε erfordert eine moderat komplexe Prozesssequenz, da beispielsweise die Einstellung einer geeigneten Austrittsarbeit für die Transistoren unterschiedlicher Leitfähigkeitsart erforderlich ist und da die Tatsache zu berücksichtigen ist, dass dielektrische Materialien mit großem ε typischerweise sehr empfindlich sind, wenn sie gewissen Prozessbedingungen unterliegen, etwa höheren Temperaturen in Anwesenheit von Sauerstoff und dergleichen. Daher wurden unterschiedliche Vorgehensweisen entwickelt, etwa das Bereitstellen des dielektrischen Materials mit großem ε in einer frühen Fertigungsphase und das Bearbeiten der Halbleiterbauelemente mit einem hohen Grad an Kompatibilität zu standardmäßigen Prozesstechniken, wobei das typische Elektrodenmaterial Polysilizium in einer sehr fortgeschrittenen Fertigungsphase durch geeignete Metalle ersetzt wird, um die Austrittsarbeit der unterschiedlichen Transistoren einzustellen und um ein gut leitendes Elektrodenmetall bereitzustellen. Obwohl diese Vorgehensweise einen hohen Grad an Gleichmäßigkeit der Austrittsarbeit und somit der Schwellwertspannung der Transistoren sicherstellt, da die eigentliche Einstellung der Austrittsarbeit nach jeglichen Hochtemperaturprozessen bewerkstelligt wird, ist dennoch eine komplexe Prozesssequenz erforderlich, um die unterschiedlichen Austrittsarbeitsmetalle in Verbindung mit dem Elektrodenmetall bereitzustellen.
- In anderen sehr vielversprechenden Vorgehensweisen werden die komplexen Gateelektrodenstrukturen in einer frühen Fertigungsphase hergestellt, während die weitere Bearbeitung auf der Grundlage vieler gut etablierter Prozessstrategien erfolgen kann. In diesem Falle werden das dielektrische Material mit großem ε und jegliche Metallsorten zum Einstellen der Austrittsarbeit vor oder beim Strukturieren des Gateelektrodenstapels bereitgestellt, der gut etablierte Materialien, etwa Silizium und Silizium/Germanium enthalten kann, um damit die weitere Bearbeitung auf der Grundlage gut etablierter Prozesstechniken zu ermöglichen. Andererseits müssen der Gateelektrodenstapel und insbesondere die empfindlichen dielektrischen Materialien mit großem ε in Verbindung mit jeglichen metallenthaltenden Deckschichten mittels geeigneter Materialien über die gesamte Bearbeitung des Halbleiterbauelements hinweg zuverlässig eingeschlossen werden.
- Weitere Konzepte zur Verbesserung des Leistungsvermögens von Transistoren wurden ebenfalls entwickelt, indem eine Vielzahl an verformungsinduzierenden Mechanismen bereitgestellt wurden, um damit die Ladungsträgerbeweglichkeit in den Kanalgebieten der diversen Transistoren zu erhöhen. Es ist gut bekannt, dass die Ladungsträgerbeweglichkeit in Silizium wesentlich größer wird, indem gewisse Verformungsbedingungen eingestellt werden, etwa eine Zugverformung und eine kompressive Verformung für n-Kanaltransistoren bzw. p-Kanaltransistoren, so dass ein besseres Transistorleistungsverhalten für ansonsten identische Transistorarchitekturen im Vergleich zu nicht verformten Siliziummaterialien erreicht wird. Beispielsweise können effiziente verformungsinduzierende Mechanismen eingerichtet werden, indem ein verformtes Halbleitermaterial in die Drain- und Sourcegebiete von Transistoren eingebaut wird, beispielsweise in Form einer Silizium/Germaniumlegierung, einer Silizium/Kohlenstofflegierung und dergleichen, wobei die Gitterfehlanpassung zwischen der Halbleiterlegierung und dem Siliziumbasismaterial zu einem zugverformten oder kompressiv verformten Zustand führt, was wiederum eine gewünschte Art an Verformung in dem Kanalgebiet des Transistors hervorruft. Andere effiziente verformungsinduzierende Mechanismen sind ebenfalls gut bekannt, in denen ein stark verspanntes dielektrisches Material in unmittelbarer Nähe zu dem Transistor angeordnet wird, wodurch ebenfalls eine gewisse Art an Verformung in dem Kanalgebiet hervorgerufen wird.
- Obwohl die Vorgehensweise des Bereitstellens einer komplexen Metallgateelektrodenstruktur mit großem ε in einer frühen Fertigungsphase in Verbindung mit zusätzlichen verformungsinduzierenden Mechanismen das Potential besitzt, extrem leistungsfähige Halbleiterbauelemente, etwa CPUs, Speicherbauelemente, Systeme auf einem Chip (SOC) und dergleichen zu schaffen, treten in konventionellen Vorgehensweise Prozessungleichmäßigkeiten auf, wie dies mit Bezug zu den
1a bis1e erläutert ist. -
1a zeigt schematisch eine Querschnittsansicht eines Halbleiterbauelements100 mit einem Substrat101 , etwa einem Siliziumsubstrat, in Verbindung mit einer Halbleiterschicht102 , etwa einer Siliziumschicht oder einem Halbleitermaterial, das einen großen Anteil an Silizium enthält. In der gezeigten Fertigungsphase umfasst das Halbleiterbauelement100 Transistoren150a ,150b , die in und über den jeweiligen aktiven Gebieten102a bzw.102b ausgebildet sind. Ein aktives Gebiet ist als ein Halbleitergebiet in der Schicht102 zu verstehen, in welchem pn-Übergänge für einen oder mehrere Transistoren herzustellen sind. Eine Isolationsstruktur102c , etwa eine Grabenisolation, ist in der Halbleiterschicht102 ebenfalls vorgesehen und ist so hergestellt, dass diese benachbart zu dem aktiven Gebiet102a ausgebildet ist, wobei zu beachten ist, dass die Isolationsstruktur102c lateral zwischen den aktiven Gebieten102a ,102b bereitgestellt sein kann, wodurch diese Gebiete zumindest in der horizontalen Richtung elektrisch getrennt sind. Ferner sind mehrere Gateelektrodenstrukturen160a ,160b und160c über der Halbleiterschicht102 ausgebildet. - In
1a sind die Gateelektrodenstrukturen160a ,160b im Querschnitt dargestellt, wobei die Gateelektrodenstrukturen160a ,160b auf den aktiven Gebieten102a bzw.102b ausgebildet sind, wobei auch zu beachten ist, dass diese Gateelektrodenstrukturen typischerweise sich über das jeweilige aktive Gebiet hinaus erstrecken und somit diese Gateelektrodenstrukturen auch über dem Isolationsgebiet102c ausgebildet sind. Beispielswiese repräsentiert die Gateelektrodenstruktur160c einen entsprechenden Teil einer Gateelektrodenstruktur, die sich in ein aktives Gebiet entlang der Richtung senkrecht zur Zeichenebene der1a erstreckt. In anderen Fällen repräsentiert die Gateelektrodenstruktur160c einen Teil der Gateelektrodenstruktur160a . Anders ausgedrückt, in diesem Falle ist die Gateelektrodenstruktur160c eine „Fortsetzung” der Gateelektrodenstruktur160a in einer Richtung senkrecht zur Zeichenebene der1a . In jedem Falle ist die Gateelektrodenstruktur160c über einem Teil der Isolationsstruktur102c ausgebildet, wobei dieser Teil in unmittelbarer Nähe zu dem aktiven Gebiet102a angeordnet ist. - Wie zuvor erläutert ist, können die Gateelektrodenstrukturen eine Gateisolationsschicht
161 aufweisen, die auf den aktiven Gebieten102a bzw.102b ausgebildet ist, und die Gateisolationsschicht umfasst ein dielektrisches Material mit großem ε, etwa in Form von hafniumoxidbasierten Materialien und dergleichen. Zu beachten ist, dass häufig die Gateisolationsschicht161 zusätzlich ein konventionelles dielektrisches Material aufweist, etwa ein siliziumoxidbasiertes Material, jedoch mit einer deutlich geringeren Dicke von ungefähr 0,8 nm und weniger. Ferner ist typischerweise ein metallenthaltendes Material auf der Gateisolationsschicht161 ausgebildet, wenn diese das dielektrische Material mit großem ε enthält, wobei das entsprechende metallenthaltende Material mit unterschiedlicher Materialzusammensetzung für Transistoren unterschiedlicher Leitfähigkeitsart vorgesehen wird, um damit eine geeignete Austrittsarbeit für entsprechende Gateelektrodenstrukturen einzustellen. Beispielsweise wird eine leitende Deckschicht162a in den Gateelektrodenstrukturen160a ,160c vorgesehen, die der gleichen Leitfähigkeitsart eines Transistors entsprechen. Somit ist in der Deckschicht162a typischerweise ein Austrittsarbeitsmetall für den Transistor150a enthalten, während eine leitende Deckschicht162b eine geeignete Austrittsarbeitsmetallsorte für den Transistor150b enthält. Die Gateelektrodenstrukturen können ferner ein weiteres Elektrodenmaterial163 , etwa Silizium, Silizium/Germanium und dergleichen aufweisen, woran sich eine dielektrische Deckschicht oder ein Decksystem anschließt, das jedoch eine unterschiedliche Dicke für die Gateelektrodenstruktur160a ,160c einerseits und die Gateelektrodenstruktur160b andererseits auf Grund einer unterschiedlichen Einwirkung reaktiver Prozessatmosphären, die während der vorhergehenden Bearbeitung angewendet wurden, besitzt. Somit können die dielektrischen Deckschichten164a der Strukturen160c ,160a eine Dicke von beispielsweise 20 bis 40 nm besitzen, während die Dicke der Deckschicht164b um ungefähr 25 nm größer ist. - Ferner ist eine Seitenwandabstandshalterstruktur
165 , beispielsweise mit einem Beschichtungsmaterial165a in Verbindung mit einem Abstandshalterelement165b so vorgesehen, dass die Seitenwände des Elektrodenmaterials164 und insbesondere der empfindlichen Materialien162a ,162b und161 geschützt werden. Die Beschichtung165a und das Abstandshalterelement165b sind typischerweise aus Siliziumnitrid aufgebaut. Wie gezeigt, können die Materialien der Komponenten165a ,165b in Form eines nicht-strukturierten Schichtsystems über dem aktiven Gebiet102b und der Gateelektrodenstruktur160b vorgesehen werden, so dass dieses Schichtsystem als ein effizientes Maskenmaterial während einer Prozesssequenz zur Herstellung eines verformungsinduzierenden Halbleitermaterials151 , etwa eines Silizium/Germanium-Materials, in dem aktiven Gebiet102a dient. Wie zuvor erläutert ist, kann in komplexen Anwendungen das Leistungsverhalten von p-Kanaltransistoren deutlich gesteigert werden, indem eine verformungsinduzierende Silizium/Germanium-Legierung in dem aktiven Gebiet des p-Kanaltransistors eingebaut wird, da in diesem Falle eine ausgeprägte kompressive Verformung in einem Kanalgebiet152 hervorgerufen wird. Es sollte beachtet werden, dass bei Bedarf ein schwellwerteinstellendes Halbleitermaterial, das als152a bezeichnet ist, in dem Kanalgebiet152 vorgesehen werden kann, wenn dies für das geeignete Einstellen der gesamten Schwellwertspannung des Transistors150a erforderlich ist. - Das in
1a gezeigte Halbleiterbauelement100 kann auf der Grundlage der folgenden Prozessstrategien hergestellt werden. Nach der Erzeugung des Isolationsgebiets102c und somit nach dem lateralen Begrenzen der aktiven Gebiete102a ,102b und anderer aktiver Gebiete, wird die Materialschicht152a , falls diese erforderlich ist, selektiv in dem aktiven Gebiet102a hergestellt. Als nächstes werden geeignete Materialien für die Gateisolationsschicht161 und die Schichten162a ,162b hergestellt durch geeignete Abscheidetechniken und Strukturierungssequenzen möglicherweise in Verbindung mit thermischen Handlungen, um eine Austrittsarbeitsmetallsorte in die Gatedielektrikumsschichten161 zu diffundieren, falls dies als geeignet erachtet wird. In anderen Fällen wird eine gewünschte Austrittsarbeitsmetallsorte in Form einer zusammenhängenden Materialschicht abgeschieden, die dann so strukturiert wird, dass eine gewünschte Materialschicht über den entsprechenden aktiven Gebieten erzeugt wird. Daraufhin wird das Elektrodenmaterial163 , beispielsweise in Form von amorphem oder kristallinem Silizium abgeschieden unter Anwendung gut etablierter Abscheidetechniken, woran sich das Abscheiden der dielektrischen Deckschicht oder des Schichtsystems164a ,164b anschließt. Bei Bedarf werden weitere Materialien, etwa ARC-Materialien und dergleichen vorgesehen, und es werden eine komplexe Lithographieprozesssequenz und anisotrope Ätzprozesse angewendet, um die Gateelektrodenstrukturen160a , ...,160c entsprechend den Entwurfsregeln zu erzeugen. Beispielsweise beträgt eine Länge der Gateelektrodenstrukturen, d. h. die horizontale Erstreckung der Elektrodenmaterialien162a ,162b 50 nm und weniger. Als nächstes werden die Materialschichten165s aufgebracht, beispielsweise durch thermisch aktivierte CVD, plasmaunterstützte CVD, CVD bei geringem Druck, Mehrschichtabscheidetechniken, um damit die gewünschten Materialeigenschaften zu erhalten. Beispielsweise kann Siliziumnitrid so aufgebracht werden, dass eine dichte Beschichtung erzeugt wird, woran sich das Abscheiden eines weiteren Siliziumnitridmaterials für die Abstandshalterelemente165b anschließt. Wie zuvor erläutert ist, ist, wenn die Austrittsarbeit und somit die grundlegende Schwellwertspannung der Transistoren150a ,150b beim Strukturieren der Gateelektrodenstrukturen160a ,160b einzustellen ist, ein zuverlässiger Einschluss der Schichten161 und162a ,162b während der weiteren Bearbeitung sicherzustellen, da jegliche Einwirkung von reaktiven Prozessatmosphären, etwa von sauerstoffenthaltenden Chemikalien und dergleichen, zu einer ausgeprägten Verschiebung der zuvor eingestellten Transistoreigenschaften führen kann. - Danach wird eine Ätzmaske (nicht gezeigt) derart gebildet, dass der Transistor
150b abgedeckt wird, während das aktive Gebiet102a und der Bereich des Isolationsgebiets102c , auf welchem die Gateelektrodenstruktur160c ausgebildet ist, freigelegt sind. Wie zuvor erläutert ist, können die Gateelektrodenstrukturen160a ,160c ein und dieselbe Gateelektrodenstruktur darstellen oder diese können Strukturen repräsentieren, die in unmittelbarer Nähe vorgesehen sind und einem Bereich von p-Transistoren zuzuordnen sind. Während der entsprechenden anisotropen Ätzprozesse werden gut etablierte plasmabasierte Rezepte angewendet, um durch die zuvor abgeschiedenen Schichten165s hindurchzuätzen, wodurch die Abstandshalterstruktur165 an den Gateelektrodenstrukturen160c ,160a erzeugt wird. Ferner kann der Ätzprozess so fortgesetzt werden, dass in das aktive Gebiet102a hineingeätzt wird, möglicherweise auf der Grundlage einer geänderten Ätzchemie, so dass darin Aussparungen erzeugt werden, die nachfolgend mit dem Material151 gefüllt werden. Während des Ätzprozesses für die Aussparungen unterliegen folglich auch die Deckschichten164a der Einwirkung der reaktiven Ätzumgebung und erleiden somit einen ausgeprägten Materialverlust, was zu der geringeren Dicke dieser Schichten im Vergleich der dielektrischen Deckschicht164b führt, die nach wie vor durch die Abstandshalterschichten165s und ein entsprechendes Lackmaterial abgedeckt ist. - Als nächstes wird das Bauelement
100 für das selektive Abscheiden des verformungsinduzierenden Halbleitermaterials151 vorbereitet, was typischerweise mehrere Reinigungsrezepte beinhaltet, was wiederum zu einem markanten Abtrag von oxidbasierten Materialien führt, etwa bei isolierendem Material in dem Isolationsgebiet102c . Somit wird ein ausgeprägter Grad an Einsenkung, der als107c angegeben ist, in dem Isolationsgebiet102c hervorgerufen, wodurch ebenfalls ein gewisser Grad an Unterätzung der Abstandshalterstruktur165 der Gateelektrodenstruktur160c hervorgerufen wird. Daraufhin wird das Material151 selektiv in den jeweiligen Aussparungen aufgewachsen, indem ein selektiver epitaktischer Aufwachsprozess auf der Grundlage gut etablierter Prozessrezepte angewendet wird. Typischerweise sind die Prozessparameter so festgelegt, dass ein merklicher Grad an Materialabscheidung lediglich an mehr oder weniger reinen Siliziumoberflächenbereichen stattfindet, während dielektrische Oberflächenbereiche, etwa in Form von Siliziumnitrid, Siliziumdioxid und dergleichen, im Wesentlichen keine Abscheidung des Materials151 erfahren. -
1b zeigt schematisch das Halbleiterbauelement100 in einer Fertigungsphase, in der eine Ätzmaske103 das aktive Gebiet102a und einen Teil des Isolationsgebiets102c , der die Gateelektrodenstruktur160c trägt, abdeckt, während die Gateelektrodenstruktur160b und das aktive Gebiet102b der Einwirkung einer reaktiven Ätzumgebung104 unterliegen. Während des Ätzprozesses104 wird die Abstandshalterstruktur165 an Seitenwänden der Gateelektrodenstruktur160b erzeugt. Während des Prozesses104 wird folglich auch die dielektrische Deckschicht164b freigelegt, wobei ein deutlich geringerer Grad an Materialerosion auftritt, so dass nach wie vor ein deutlicher Unterschied der Dicke zwischen der Schicht164b und den Schichten164a vorhanden ist. Nach dem Ätzprozess104 wird die Ätzmaske103 entfernt und somit besitzen die Gateelektrodenstrukturen160a ,160b einen ähnlichen Aufbau, d. h. diese Strukturen weisen die Seitenwandabstandshalterstruktur165 auf, die als Versatzabstandshalterstruktur verwendet wird, um eine nachfolgende Implantationssequenz zum Einfügen von Dotierstoffsorten zu steuern, so dass Drain- und Sourceerweiterungsgebiete und Halo-Gebiete, d. h. gegendotierte Gebiete, gebildet werden, wie dies zum Erhalten des komplexen Dotierstoffprofils zum Einstellen der gesamten Transistoreigenschaften erforderlich ist. Auf Grund des vorhergehenden Unterschieds in dem gesamten Prozessablauf können sich jedoch die Deckschichten164a ,164b wesentlich im Hinblick auf ihre Dicke in dieser Fertigungsphase voneinander unterscheiden. Während der weiteren Bearbeitung müssen die dielektrischen Deckschichten164a ,164b abgetragen werden, wobei jedoch die Konfiguration der Abstandshalterstruktur165 beeinflusst werden kann, wenn diese aus einem ähnlichen Material aufgebaut ist. Beispielsweise werden plasmabasierte Ätzrezepte oder nasschemische Ätzrezepte angewendet, die jedoch eine ausgeprägte laterale Ätzrate besitzen, wodurch ein gewisser Grad an Materialerosion in der Abstandshalterstruktur165 hervorgerufen wird. Aus diesem Grunde wird die Abstandshalterstruktur165 durch ein Opferoxidabstandshalterelement geschützt, das eine höhere Ätzwiderstandsfähigkeit in Bezug auf eine effiziente Nitrid-Ätzchemie besitzt. -
1c zeigt schematisch das Halbleiterbauelement100 mit einer Oxidabstandshalterschicht166 , die während eines Ätzprozesses105 geätzt wird, um Opferoxidabstandshalter166s an der Seitenwandabstandshalterstruktur165 herzustellen. Während des Ätzprozesses105 tritt auch ein ausgeprägter Materialverlust in der Isolationsstruktur102c , da eine gewisse Nachätzzeit erforderlich ist, um zuverlässiger Weise die dielektrischen Deckschichten164a ,164b freizulegen. Folglich kann sich die Vertiefung107c in dem Isolationsgebiet102c deutlich vergrößern und es wird auch ein gewisser Grad an Einsenkung107a ,107b in den aktiven Gebieten102a ,102b hervorgerufen. Folglich wird auch eine gewisse Menge des verformungsinduzierenden Materials151 während des Ätzprozesses105 entfernt. -
1d zeigt schematisch das Bauelement100 , wenn es der Einwirkung eines weiteren Ätzprozesses106 unterliegt, um die dielektrischen Deckschichten164a ,164b auf Grundlage einer geeigneten Ätzchemie, etwa mit heißer Phosphorsäure und dergleichen, zu entfernen. Es sollte beachtet werden, dass die ausgeprägte Einsenkung107c in dem Isolationsgebiet102c zu einer gewissen Wahrscheinlichkeit des Unterätzens der Gateelektrodenstruktur160c und damit des Angreifens der empfindlichen Materialien führt, was äußerst unvorteilhaft in Bereichen ist, die nahe an dem aktiven Gebiet102a angeordnet sind, beispielsweise wenn die Gateelektrodenstruktur160c die Fortsetzung der Gateelektrodenstruktur160a entlang der Richtung senkrecht zur Zeichenebene der1e ist, oder in anderen Fällen, wenn die Gateelektrodenstruktur160c lateral benachbart zu dem aktiven Gebiet102a angeordnet ist, wie dies in1e gezeigt ist, jedoch mit einem sehr geringen Abstand, wie dies in einigen komplexen Bauteilgestaltungsvarianten erforderlich ist. -
1e zeigt schematisch das Halbleiterbauelement100 in einer weiter fortgeschrittenen Fertigungsphase. Wie gezeigt, sind die Opferseitenwandabstandshalter166s (siehe1d ) entfernt, was auf der Grundlage von wässriger Flusssäure (HF) bewerkstelligt werden kann, wobei jedoch auch ein gewisser Bereich der Isolationsstruktur102c abgetragen wird, wodurch die Einsenkung107c noch weiter vergrößert wird. - Folglich wird zusätzlich zu der ausgeprägten Vertiefung im Isolationsgebiet
102c auch eine ausgeprägte Menge an Material des anfänglich abgeschiedenen verformungsinduzierenden Halbleitermaterials151 abgetragen, so dass die resultierende verformungsinduzierende Wirkung wesentlich von der vorhergehenden Prozessgeschichte abhängt. Wie zuvor erläutert ist, können insbesondere in Verbindung mit den komplexen Gateelektrodenstrukturen160a , ...,160c , die ein Kanalhalbleitermaterial, etwa das Material152a (siehe1a ) aufweisen, die resultierenden Verformungsbedingungen noch komplexer sein, da das Material152a direkt in dem Kanalgebiet ausgebildet ist und eine unterschiedliche Wirkung auf die gesamten Verformungsbedingungen in dem Kanalgebiet ausüben kann. Insbesondere wenn die gesamten Bauteilabmessungen und somit die Gatelänge der Transistoren reduziert werden, beispielsweise auf 40 nm und weniger, kann der Grad an Absenkung in den aktiven Gebieten102a ,102b im Wesentlichen gleich werden, während die geringeren Abmessungen zu einem überproportionalen Effekt von jeglichen Prozessschwankungen auf die resultierenden Verformungsbedingungen führen können. Andererseits kann eine geringere und variierende Wirksamkeit des verformungsinduzierenden Mechanismus deutlich zu einer Schwankung wichtiger Transistoreigenschaften, etwa der Schwellwertspannung, und dergleichen beitragen. Damit kann insbesondere der Verlust des verformungsinduzierenden Halbleitermaterials, der in der zuvor beschriebenen komplexen Prozessstrategie hervorgerufen wird, wesentlich zu Transistorschwankungen beitragen, wenn die gesamten Transistorabmessungen weiter verringert werden. - Die
US 2010/0 072 523 A1 - Die
DE 10 2009 031 146 A1 offenbart ein Halbleiterbauteil mit n-Typ- und p-Typ-Transistoren, die ebenfalls auf der Grundlage eines Gateaustauschverfahrens hergestellt werden, wobei eine dielektrische Deckschicht der Gateelektrodenstrukturen in einem separaten Abtragungsprozess entfernt wird, um bessere Prozessbedingungen während der nachfolgenden Einebnung des Zwischenschichtmaterials zum Freilegen eines Opfermaterials zu schaffen. Die p-Typ-Transistoren können in den Source- und Draingebieten ein verformungsinduzierendes Silizium/Germaniummaterial, das geeignet ist das Kanalgebiet des Transistors zu verspannen, aufweisen, Auf Grund des verwendeten Gateaustauschverfahrens werden die Source- und Draingebiete ebenfalls vor dem Fertigstellen der Gateelektroden gebildet. - Im Hinblick auf die zuvor beschriebene Situation betrifft die vorliegende Erfindung Fertigungstechniken, in denen ein verformungsinduzierender Mechanismus auf der Grundlage eines eingebetteten verformten Halbleitermaterials insbesondere in Verbindung mit komplexen Metallgateelektrodenstrukturen mit großem ε eingerichtet wird, wobei eines oder mehrere der oben erkannten Probleme vermieden oder zumindest in der Auswirkung reduziert werden.
- Überblick über die vorliegende Erfindung
- Generell stellt die vorliegende Erfindung Fertigungstechniken bereit, in denen ein verbessertes Transistorleistungsverhalten und eine bessere Gleichmäßigkeit von Transistoreigenschaften erreicht werden, indem der Materialverlust eines verformungsinduzierenden Halbleitermaterials deutlich verringert wird, wobei auch für eine bessere Gleichmäßigkeit des gesamten Prozessablaufs gesorgt wird, beispielsweise im Hinblick auf die Absenkung aktiver Gebiete von Transistoren, die kein eingebettetes verformungsinduzierendes Halbleitermaterial erhalten. Dazu wird die Einkapselung der Gateelektrodenstrukturen in sehr symmetrischer Weise im Hinblick auf die Gateelektrodenstruktur jeglicher Transistorarten hergestellt, wodurch die gesamte Prozessgleichmäßigkeit verbessert wird. Ferner wird das eingebettete verformungsinduzierende Halbleitermaterial durch ein geeignetes Hartmaskenmaterial abgedeckt nach dem Abscheiden und vor jeglichen Materialverbraucht in den reaktiven Prozessen, etwa dem Entfernen dielektrischer Deckschichten der Gateelektrodenstrukturen. Auf diese Weise kann die weitere Bearbeitung auf der Grundlage einer besseren Gleichmäßigkeit und Vorhersagbarkeit der Verformungsbedingungen generell der elektronischen Eigenschaften der diversen Transistorarten fortgesetzt werden.
- Die Aufgabe der vorliegenden Erfindung wird speziell durch die Verfahren der Ansprüche 1, 12 und 20 gelöst.
- Kurze Beschreibung der Zeichnungen
- Weitere Ausführungsformen der vorliegenden Erfindung sind in den angefügten Patentansprüchen definiert und gehen deutlicher aus der folgenden detaillierten Beschreibung hervor, wenn diese mit Bezug zu den begleitenden Zeichnungen studiert wird, in denen:
-
1a bis1e schematisch Querschnittsansichten eines Halbleiterbauelements während diverser Fertigungsphasen zeigen, wenn eine komplexe Metallgateelektrodenstruktur mit großem ε in Verbindung mit einem verformungsinduzierenden Material auf Grundlage einer konventionellen Strategie hergestellt wird, in der die Integrität der Gatelelektrodenstruktur auf der Grundlage einer Seitenwandabstandshalterstruktur und eines Opferoxidabstandshalters bewahrt wird; und -
2a bis2j schematisch Querschnittsansichten eines Halbleiterbauelements während diverser Fertigungsphasen zeigen, wenn komplexe Metallgateelektrodenstrukturen, etwa Elektrodenstrukturen mit einem dielektrischen Material mit großem ε, in einer frühen Fertigungsphase hergestellt werden, wobei der Grad an Materialverlust eines verformungsinduzierenden Halbleitermaterials reduziert wird und wobei eine höhere Prozessgleichmäßigkeit gemäß anschaulicher Ausführungsformen geschaffen wird. - Detaillierte Beschreibung
- Die vorliegende Erfindung betrifft Fertigungstechniken, in denen komplexe Gateelektrodenstrukturen, etwa Gateelektrodenstrukturen mit einer Gatelänge von 40 nm und weniger, und in einigen anschaulichen Ausführungsformen mit einem dielektrischen Material mit großem ε und einem metallenthaltenden Elektrodenmaterial, das in einer frühen Fertigungsphase bereitgestellt wird, zusammen mit einem verformungsinduzierenden Halbleitermaterial hergestellt werden, das selektiv in einer Transistorart vorgesehen wird. Dazu wird der Materialverlust des eingebetteten verformungsinduzierenden Halbleitermaterials verringert, indem eine entsprechende Deckschicht oder Ätzstoppschicht nach dem selektiven Abscheiden der verformungsinduzierenden Halbleiterlegierung und vor dem Ausführen jeglicher reaktiver Prozesse bereitgestellt wird, wobei diese Prozesse konventioneller Weise zu einem ausgeprägten Grad an Materialverlust führen, was sich konventioneller Weise zu einem hohen Grade an Prozessschwankungen aufaddiert, die wiederum direkt eine ausgeprägte Transistorvariabilität nach sich ziehen, insbesondere wenn die Transistoren mit den Metallgateelektrodenstrukturen mit großem ε versehen sind. Ferner kann generell der Unterschied des Materialverlusts zwischen aktiven Gebieten von Transistoren, in denen das eingebettete verformungsinduzierende Material vorgesehen ist, und Transistoren, die ein aktives Gebiet ohne ein verformungsinduzierendes Halbleitermaterial besitzen, verringert werden, indem ein geeignetes Strukturierungsschema für eine Abstandshalterstruktur angewendet wird, die zum Bewahren der Integrität empfindlicher Gatematerialien, etwa von Dielektrika mit großem ε und metallenthaltenden Elektrodenmaterialien, die in einer frühen Fertigungsphase bereitgestellt werden, verwendet wird.
- Mit Bezug zu den
2a bis2j werden nunmehr weitere anschauliche Ausführungsformen detaillierter beschrieben, wobei auch bei Bedarf auf die1a bis1e verwiesen wird. -
2a zeigt schematisch eine Querschnittsansicht eines Halbleiterbauelements200 mit einem Substrat201 und einer Halbleiterschicht202 . Mehrere aktive Gebiete202a ,202b sind in der Schicht202 vorgesehen und sind lateral durch Isolationsgebiete (nicht gezeigt) entsprechend dem gesamten geometrischen Aufbau des Bauelements200 begrenzt. Eine erste Gateelektrodenstruktur260a ist über dem aktiven Gebiet202a ausgebildet und eine zweite Gateelektrodenstruktur260b ist auf dem aktiven Gebiet202b hergestellt. Die Gateelektrodenstruktur260a umfasst ein Gatedielektrikumsmaterial, das in der in2a gezeigte Ausführungsform ein dielektrisches Material mit großem ε267a in Verbindung mit einem metallenthaltenden Elektrodenmaterial262a aufweist, während in einigen Fällen ein konventionelles dielektrisches Material267 unter dem dielektrischen Material mit großem ε267a vorgesehen sein kann. Ferner sind ein Elektrodenmaterial263 und eine dielektrische Deckschicht oder ein Decksystem264a vorgesehen. In ähnlicher Weise umfasst die Gateelektrodenstruktur260b ein dielektrisches Material mit großem ε267b in Verbindung mit einem metallenthaltenden Elektrodenmaterial262b , woran sich das Elektrodenmaterial263 und eine dielektrische Deckschicht264b anschließen. Auch in diesem Falle kann ein konventionelles dielektrisches Material, etwa Siliziumoxinitridmaterial267 , unter dem dielektrischen Material mit großem ε267b vorgesehen sein. Das aktive Gebiet202a kann ein spezielles Kanalhalbleitermaterial etwa ein Silizium/Germanium-Material, enthalten, um damit in geeigneter Weise die Bandlückenenergiepegel für die Gateelektrodenstruktur260a und das aktive Gebiet202a einzustellen, so dass eine gewünschte Schwellwertspannung eines noch herzustellenden Transistors erreicht wird. - Ferner gelten für die bislang beschriebenen Komponenten ggf. auch die gleichen Kriterien, wie sie zuvor mit Bezug zu dem Halbleiterbauelement
100 erläutert sind. Insbesondere können ähnliche Prozesstechniken angewendet werden, um die Gateelektrodenstruktur260a ,260b herzustellen, wie dies auch zuvor beschrieben ist, wobei eine Gatelänge von ungefähr 40 nm und weniger in komplexen Anwendungen betragen kann. - Es sollte beachtet werden, dass die Gateelektrodenstrukturen
260a ,260b auch auf der Grundlage einer „konventionellen” Konfiguration vorgesehen werden können, d. h. es wird das dielektrische Material267 mit einer geeigneten Dicke und in Kombination mit dem Elektrodenmaterial263 vorgesehen, ohne dass möglicherweise das spezielle Kanalhalbleitermaterial erforderlich ist, wenn dies für das Leistungsverhalten des Transistors als geeignet erachtet wird, der noch in und über den aktiven Gebieten202a ,202b zu erzeugen ist. -
2b zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase. Es sollte beachtet werden, dass die Gateelektrodenstruktur260a ,260b in2b in der oben genannten „konventionellen” Konfiguration gezeigt sind, d. h. das Gatedielektrikumsmaterial267 ist in Verbindung mit dem Elektrodenmaterial263 vorgesehen, wobei jedoch zu beachten ist, dass die hierin offenbarten Prinzipien auch äußerst vorteilhaft auf die Gateelektrodenstrukturen anwendbar sind, wie sie in2a gezeigt sind. Obwohl die weitere Beschreibung sich auf die Gateelektrodenstrukturen260a ,260b stützt, wie sie in2b gezeigt sind, um die Darstellung in den Zeichnungen zu vereinfachen, ist folglich zu berücksichtigen, dass das aktive Gebiet202a und die Gateelektrodenstrukturen260a ,260b einen Aufbau besitzen können, wie dies in2a gezeigt ist. - Ferner ist, wie gezeigt ist, eine Abstandshalterschicht oder ein Schichtsystem
265s so vorgesehen, dass die aktiven Gebiete202a ,202b und die Gateelektrodenstrukturen260a ,260b bedeckt werden. Die Abstandshalterschicht265s kann tatsächlich aus zwei oder mehr Teilschichten abhängig von dem erforderlichen Grad an Einkapselung aufgebaut sein. Beispielsweise können, wie zuvor mit Bezug zu dem Halbleiterbauelement100 erläutert ist, eine schützende Beschichtung (nicht gezeigt) in Verbindung mit einer Abstandshalterschicht vorgesehen sein, beispielsweise in Form von Siliziumnitridmaterialien, die durch Mehrschichtabscheideprozesse, CVD-Techniken bei geringem Druck, und dergleichen aufgebracht werden. Im Gegensatz zu der konventionellen Vorgehensweise, wie sie zuvor erläutert ist, wird das Bauelement200 der Einwirkung einer reaktiven Ätzatmosphäre210 ausgesetzt, um die Schicht265s in eine Seitenwandabstandshalterstruktur über dem aktiven Gebiet202a und dem aktiven Gebiet202b zu strukturieren. Folglich „erleben” auf diese Weise die Gateelektrodenstrukturen260a ,260b und die aktiven Gebiete202a ,202b den gleichen Prozessablauf. -
2c zeigt schematisch das Halbleiterbauelement200 nach der zuvor beschriebenen Prozesssequenz. Somit ist ein Seitenwandabstandshalter265 oder eine Abstandshalterstruktur an Seitenwänden der Gateelektrodenstrukturen260a ,260b ausgebildet und stellt einen Teil der Gateelektrodenstrukturen dar, so dass die Gateelektrodenstrukturen260a ,260b einen sehr ähnlichen Aufbau mit Ausnahme von Unterschieden besitzen, die durch das Vorsehen komplexer dielektrischer Materialien mit großem ε in Verbindung mit austrittsarbeitseinstellenden Sorten hervorgerufen werden, wie dies auch zuvor mit Bezug zu dem Halbleiterbauelement100 erläutert ist. Folglich tritt auch ein im Wesentlichen identischer Grad an Einsenkung, wie er durch202r gekennzeichnet ist, in den aktiven Gebieten202a ,202b während des vorhergehenden Ätzprozesses zum Strukturieren der Abstandshalter265 auf. Ferner besitzen auch die Deckschichten264a ,264b eine ähnliche Dicke und einen ähnlichen Zustand in dieser Fertigungsphase auf Grund der Ähnlichkeit des zuvor ausgeführten Prozessablaufs. -
2d zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase gemäß einigen anschaulichen Ausführungsformen. Wie gezeigt, ist eine Ätzstoppschicht oder Beschichtung211 , etwa ein Siliziumoxidmaterial und dergleichen, in einer sehr konformen Weise über den aktiven Gebieten202a ,202b und den Gateelektrodenstrukturen260a ,260b ausgebildet. In dieser Fertigungsphase können in einigen anschaulichen Ausführungsformen ferner Erweiterungsgebiete253e möglicherweise in Verbindung mit Halo-Gebieten (nicht gezeigt) in dem aktiven Gebiet202a ausgebildet sein. In anderen Ausführungsformen sind zusätzlich Erweiterungsgebiete253e in Verbindung mit Halo-Gebieten (nicht gezeigt) auch in den aktiven Gebieten202b vorgesehen. Dazu werden geeignete Maskierungsschemata angewendet und es werden Implantationsprozesse so ausgeführt, dass die Drain- und Sourcedotierstoffe für die Erweiterungsgebiete253e und entsprechende gegendotierende Substanzen für Halo-Gebiete eingebaut werden. Beispielsweise können beginnend von der in2c gezeigten Bauteilkonfiguration die Erweiterungsgebiete253 in dem aktiven Gebiet202a hergestellt werden, indem das aktive Gebiet202b geeignet maskiert wird. Daraufhin geht die weitere Bearbeitung mit einem Ausheizprozess weiter und es wird die Ätzstoppschicht211 gemäß geeigneter Prozesstechniken hergestellt, beispielsweise durch Vorsehen eines nichtdotierten Siliziumdioxidmaterials unter Anwendung gut etablierter Abscheiderezepte. In anderen Fällen wird die Schicht211 auf der Grundlage von Abscheidetechniken hergestellt, um ein undotiertes Siliziumdioxidmaterial in Verbindung mit einem Siliziumdioxidmaterial, das eine gewisse Menge an Wasserstoff und dergleichen aufweist, herzustellen, was bewerkstelligt werden kann unter Anwendung spezieller plasmaunterstützter Abscheiderezepte, die generell ein besseres Spaltfüllvermögen besitzen, wenn diese für die weitere Bearbeitung des Halbleiterbauelements als geeignet erachtet wird. Es sollte beachtet werden, dass die Schicht211 mit einer geeigneten Dicke so vorgesehen werden, dass sie als Ätzmaske und eine Abscheidemaske zur weiteren Bearbeitung dient, wobei jeglicher Materialverlust im Voraus ermittelt und somit berücksichtigt werden kann, wenn eine geeignete Anfangsschichtdicke eingestellt wird. - In anderen anschaulichen Ausführungsformen werden vor der Herstellung der Schicht
211 auch die Erweiterungsgebiete253e und die entsprechenden Halo-Gebiete in dem aktiven Gebiet202b auf der Grundlage geeigneter Implantations- und Maskierungstechniken hergesellt. In einigen anschaulichen Ausführungsformen werden die Erweiterungsgebiete253e in dem zweiten aktiven Gebiet202b vor den Erweiterungsgebieten253e hergestellt, die wiederum auf der Grundlage einer Implantationsmaske217 , etwa einer Lackmaske, erzeugt werden, die auch zum Strukturieren der Schicht211 verwendet werden. Auf diese Weise können zusätzliche Lithographieschritte vermieden werden, wenn die Schicht211 strukturiert wird. Zu beachten ist ferner, dass die Schicht211 vor oder nach dem Ausführen von Implantationsprozessen abhängig von der Dicke der Schicht211 hergestellt werden kann. -
2e zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase. Wie gezeigt, sind das zweite aktive Gebiet202b und die Gateelektrodenstruktur260b von der Ätzstoppschicht oder generell der Hartmaskenschicht211 abgedeckt, während eine verformungsinduzierende Halbleiterlegierung251 im ersten aktiven Gebiet202a gebildet wird. Dazu wird die Schicht211 auf der Grundlage der Maske217 aus2d strukturiert, beispielsweise durch Ausführen eines geeigneten nasschemischen Ätzprozesses und dergleichen, woran sich das Entfernen der Maske217 anschließt. Als nächstes wird ein Ätzprozess so ausgeführt, das Aussparungen203 in dem aktiven Gebiet202a erzeugt werden, wobei die Deckschicht264 und der Abstandshalter265 als Ätzmaske dienen, während die Gateelektrodenstruktur260b und das aktive Gebiet202b durch die Schicht211 geschützt sind, die nunmehr als ein effizientes Ätzstoppmaterial dient. Daraufhin werden Reinigungsprozesse angewendet, die auch zu einem gewissen Grad an Materialerosion der Schicht211 beitragen können, wobei jedoch die Anfangsdicke geeignet so gewählt wird, dass ein Teil der Schicht211 während des nachfolgenden selektiven Abscheidens eines verformungsinduzierenden Halbleitermaterials251 bewahrt wird. Folglich dient in diesem Prozess die Schicht211 als eine Abscheidemaske. Das Material251 kann als ein verformungsinduzierendes Material, etwa als eine Silizium/Germanium-Legierung, eine Silizium/Zinn-Legierung, eine Silizium/Germanium/Zinn-Legierung, eine Silizium/Kohlenstofflegierung und dergleichen abhängig von der Art der Verformung bereitgestellt werden, die in dem Kanalgebiet252 hervorgerufen werden soll. In einigen anschaulichen Ausführungsformen wird das Material251 so bereitgestellt, dass eine kompressive Verformung in dem Kanalgebiet252 des aktiven Gebiets202a hervorgerufen wird. Zu beachten ist, dass insbesondere im Zusammenhang mit komplexen Metallgateelektrodenstrukturen mit großem ε, wie sie in2a gezeigt sind, das Material251 direkt mit dem entsprechenden Kanalhalbleitermaterial in Verbindung steht. -
2f zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase gemäß einiger anschaulicher Ausführungsformen, in denen die Schicht211 aus2e von dem zweiten aktiven Gebiet202b entfernt wird, was bewerkstelligt werden kann, indem gut etablierte Prozesstechniken, etwa nasschemische Ätzrezepte und dergleichen, angewendet werden. Ferner werden in einigen anschaulichen Ausführungsformen die Drain- und Sourceerweiterungsgebiete253 in dem zweiten aktiven Gebiet202b in dieser Fertigungsphase hergestellt, indem ein entsprechendes Maskierungsschema angewendet wird und Implantationsprozesse ausgeführt werden, wie dies auch zuvor erläutert ist. In anderen anschaulichen Ausführungsformen (nicht gezeigt) wird das Material211 beibehalten, so dass der Grad an Einwirkung von reaktiven Ätzatmosphären auf das Material251 verringert wird. -
2g zeigt schematisch das Halbleiterbauelement200 in einer Fertigungsphase, in der eine Beschichtung oder eine Ätzstoppschicht212 über dem ersten und dem zweiten aktiven Gebiet202a ,202b gebildet sind, wodurch das zuvor abgeschiedene verformungsinduzierende Halbleitermaterial251 eingeschlossen wird. In einigen anschaulichen Ausführungsformen wird die Ätzstoppschicht212 in Form eines Siliziumoxidbasismaterials mit einer geeigneten Dicke vorgesehen, so dass die Integrität insbesondere des Materials251 während der weiteren Bearbeitung bewahrt wird. Zu diesem Zweck werden gut etablierte Abscheidetechniken angewendet, etwa das Abscheiden eines undotierten Siliziummaterials möglicherweise in Verbindung mit einem wasserstoffenthaltenden Siliziumdioxidmaterial und dergleichen. Es sollte beachtet werden, dass das Abscheiden der Schicht212 auch zu einer Abdeckung von kritischen Bereichen führen kann, in denen ein Freilegen empfindlichen Materials während der vorhergehenden Bearbeitung stattgefunden hat. Beispielsweise wird die Schicht212 mit einer Dicke von 5 bis 20 nm bereitgestellt, während in anderen Fällen die Dicke der Schicht212 so festgelegt wird, dass das Strukturieren einer weiteren Seitenwandabstandshalterstruktur in einer weiter fortgeschrittenen Fertigungsphase möglich ist. Folglich geht die weitere Bearbeitung weiter, ohne dass zusätzlicher Materialabtrag in den aktiven Gebieten202a ,202b und insbesondere in dem verformungsinduzierenden Material251 hervorgerufen wird. -
2h zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase. Wie gezeigt, ist ein Opferfüllmaterial213 , etwa ein Lackmaterial oder eine andere Art an Polymermaterial so vorgesehen, dass es einen Teil der Gateelektrodenstrukturen260a ,260b lateral umschließt, wobei jedoch zumindest die obere Oberfläche freiliegt. Das Material213 kann auf der Grundlage eines geeigneten Abscheideprozesses bereitgestellt werden, etwa durch Aufschleuderverfahren und dergleichen, woran sich ein Materialabtragungsprozess anschließt, um die gewünschte Höhe des Materials213 einzustellen, so dass die Schicht212 über den Deckschichten264a ,264b freigelegt wird. Dazu kann ein geeigneter nasschemischer oder plasmaunterstützter Ätzprozess angewendet werden, wobei die Einstellung der Höhe der Schicht213 im Wesentlichen ein nicht kritischer Prozessschritt ist. Daraufhin wird das Bauelement200 der Einwirkung der reaktiven Ätzatmosphäre eines Ätzprozesses214 unterzogen, in welchem ein freiliegender Bereich der Schicht212 entfernt wird, wie dies durch die gestrichelten Linien dargestellt ist. Dazu können gut etablierte nasschemische Rezepte angewendet werden, beispielsweise in Form von HF und dergleichen, wobei dies von der Materialzusammensetzung der Schicht212 abhängt. Daraufhin wird ein weiterer Ätzprozess215 angewendet, um die Deckschichten264a ,264b abzutragen, die durch den vorhergehenden Ätzprozess214 freigelegt wurden. Folglich können die Deckschichten264a ,264b effizient auf der Grundlage plasmaunterstützter Ätzrezepte oder nasschemischer Ätzprozesse entfernt werden, ohne dass im Wesentlichen die aktiven Gebiete202a ,202b auf Grund der Anwesenheit des Materials213 und der Ätzstoppschicht212 beeinflusst werden. Selbst wenn ein gewisser Unterschied in der Dicke der Deckschicht264a ,264b während des vorhergehenden Ätzprozesses zum Erzeugen von Aussparungen erzeugt wurden und somit der Prozess215 mit ausreichender Ätzzeit ausgeführt werden, so dass in zuverlässiger Weise die Deckschichten264a ,264b abgetragen werden können, ohne dass die aktiven Gebiete202a ,202b beeinflusst werden. Daraufhin wird das Opferfüllmaterial213 , das auch zu einem gewissen Grade während der Prozesse214 und215 konsumiert wird, selektiv in Bezug auf die Ätzstoppschicht212 abgetragen, wodurch ebenfalls die Integrität der aktiven Gebiete202a ,202b bewahrt wird. - In einigen anschaulichen Ausführungsformen wird die Schicht
212 , d. h. die restlichen Bereiche, auf der Grundlage geeigneter Ätztechniken, etwa nasschemischer Ätzrezepte und dergleichen, entfernt, die einen hohen Grad an Selektivität in Bezug auf die Materialien in den aktiven Gebieten202a ,202b besitzen, so dass eine entsprechende Materialerosion deutlich geringer ist im Vergleich zu konventionellen Prozessstrategien. - In anderen anschaulichen Ausführungsformen (nicht gezeigt) wird die Schicht
212 mit einer ausreichenden Schichtdicke so vorgesehen, dass das Erzeugen einer entsprechenden Abstandshalterstruktur aus der Schicht212 nach dem Entfernen des Opfermaterials212 möglich ist. -
2i zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase gemäß anschaulicher Ausführungsformen, in denen die Schicht212 aus2h auf der Grundlage geeigneter Prozesstechniken entfernt wird. Folglich kann das Elektrodenmaterial263 der Gateelektrodenstruktur260a ,260b freigelegt werden, ohne dass eine ausgeprägte Einsenkung in den aktiven Gebieten202a ,202b hervorgerufen wird. Die weitere Bearbeitung kann somit auf der Grundlage besserer Bedingungen im Hinblick auf die gesamte Oberflächentopographie und insbesondere im Hinblick auf die Verformungsbedingungen in dem aktiven Gebiet202a fortgesetzt werden. -
2j zeigt schematisch das Halbleiterbauelement200 in einer weiter fortgeschrittenen Fertigungsphase. Wie gezeigt, ist eine Abstandshalterstruktur268 in den Gateelektrodenstrukturen260a ,260b vorgesehen und diese wird verwendet, um ein vertikales und laterales Dotierstoffprofil von Drain- und Sourcegebieten253 einzustellen, so dass die gewünschten Eigenschaften eines ersten Transistors250a , der in und über dem ersten aktiven Gebiet202a ausgebildet ist und eines zweiten Transistors250b , der in und über dem zweiten aktiven Gebiet202b ausgebildet ist, erhalten werden. Dazu werden geeignete Prozessstrategien angewendet, beispielsweise das Abscheiden einer speziellen Abstandshalterschicht oder eines Schichtsystems und das Strukturieren dieses Systems unter Anwendung anisotroper Ätztechniken, woran sich der Einbau von Drain- und Sourcedotierstoffen unter Anwendung gut etablierter Maskierungsschemata und Implantationstechniken anschließt. Daraufhin wird ein Ausheizprozesse ausgeführt, um das endgültige Dotierstoffprofil der Drain- und Sourcegebiete253 einzustellen. Es sollte beachtet werden, dass, falls dies als geeignet erachtet wird, die Drain- und Sourceerweiterungsgebiete253e , wie sie in2i gezeigt sind, in einer moderat späten Fertigungsphase hergestellt werden können, d. h. nach dem Abscheiden des verformungsinduzierenden Halbleitermaterials und vor dem Erzeugen der Abstandshalterstruktur268 . - In anderen anschaulichen Ausführungsformen, wie dies auch zuvor erläutert ist, wird die Abstandshalterstruktur
268 aus der Ätzstoppschicht212 hergestellt, die mit einer ausreichenden Anfangsdicke bereitgestellt wird, um damit die gewünschte Breite der Abstandshalterstruktur268 zu erhalten. Beispielsweise wird die Schicht212 (siehe2g ) in Form eines Materialschichtsystems, etwa als eine Siliziumnitridschicht mit einer geringeren Dicke in Verbindung mit einer Siliziumdioxidschicht, die den Erfordernissen der gewünschten endgültigen Abstandshalterbreite entspricht, bereitgestellt. Daraufhin wird das resultierende Abstandshalterschichtsystem teilweise auf der Grundlage des Opferfüllmaterials213 (siehe2h ) freigelegt und die weitere Bearbeitung geht weiter, wie dies auch zuvor mit Bezug zu2h beschrieben ist. Anstelle des Entfernens der Abstandshalterschicht, wie dies zuvor mit Bezug zu2i erläutert ist, findet danach ein entsprechender Strukturierungsprozess statt, um die Abstandshalterstruktur268 mit der gewünschten Abstandshalterbreite zu erzeugen. Zu diesem Zweck können gut etablierte anisotrope Ätztechniken, beispielsweise zum Ätzen von Siliziumdioxid selektiv in Bezug auf Siliziumnitrid und dergleichen angewendet werden. Daraufhin werden die Dotierstoffsubstanzen eingebaut, wie dies zuvor beschrieben ist. Auf der Grundlage der Bauteilkonfiguration, wie sie in2j gezeigt ist, geht die weitere Bearbeitung dann weiter, indem das Bauelement200 für einen Silizidierungsprozess vorbereitet wird, wenn dies erforderlich ist, und danach werden die Transistoren250a ,250b in einem dielektrischen Material eingebettet, um damit die Transistoren250a ,250b vor der Herstellung elektrischer Kontakte und eines Metallisierungssystems zu passivieren. - Es gilt also: Die vorliegende Erfindung stellt Fertigungstechniken bereit, in denen eine verbesserte Gleichmäßigkeit bei der Herstellung komplexer Gateelektrodenstrukturen, etwa Metallgateelektrodenstrukturen mit großem ε in Verbindung mit einem verformungsinduzierenden Material, das selektiv in einer Transistorart vorgesehen wird, erreicht wird, indem gemeinsam eine schützende Beschichtung oder eine Abstandshalterstruktur für jede Art an Transistor strukturiert wird und indem das verformungsinduzierende Halbleitermaterial nach dessen selektiver Abscheidung mittels einer geeigneten Ätzstoppbeschichtung eingeschlossen wird, die somit die Integrität der aktiven Gebiete während der weiteren Bearbeitung bewahrt. Folglich kann der Grad an Materialverlust des verformungsinduzierenden Halbleitermaterials deutlich verringert werden und auch die Einsenkung jeglicher Arten von aktiven Gebieten wird verringert, wodurch zu einem besseren Bauteilleistungsverhalten und zu einer geringeren Variabilität von Transistoreigenschaften beigetragen wird.
Claims (20)
- Verfahren zur Herstellung eines Halbleiterbauelements, wobei das Verfahren umfasst: Bilden einer ersten Gateelektrodenstruktur über einem ersten aktiven Gebiet und einer zweiten Gateelektrodenstruktur über einem zweiten aktiven Gebiet, wobei die erste und die zweite Gateelektrodenstruktur eine dielektrische Deckschicht aufweisen; Bilden eines schützenden Abstandshalters gemeinsam an Seitenwänden der ersten und der zweiten Gateelektrodenstruktur; Bilden eines verformungsinduzierenden Halbleitermaterials in dem ersten aktiven Gebiet in Anwesenheit der ersten Gateelektrodenstruktur, während das zweite aktive Gebiet und die zweite Gateelektrodenstruktur abgedeckt sind; Bilden einer Ätzstoppschicht über dem ersten und dem zweiten aktiven Gebiet nach dem Bilden des verformungsinduzierenden Halbleitermaterials; Bilden eines Füllmaterials über dem ersten und dem zweiten aktiven Gebiet nach dem Bilden der Ätzstoppschicht derart, dass die erste und die zweite Gateelektrodenstruktur lateral eingeschlossen sind und die dielektrischen Deckschichten freiliegen; Entfernen der dielektrischen Deckschichten; und Bilden von Drain- und Sourcegebieten in dem ersten und dem zweiten aktiven Gebiet nach dem Entfernen des Füllmaterials.
- Verfahren nach Anspruch 1, wobei Bilden der ersten und der zweiten Gateelektrodenstruktur umfasst: Bilden eines dielektrischen Materials mit großem ε in einer Gateisolationsschicht der ersten und der zweiten Gateelektrodenstruktur.
- Verfahren nach Anspruch 1, wobei Bilden des verformungsinduzierenden Halbleitermaterials umfasst: Bilden einer Hartmaske derart, dass das erste aktive Gebiet freiliegt und das zweite aktive Gebiet abgedeckt ist.
- Verfahren nach Anspruch 3, wobei die Hartmaskenschicht auf der Grundlage von Silizium und Sauerstoff hergestellt wird.
- Verfahren nach Anspruch 3, das ferner umfasst: Entfernen der Hartmaskenschicht vor dem Bilden der Ätzstoppschicht.
- Verfahren nach Anspruch 3, wobei die Ätzstoppschicht über der Hartmaskenschicht hergestellt wird.
- Verfahren nach Anspruch 1, das ferner umfasst: Bilden von Drain- und Sourceerweiterungsgebieten in dem ersten aktiven Gebiet vor dem Bilden des verformungsinduzierenden Halbleitermaterials.
- Verfahren nach Anspruch 1, das ferner umfasst: Bilden von Drain- und Sourceerweiterungsgebieten in dem zweiten aktiven Gebiet vor dem Bilden des verformungsinduzierenden Halbleitermaterials.
- Verfahren nach Anspruch 1, das ferner umfasst: Bilden von Drain- und Sourceerweiterungsgebieten in zumindest dem zweiten aktiven Gebiet nach dem Bilden des verformungsinduzierenden Halbleitermaterials.
- Verfahren nach Anspruch 1, wobei Bilden der Ätzstoppschicht umfasst: Bilden eines Siliziumdioxidmaterials.
- Verfahren nach Anspruch 1, wobei Bilden der Ätzstoppschicht umfasst: Bilden eines Kohlenstoffmaterials.
- Verfahren zur Herstellung eines Halbleiterbauelements, wobei das Verfahren umfasst: Bilden einer verformungsinduzierenden Halbleiterlegierung in einem ersten aktiven Gebiet in Anwesenheit einer ersten Gateelektrodenstruktur eines ersten Transistors, während eine zweite Gateelektrodenstruktur und ein zweites aktives Gebiet eines zweiten Transistors abgedeckt sind, wobei jeweils die erste und die zweite Gateelektrodenstruktur eine dielektrische Deckschicht aufweisen; danach Bilden einer Ätzstoppschicht über der ersten und der zweiten Gateelektrodenstruktur und über dem ersten und dem zweiten aktiven Gebiet; Bilden einer Materialschicht über der Ätzstoppschicht; Entfernen der dielektrischen Deckschichten in Anwesenheit zumindest eines Teils der Materialschicht; Entfernen der Materialschicht unter Verwendung der Ätzstoppschicht als Ätzstopp; und Bilden von Drain- und Sourcegebieten in dem ersten und dem zweiten aktiven Gebiet nach dem Entfernen der Materialschicht.
- Verfahren nach Anspruch 12, wobei die Materialschicht als ein Opferfüllmaterial bereitgestellt wird.
- Verfahren nach Anspruch 12, wobei Entfernen der dielektrischen Deckschicht umfasst: Bilden eines Abstandshalters aus der Ätzstoppschicht an Seitenwänden der ersten und der zweiten Gateelektrodenstruktur.
- Verfahren nach Anspruch 14, das Bilden von Drain- und Sourcegebieten umfasst: Einbauen einer Drain- und Sourcedotierstoffsorte in das erste und das zweite aktive Gebiet auf der Grundlage des Abstandshalters.
- Verfahren nach Anspruch 12, wobei Bilden der ersten und der zweiten Gateelektrodenstruktur umfasst: Bilden eines schützenden Abstandshalters an Seitenwänden eines Elektrodenmaterials.
- Verfahren nach Anspruch 16, das ferner umfasst: Bilden einer Hartmaskenschicht derart, dass das zweite aktive Gebiet und die zweite Gateelektrodenstruktur maskiert sind.
- Verfahren nach Anspruch 17, das ferner umfasst: Bilden von Aussparungen in dem ersten aktiven Gebiet in Anwesenheit der Hartmaske.
- Verfahren nach Anspruch 15, das ferner umfasst: Bilden von Drain- und Sourceerweiterungsgebieten zumindest in dem ersten aktiven Gebiet vor dem Bilden der verformungsinduzierenden Halbleiterlegierung.
- Verfahren mit: Bilden einer ersten Gateelektrodenstruktur über einem ersten aktiven Gebiet eines ersten Transistors, wobei die erste Gateelektrodenstruktur ein erstes dielektrisches Material mit großem ε und eine erste dielektrische Deckschicht aufweist; Bilden einer zweiten Gateelektrodenstruktur über einem zweiten aktiven Gebiet eines zweiten Transistors, wobei der erste und der zweite Transistor von inverser Leitfähigkeitsart sind und wobei die zweite Gateelektrodenstruktur ein zweites dielektrisches Material mit großem ε und eine zweite dielektrische Deckschicht aufweist; Bilden einer ersten Abstandshalterstruktur an Seitenwänden der ersten und der zweiten Gateelektrodenstruktur; Maskieren des zweiten aktiven Gebiets und der zweiten Gateelektrodenstruktur durch eine siliziumdioxidbasierte Materialschicht nach dem Bilden der ersten Abstandshalterstruktur; Bilden einer Aussparung in dem ersten aktiven Gebiet unter Anwendung der siliziumdioxidbasierten Materialschicht als eine Ätzmaske; Bilden eines verformungsinduzierenden Halbleitermaterials in der Aussparung unter Anwendung der siliziumdioxidbasierten Materialschicht als eine Abscheidemaske; und Bilden einer Opferdeckschicht auf dem verformungsinduzierenden Halbleitermaterial; Entfernen der ersten und der zweiten dielektrischen Deckschicht in Anwesenheit zumindest eines Teils der Opferdeckschicht; und Bilden von Drain- und Sourcegebieten in dem ersten und dem zweiten aktiven Gebiet nach dem Entfernen der Opferdeckschicht.
Priority Applications (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102011003385.8A DE102011003385B4 (de) | 2011-01-31 | 2011-01-31 | Verfahren zur Herstellung einer Halbleiterstruktur mit verformungsinduzierendem Halbleitermaterial |
US13/358,101 US8765559B2 (en) | 2011-01-31 | 2012-01-25 | Sophisticated gate electrode structures formed by cap layer removal with reduced loss of embedded strain-inducing semiconductor material |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
DE102011003385.8A DE102011003385B4 (de) | 2011-01-31 | 2011-01-31 | Verfahren zur Herstellung einer Halbleiterstruktur mit verformungsinduzierendem Halbleitermaterial |
Publications (2)
Publication Number | Publication Date |
---|---|
DE102011003385A1 DE102011003385A1 (de) | 2012-08-02 |
DE102011003385B4 true DE102011003385B4 (de) | 2015-12-03 |
Family
ID=46511237
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
DE102011003385.8A Expired - Fee Related DE102011003385B4 (de) | 2011-01-31 | 2011-01-31 | Verfahren zur Herstellung einer Halbleiterstruktur mit verformungsinduzierendem Halbleitermaterial |
Country Status (2)
Country | Link |
---|---|
US (1) | US8765559B2 (de) |
DE (1) | DE102011003385B4 (de) |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2012222023A (ja) * | 2011-04-05 | 2012-11-12 | Renesas Electronics Corp | 半導体装置の製造方法 |
US9496149B2 (en) | 2014-04-14 | 2016-11-15 | Taiwan Semiconductor Manufacturing Company, Ltd. | Semiconductor devices and methods for manufacturing the same |
US9312182B2 (en) * | 2014-06-11 | 2016-04-12 | Globalfoundries Inc. | Forming gate and source/drain contact openings by performing a common etch patterning process |
US9941388B2 (en) * | 2014-06-19 | 2018-04-10 | Globalfoundries Inc. | Method and structure for protecting gates during epitaxial growth |
Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100072523A1 (en) * | 2008-03-13 | 2010-03-25 | Panasonic Corporation | Semiconductor device and method for manufacturing the same |
DE102009031146A1 (de) * | 2009-06-30 | 2011-01-05 | Globalfoundries Dresden Module One Llc & Co. Kg | Abtrag einer Deckschicht in einem Metallgatestapel mit großem ε unter Anwendung eines Ätzprozesses |
DE102009047309A1 (de) * | 2009-11-30 | 2011-06-01 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Deckschichtenentfernung in einer Metallgateelektrodenstruktur mit großem ε durch Verwendung eines Opferfüllmaterials |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN101641770B (zh) * | 2007-03-28 | 2012-03-07 | 富士通半导体股份有限公司 | 半导体器件及其制造方法 |
US8796084B2 (en) * | 2007-09-28 | 2014-08-05 | Taiwan Semiconductor Manufacturing Company Ltd. | Method for removing hard masks on gates in semiconductor manufacturing process |
US8084824B2 (en) * | 2008-09-11 | 2011-12-27 | United Microelectronics Corp. | Metal gate transistor and method for fabricating the same |
-
2011
- 2011-01-31 DE DE102011003385.8A patent/DE102011003385B4/de not_active Expired - Fee Related
-
2012
- 2012-01-25 US US13/358,101 patent/US8765559B2/en not_active Expired - Fee Related
Patent Citations (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US20100072523A1 (en) * | 2008-03-13 | 2010-03-25 | Panasonic Corporation | Semiconductor device and method for manufacturing the same |
DE102009031146A1 (de) * | 2009-06-30 | 2011-01-05 | Globalfoundries Dresden Module One Llc & Co. Kg | Abtrag einer Deckschicht in einem Metallgatestapel mit großem ε unter Anwendung eines Ätzprozesses |
DE102009047309A1 (de) * | 2009-11-30 | 2011-06-01 | Globalfoundries Dresden Module One Limited Liability Company & Co. Kg | Deckschichtenentfernung in einer Metallgateelektrodenstruktur mit großem ε durch Verwendung eines Opferfüllmaterials |
Also Published As
Publication number | Publication date |
---|---|
US8765559B2 (en) | 2014-07-01 |
US20120196417A1 (en) | 2012-08-02 |
DE102011003385A1 (de) | 2012-08-02 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
DE102011004506B4 (de) | Herstellungsverfahren für ein Halbleiterbauelement und Halbleiterbauelement als Stegtransistor, der auf einem strukturierten STI-Gebiet durch eine späte Stegätzung hergestellt ist | |
DE102009010883B4 (de) | Einstellen eines nicht-Siliziumanteils in einer Halbleiterlegierung während der FET-Transistorherstellung mittels eines Zwischenoxidationsprozesses | |
DE102009047306B4 (de) | Verfahren zur Herstellung von Gateelektrodenstrukturen durch getrennte Entfernung von Platzhaltermaterialien unter Anwendung eines Maskierungsschemas vor der Gatestrukturierung | |
DE102011077661B4 (de) | Metallgateelektrodenstrukturen und Verfahren zu deren Herstellung durch eine Reduzierung des Gatefüllaspektverhältnisses in einer Austauschgatetechnologie | |
DE102009021489B4 (de) | Erhöhen der Abscheidegleichmäßigkeit für eine zur Schwellwerteinstellung in einem aktiven Gebiet vorgesehene Halbleiterlegierung | |
DE102009046261B4 (de) | Verfahren zur Herstellung von Transistoren mit Metallgateelektrodenstrukturen mit großem ε, die vor den Drain/Source-Gebieten auf der Grundlage eines Opferkohlenstoffabstandshalters hergestellt werden | |
DE102010001403B4 (de) | Austauschgateverfahren auf der Grundlage eines Umkehrabstandhalters, der vor der Abscheidung des Austrittsarbeitsmetalls aufgebracht wird | |
DE102009031155A1 (de) | Gleichmäßige Metallgatestapel mit großem ε durch Einstellen einer Schwellwertspannung für komplexe Transistoren durch Diffundieren einer Metallsorte vor der Gatestrukturierung | |
DE102007041207A1 (de) | CMOS-Bauelement mit Gateisolationsschichten mit unterschiedlicher Art und Dicke und Verfahren zur Herstellung | |
DE102010063296B4 (de) | Herstellungsverfahren mit reduzierter STI-Topograpie für Halbleiterbauelemente mit einer Kanalhalbleiterlegierung | |
DE102009055393B4 (de) | Verfahren zur Herstellung und Halbleiterbauelement mit besserem Einschluss von empfindlichen Materialien einer Metallgateelektrodenstruktur mit großem ε | |
DE102011004922B4 (de) | Verfahren zur Herstellung von Transistoren mit Metallgatestapeln mit erhöhter Integrität | |
DE102010063907B4 (de) | Verfahren mit Deckschichtentfernung von Gateelektrodenstrukturen nach selektivem Bilden eines verformungsinduzierenden Halbleitermaterials | |
DE102010002450B4 (de) | Transistoren mit Metallgateelektrodenstrukturen mit großem ε und angepassten Kanalhalbleitermaterialien | |
DE102009006886A1 (de) | Verringerung von Dickenschwankungen einer schwellwerteinstellenden Halbleiterlegierung durch Verringern der Strukturierungsungleichmäßigkeiten vor dem Abscheiden der Halbleiterlegierung | |
DE102007063270A1 (de) | Verringerung der Erzeugung von Ladungseinfangstellen in Gatedielektrika in MOS-Transistoren durch Ausführen einer Wasserstoffbehandlung | |
DE102009015715A1 (de) | Bewahren der Integrität eines Gatestapels mit großem ε durch einen Versatzabstandshalter, der zum Bestimmen eines Abstandes einer verformungsinduzierenden Halbleiterlegierung verwendet wird | |
DE102009023298A1 (de) | Verformungserhöhung in Transistoren mit einer eingebetteten verformungsinduzierenden Halbleiterlegierung durch Erzeugen von Strukturierungsungleichmäßigkeiten an der Unterseite der Gateelektrode | |
DE102010003451B4 (de) | Austauschgateverfahren für Metallgatestapel mit großem ε durch Vermeiden eines Polierprozesses zum Freilegen des Platzhaltermaterials | |
DE102011080440B4 (de) | Verfahren zur Herstellung von Metallgateelektrodenstrukturen mit großem ε mittels einer frühen Deckschichtanpassung | |
DE102011076695B4 (de) | Transistoren mit eingebettetem verformungsinduzierenden Material, das in durch einen Oxidationsätzprozess erzeugten Aussparungen ausgebildet ist | |
DE102010064291A1 (de) | Transistoren mit Metallgateelektrodenstrukturen mit großem ε mit einem polykristallinen Halbleitermaterial und eingebetteten verformungsinduzierenden Halbleiterlegierungen | |
DE102009055438B4 (de) | Höhere Integrität einer Gateelektrodenstruktur durch Anwenden eines Opferabstandshalters für die Deckschichtabtragung | |
DE102010028459B4 (de) | Reduzierte STI-Topographie in Metallgatetransistoren mit großem ε durch Verwendung einer Maske nach Abscheidung einer Kanalhalbleiterlegierung | |
DE102011003385B4 (de) | Verfahren zur Herstellung einer Halbleiterstruktur mit verformungsinduzierendem Halbleitermaterial |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R016 | Response to examination communication | ||
R018 | Grant decision by examination section/examining division | ||
R020 | Patent grant now final | ||
R081 | Change of applicant/patentee |
Owner name: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIA, DE Free format text: FORMER OWNERS: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIABILITY COMPANY & CO. KG, 01109 DRESDEN, DE; GLOBALFOUNDRIES INC., GRAND CAYMAN, KY Owner name: GLOBALFOUNDRIES U.S. INC., SANTA CLARA, US Free format text: FORMER OWNERS: GLOBALFOUNDRIES DRESDEN MODULE ONE LIMITED LIABILITY COMPANY & CO. KG, 01109 DRESDEN, DE; GLOBALFOUNDRIES INC., GRAND CAYMAN, KY |
|
R082 | Change of representative |
Representative=s name: GRUENECKER PATENT- UND RECHTSANWAELTE PARTG MB, DE |
|
R119 | Application deemed withdrawn, or ip right lapsed, due to non-payment of renewal fee |