CZ294402B6 - Detekční obvod pro detekci hodnoty černé vstupního obrazového signálu - Google Patents

Detekční obvod pro detekci hodnoty černé vstupního obrazového signálu Download PDF

Info

Publication number
CZ294402B6
CZ294402B6 CZ19983483A CZ348398A CZ294402B6 CZ 294402 B6 CZ294402 B6 CZ 294402B6 CZ 19983483 A CZ19983483 A CZ 19983483A CZ 348398 A CZ348398 A CZ 348398A CZ 294402 B6 CZ294402 B6 CZ 294402B6
Authority
CZ
Czechia
Prior art keywords
output
value
input
subtractor
limiter
Prior art date
Application number
CZ19983483A
Other languages
English (en)
Other versions
CZ348398A3 (cs
Inventor
Masahiro Takeshima
Atsuhisa Kageyama
Original Assignee
Matsushita Electric Industrial Co., Ltd.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Matsushita Electric Industrial Co., Ltd. filed Critical Matsushita Electric Industrial Co., Ltd.
Publication of CZ348398A3 publication Critical patent/CZ348398A3/cs
Publication of CZ294402B6 publication Critical patent/CZ294402B6/cs

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/20Circuitry for controlling amplitude response
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N17/00Diagnosis, testing or measuring for television systems or their details
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region
    • H04N5/16Circuitry for reinsertion of dc and slowly varying components of signal; Circuitry for preservation of black or white level

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Health & Medical Sciences (AREA)
  • Biomedical Technology (AREA)
  • General Health & Medical Sciences (AREA)
  • Picture Signal Circuits (AREA)

Abstract

Detekční obvod porovnává vstupní hodnotu obrazového signálu s aktuální minimální hodnotou obrazového signálu, vypočte rozdíl mezi vstupní hodnotou a aktuální minimální hodnotou v případě, že vstupní hodnota je nižší než aktuální minimální hodnota, a vyvede vypočtený rozdíl na výstup pouze v průběhu periody detekce hodnoty černé. Za účelem aktualizace minimální hodnoty detekční obvod provede korekci minimální hodnoty za použití vyvedeného rozdílu a vyvede aktualizovanou minimální hodnotu na výstup. Detekční obvod rovněž v případě, že přijme impulz snímkového zatemnění, překlopí minimální hodnotu a nastaví minimální hodnotu na počáteční hodnotu za účelem detekce hodnoty černé vstupního obrazového signálu. Tím, že detekční obvod detekuje hodnotu černé pouze v průběhu obrazové periody, omezuje detekční chyby, způsobené hluky. Nastavení minimální hodnoty na počáteční hodnotu minimální hodnoty při přijmutí impulzu snímkového zatemnění přispívá k lepší stabilitě detekce hodnoty černé. Detekovaná hodnota černé se může použít jako řídicí signál kvality obrazu pro každé pole nebo rám.ŕ

Description

Oblast techniky
Vynález se týká detekčního obvodu pro detekci úrovně černé vstupního obrazového signálu, zejména detekčního obvodu, který detekuje hodnotu černé s vyšší přesností, takže detekovaná hodnoty černé se může použít pro regulaci video obrazu.
Dosavadní stav techniky
Konvenční detekční obvod pro detekci úrovně černé vstupního obrazového signálu byl popsán v japonském patentovém dokumentu H02-12427. Obr. 8. zobrazuje blokové schéma konvenčního detekčního obvodu pro detekci hodnoty černé vstupního obrazového signálu. Z porovnávacího členu 21 vystupuje signál s vysokou hodnotou, který je veden na první vstup obvodu 22 logického součinu, v případě, že vzorkovaná hodnota, právě přivedená do porovnávacího členu 21, je nižší než aktuální minimální hodnota přijatého obrazového signálu. Odečítací obvod 23 vypočte rozdíl mezi aktuální minimální hodnotou a další vzorkovanou hodnotou vstupního obrazového signálu, přičemž obvod 25 pro vypočtení absolutní hodnoty vypočte absolutní hodnotu tohoto rozdílu. Porovnávající člen 27 porovnává absolutní hodnotu uvedeného rozdílu přivedeného z obvodu 25 pro vypočtení absolutní hodnoty s chybou kvantováním přivedenou s obvodu 26 pro nastavení hodnoty. V případě, že absolutní hodnota uvedeného rozdílu je větší, než je chyba, způsobená kvantováním, potom porovnávající člen 27 vyšle na druhý vstup obvodu 22 logického součinu signál s vysokou hodnotou. Výstupní signály porovnávajících členů 21 a 27 jsou přivedeny do obvodu 22 logického součinu, přičemž v případě, že se na výstupu obvodu 22 logického součinu objeví signál s vysokou hodnotou, potom se klopný obvod 24 překlopí na nově vzorkovanou hodnotu, načež aktualizuje aktuální minimální hodnotu.
Při použití výše popsaného detekčního obvodu podle vynálezu pro detekci minimální hodnoty se může zamezit driftu, způsobeného chybou kvantování, avšak hluky jiné, než je chyba, způsobená kvantování, tvoří příspěvek k chybě detekce hodnoty černé. Tak např., v případě, že impulzní hluk, jako je např. negativní šumové impulzy, který je nižší, než je hodnota černé, je obsažen ve vstupním obrazovém signálu, potom impulzní hluk se omylem detekuje jako hodnota černé.
V důsledku toho v případě použití chybového výsledku detekce hodnoty černé jako automatické regulace signálu pro kontrast a jas obrazu videa obraz videa je nevhodně nastaven a vykazuje rozdíl vůči skutečnému obrazu, tudíž pozorování obrazu se stává pro diváka nepříjemným.
Kromě toho v případě použití výše uvedeného konvenčního detekčního obvodu se minimální hodnoty detekují nepřetržitě, v důsledku čehož šumy mimo periodu obrazového signálu, jakou je např. zatemňovací perioda, se mohou detekovat. V důsledku toho, v případě, že se tento výsledek detekce hodnoty černé použije jako automatická regulace signálu pro jas a kontrast obrazu videa, potom dochází k dalšímu zhoršení kvality obrazu.
Podstata vynálezu
Předmětem vynálezu je detekční obvod pro detekci hodnoty černé vstupního obrazového signálu, jehož podstata spočívá v tom, že zahrnuje diferenciální detekční obvod pro porovnání hodnoty vstupního obrazového signálu s aktuální minimální hodnotou vstupního obrazového signálu a pro vyvedení rozdílu hodnoty vstupního obrazového signálu od aktuální minimální hodnoty vstupního obrazového signálu na výstup v případě, že hodnota vstupního obrazového signálu je nižší, než je aktuální minimální hodnota obrazového signálu, spínací obvod pro vyvedení výstupní hodnoty diferenciálního detekčního obvodu na výstup v průběhu detekční periody určené pro detekci hodnoty černé vstupního detekčního signálu, přičemž vstup spínacího obvodu je spojen s výstupem diferenciálního detekčního obvodu, aktualizační obvod pro aktualizaci minimální hodnoty vstupního obrazového signálu korekcí aktuální hodnoty vstupního obrazového signálu za použití výstupní hodnoty spínacího obvodu, pro vyvedení aktualizované minimální hodnoty vstupního obrazového signálu na výstup a pro nastavení aktuální minimální hodnoty vstupního obrazového signálu na počáteční hodnotu minimální hodnoty vstupního obrazového signálu při přijetí impulzu snímkového zatemnění, přičemž vstup aktualizačního obvodu je spojen s výstupním spínacího obvodu a výstup aktualizačního obvodu je spojen s prvním vstupem diferenciálního detekčního obvodu, a klopný prostředek pro překlopení a vyvedení výstupní hodnoty aktualizačního obvodu na výstup v průběhu periody snímkového zatemnění.
Detekčním obvodem podle vynálezu se mohou snížit chyby detekce, způsobené šumy, a to detekováním hodnoty černé v průběhu periody obrazu, a rovněž se může detekovat stabilní hodnota černé, a to automatickou inicializaci minimální hodnoty, tj. nastavením minimální hodnoty na počáteční hodnotu minimální hodnoty, v průběhu periody snímkového zatemnění. V důsledku toho se detekovaná hodnota černé může účinně použít jako hodnota, která reguluje kvalitu obrazu pole po poli nebo řádek po řádku. Detekční výsledek se může použít jako automatický řídicí signál jasu a kontrastu obrazu videa, v důsledku čehož se obraz může žádoucím způsobem upravit podle aktuálního obrazu za účelem dosažení komfortnějšího sledování obrazu videa.
Výhodně aktualizační obvod je dále určen pro přijmutí nastavovací hodnoty určené pro nastavení detekční citlivosti diferenciálního detekčního obvodu, a pro nastavení detekční citlivosti diferenciálního obvodu matematickým vyhodnocením výstupní hodnoty spínacího obvodu za použití uvedené nastavovací hodnoty.
Výhodně diferenciální detekční obvod zahrnuje analogově digitální převodník pro přijmutí analogové hodnoty vstupního obrazového signálu, pro převedení analogové hodnoty vstupního obrazového signálu na digitální hodnotu a pro vyvedení digitální hodnoty vstupního obrazového signálu na výstup, přičemž vstup digitálního převodníku je určen pro přijmutí analogové hodnoty vstupního obrazového signálu první odečítačku pro přijmutí výstupní hodnoty analogově digitálního převodníku a výstupní hodnoty aktualizačního obvodu, pro odečtení výstupní hodnoty analogově digitálního převodníku od výstupní hodnoty aktualizačního obvodu a pro vyvedení tohoto rozdílu na výstup, přičemž první vstup první odečítačky je spojen s výstupem aktualizačního obvodu a druhý vstup první odečítačky je spojen s výstupem analogově digitálního převodníku, a první omezovač pro přijmutí výstupní hodnoty první odečítačky, pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota první odečítačky je nižší než nulová hodnota nebo rovna nulové hodnotě a pro vyvedení výstupní hodnoty první odečítačky v případě, že výstupní hodnota první odečítačky je vyšší než nulová hodnota, přičemž vstup prvního omezovače je spojen s výstupem první odečítačky, přičemž spínací obvod je tvořen hradlem logického součinu pro přijmutí impulzu detekční periody, indikujícího detekční periodu pro detekci hodnoty černé vstupního obrazového signálu, a výstupní hodnoty prvního omezovače, pro vyvedení nulové hodnoty na výstup v případě, že
-2CZ 294402 B6 hradlo nepřijalo impulz detekční periody a pro vyvedení výstupní hodnoty prvního omezovače na výstup v případě, že hradlo přijalo impulz detekční periody, přičemž první vstup hradla je spojen s výstupem prvního omezovače a druhý vstup hrdla je určen pro přijmutí impulzu detekční periody.
Výhodně aktualizační obvod zahrnuje volič pro přijmutí výstupní hodnoty druhého omezovače, počáteční hodnoty minimální hodnoty vstupního obrazového signálu a impulzu snímkového zatemnění, pro vyvedení počáteční hodnoty minimální hodnoty vstupního obrazového signálu na výstup v případě, že volič přijal impulz snímkového zatemnění a pro vyvedení výstupní hodnoty druhého zatemňovače v případě, že volič nepřijal impulz snímkového zatemnění, přičemž první vstup voliče je určen pro přijmutí počáteční hodnoty minimální hodnoty vstupního obrazového signálu, druhý vstup je spojen s výstupem druhého omezovače a třetí vstup voliče je určen pro přijmutí impulzu snímkového zatemnění, druhou odečítačku pro přijmutí výstupní hodnoty voliče a výstupní hodnoty hradla logického součinu a pro odečtení výstupní hodnoty hradla od výstupní hodnoty voliče, přičemž první vstup druhé odečítačky je spojen s výstupem voliče a druhý vstup odečítačky je spojen s výstupem hradla, druhý omezovač pro přijmutí výstupní hodnoty druhé odečítačky, pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota druhé odečítačky je nižší, než je nulová hodnota neboje rovna nulové hodnotě, a pro vyvedení výstupní hodnoty druhé odečítačky v případě, že výstupní hodnota druhé odečítačky je vyšší než nulová hodnota, přičemž vstup druhého omezovače je spojen s výstupem druhé odečítačky, přičemž klopný prostředek zahrnuje klopný obvod pro přijmutí výstupní hodnoty druhého omezovače a impulzu snímkového zatemnění, pro překlopení výstupní hodnoty druhého omezovače potom, co klopný obvod přijal impulz snímkového zatemnění, přičemž první vstup klopného obvodu je spojen s výstupem druhého omezovače a druhý vstup klopného obvodu je určen pro přijmutí impulzu snímkového zatemnění.
Výhodně aktualizační obvod zahrnuje násobičku pro přijmutí nastavovací hodnoty určené pro nastavení detekční citlivosti detekčního diferenciálního obvodu a počáteční hodnoty minimální hodnoty vstupního obrazového signálu a pro vynásobení nastavovací hodnoty počáteční hodnotou minimální hodnoty, přičemž první vstup násobičky je určen pro přijmutí uvedené počáteční hodnoty a druhý vstup násobičky je určen pro přijmutí uvedené nastavovací hodnoty volič pro přijmutí výstupní hodnoty druhého omezovače, výstupní hodnoty násobičky a impulzu snímkového zatemnění, pro vyvedení výstupní hodnoty násobičky na výstup v případě, že volič přijal impulz snímkového zatemnění, a pro vyvedení výstupní hodnoty druhého omezovače v případě, že volič nepřijal impulz snímkového zatemnění, přičemž první vstup voliče je spojen s výstupem násobičky a druhý vstup voliče je spojen s výstupem druhého omezovače a třetí vstup voliče je určen pro přijmutí impulzu snímkového zatemnění, druhou odečítačku pro přijmutí výstupní hodnoty voliče a výstupní hodnoty hradla logického součinu a pro odečtení výstupní hodnoty hradla od výstupní hodnoty voliče, přičemž první vstup druhé odečítačky je spojen s výstupem voliče a druhý vstup druhé odečítačky je spojen s výstupem hradla, druhý omezovač pro přijmutí výstupní hodnoty druhé odečítačky, pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota druhé odečítačky je nižší než nulová hodnota nebo je
-3CZ 294402 B6 rovna nulové hodnotě, a pro vyvedení výstupní hodnoty druhé odečítačky na výstup v případě, že výstupní hodnota druhé odečítačky je vyšší než nulová hodnota, přičemž vstup druhého omezovače je spojen s výstupem druhé odečítačky, a děličku pro přijmutí nastavovací hodnoty určené pro nastavení detekční citlivosti diferenciálního detekčního obvodu a výstupní hodnoty druhého omezovače, pro vydělení výstupní hodnoty druhého omezovače uvedenou nastavovací hodnotou a pro vyvedení tohoto podílu na výstup, přičemž první vstup děličky je spojen s výstupem druhého omezovače a druhý výstup děličky je určen pro přijmutí uvedené nastavovací hodnoty, přičemž první odečítačka diferenciálního detekčního obvodu je určena pro přijmutí výstupní hodnoty analogově digitálního převodníku a výstupní hodnoty děličky, pro odečtení výstupní hodnoty analogově digitálního převodníku od výstupní hodnoty děličky a pro vyvedení tohoto rozdílu na výstup, přičemž první vstup první odečítačky je spojen s výstupem děličky, přičemž klopný prostředek zahrnuje klopný obvod pro přijmutí výstupní hodnoty děličky a pro překlopení výstupní hodnoty děličky v případě, že klopný obvod přijal impulz snímkového zatemnění.
Výstupní hodnota děličky je přivedena ke klopnému obvodu. Minimální hodnota se nastaví na počáteční hodnotu aktualizačním obvodem při přijmutí impulzu snímkového zatemnění a počáteční hodnota se vynásobí nastavovací hodnotou v násobičce. Hodnota černé vyjmutá ze vstupního obrazového signálu se porovná s počáteční hodnotou, vynásobenou nastavovací hodnotou. V případě, že vyjmutá hodnota černé je nižší než vynásobená počáteční hodnota, potom se vypočte rozdíl mezi vynásobenou počáteční hodnotou a vyjmutou hodnotou černé. Za účelem aktualizace minimální hodnoty se minimální hodnota, nastavená na počáteční hodnotu aktualizačním obvodem, koriguje použitím uvedeného rozdílu, načež se aktualizovaná minimální hodnota vydělí nastavovací hodnotou před vyvedením na výstup aktualizačního obvodu. Poněvadž uvedený rozdíl není výstupní hodnotou jako takovou, výše uvedená operace se znovu opakuje a opět před tím, než se vyjme hodnota černé. V důsledku tohoto zpoždění se vyjmutá minimální hodnota neprojevuje přímo v detekčním výsledku, čímž se zamezí detekčním chybám, jinak způsobeným impulzním hlukem.
Tudíž v případě použití tohoto detekčního výsledku pro regulaci obrazu videa se může dosáhnout stabilní obraz bez blikání.
Výhodně detekční obvod dále zahrnuje cyklický filtr pro vážení výstupní hodnoty klopného prostředku a výstupní hodnoty aktualizačního obvodu, pro sečtení těchto dvou vážených hodnot a pro vyvedení tohoto součtu na výstup v průběhu periody snímkového zatemnění, přičemž první vstup cyklického filtru je spojen s výstupem klopného prostředku a druhý vstup cyklického filtru je spojen s výstupem aktualizačního obvodu.
Výhodně cyklický filtr zahrnuje první zesilovač se ziskem „k“ pro přijmutí výstupní hodnoty klopného obvodu a pro „k“-násobné zesílení výstupní hodnoty klopného obvodu, přičemž vstup prvního zesilovače je spojen s výstupem klopného obvodu druhý zesilovač se ziskem „1-k“ pro přijmutí výstupní hodnoty druhého omezovače a pro „l-k“-násobné zesílení výstupní hodnoty druhého omezovače, přičemž vstup druhého zesilovače je spojen s výstupem druhého omezovače, a sčítačku pro přijmutí výstupní hodnoty prvního zesilovače a výstupní hodnoty druhého zesilovače, pro sečtení výstupní hodnoty prvního zesilovače s výstupní hodnotou druhého zesilo-4CZ 294402 B6 vače a pro vyvedení tohoto součtu na výstup, přičemž první vstup sčítačky je spojen s výstupem druhého zesilovače a druhý vstup sčítačky je spojen s výstupem prvního zesilovače, přičemž klopný obvod je určen pro přijmutí výstupní hodnoty sčítačky a pro překlopení na výstupní hodnotu sčítačky v případě, že klopný obvod přijal impulz snímkového zatemnění, přičemž první vstup klopného obvodu je spojen s výstupem sčítačky a druhý vstup klopného obvodu je určen pro přijmutí impulzu snímkového zatemnění.
Výhodně cyklický filtr zahrnuje třetí zesilovač se ziskem „k/l-k“ pro přijmutí výstupní hodnoty klopného obvodu a pro „k/l-k“-násobné zesílení výstupní hodnoty klopného obvodu, přičemž vstup třetího zesilovače je spojen s výstupem klopného obvodu, sčítačku pro přijmutí výstupní hodnoty třetího zesilovače a výstupní hodnoty druhého omezovače, pro sečtení výstupní hodnoty třetího zesilovače s výstupní hodnotou druhého omezovače a pro vyvedení tohoto součtu na výstup, přičemž první vstup sčítačky je spojen s výstupem druhého omezovače a druhý vstup sčítačky je spojen s výstupem třetího zesilovače, a druhý zesilovač se ziskem „1-k“ pro přijmutí výstupní hodnoty sčítačky a pro „l-k“-násobné zesílení výstupní hodnoty sčítačky, přičemž vstup druhého zesilovače je spojen s výstupem sčítačky, přičemž klopný obvod je určen pro přijmutí výstupní hodnoty druhého zesilovače a impulzu snímkového zatemnění a pro překlopení výstupní hodnoty druhého zesilovače v případě, že klopný obvod přijal impulz snímkového zatemnění, přičemž první vstup klopného obvodu je spojen s výstupem druhého zesilovače a druhý vstup klopného obvodu je určen pro přijmutí impulzu snímkového zatemnění.
Výhodně diferenciální detekční obvod zahrnuje analogově digitální převodník pro přijmutí analogové hodnoty vstupního obrazového signálu, pro převedení analogové hodnoty vstupního obrazového signálu na digitální hodnotu a pro vyvedení digitální hodnoty vstupního obrazového signálu na výstup, přičemž vstup analogově digitálního převodníku je určen pro přijmutí analogové hodnoty vstupního obrazového signálu, první odečítačku pro přijmutí výstupní hodnoty analogově digitálního převodníku a výstupní hodnoty druhého omezovače, pro odečtení výstupní hodnoty analogově digitálního převodníku od výstupní hodnoty druhého omezovače, a pro vyvedení tohoto rozdílu na výstup, přičemž první vstup první odečítačky je spojen s výstupem druhého omezovače a druhý výstup první odečítačky je spojen s výstupem analogově digitálního převodníku, a první omezovač pro přijmutí výstupní hodnoty první odečítačky, pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota první odečítačky je nižší než nulová hodnota nebo rovna nulové hodnotě a pro vyvedení výstupní hodnoty první odečítačky v případě, že výstupní hodnota první odečítačky je vyšší než nulová hodnota, přičemž vstup prvního omezovače je spojen s výstupem první odečítačky, přičemž aktualizační obvod zahrnuje volič pro přijmutí výstupní hodnoty druhého omezovače, počáteční hodnoty minimální hodnoty vstupního obrazového signálu a impulzu snímkového zatemnění, pro vyvedení počáteční hodnoty minimální hodnoty vstupního obrazového signálu na výstup v případě, že volič přijal impulz snímkového zatemnění, a pro vyvedení výstupní hodnoty druhého omezovače v případě, že volič nepřijal impulz snímkového zatemnění, přičemž první vstup voliče je určen k přijmutí počáteční
-5CZ 294402 B6 hodnoty minimální hodnoty vstupního obrazového signálu, druhý vstup voliče je spojen s výstupem druhého omezovače a třetí vstup voliče je určen k přijmutí impulzu snímkového zatemnění, druhou odečítačku pro přijmutí výstupní hodnoty voliče a výstupní hodnoty hradla logického součinu a pro odečtení výstupní hodnoty hradla od výstupní hodnoty voliče, přičemž první vstup druhé odečítačky je spojen s výstupem voliče a druhý vstup odečítačky je spojen s výstupem hradla, druhý omezovač pro přijmutí výstupní hodnoty druhé odečítačky, pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota druhé odečítačky je nižší než nulová hodnota nebo rovna nulové hodnotě, a pro vyvedení výstupní hodnoty druhé odečítačky v případě, že výstupní hodnota druhé odečítačky je vyšší než nulová hodnota, přičemž vstup druhého omezovače je spojen s výstupem druhé odečítačky, přičemž spínací obvod je tvořen hradlem logického součinu pro přijmutí impulzu detekční periody určeného pro indikaci periody detekce hodnoty černé vstupního obrazového signálu, pro vyvedení nulové hodnoty na výstup v případě, že hradlo nepřijalo impulz detekční periody a pro vyvedení výstupní hodnoty prvního omezovače na výstup v případě, že hradlo přijalo impulz detekční periody, přičemž první vstup hradla je spojen s výstupem prvního omezovače a druhý vstup hradla je určen k přijmutí impulzu detekční periody.
Přehled obrázků na výkresech
V následující části přihlášky vynálezu je uveden popis příkladů provedení, ve kterém jsou činěny odkazy na přiložené výkresy, na kterých obr. 1 zobrazuje blokové schéma prvního příkladu provedení detekčního obvodu podle vynálezu, obr. 2 zobrazuje časové průběhy signálu, které odpovídají funkci detekčního obvodu podle prvního příkladu provedení, přičemž obr. 2A zobrazuje časový průběh analogového vstupního obrazového signálu, obr. 2B zobrazuje časový průběh impulzu detekční periody, obr. 2C zobrazuje časový průběh impulzu snímkového zatemnění, obr. 2D zobrazuje časový průběh detekované minimální hodnoty v digitální formě, obr. 2E zobrazuje časový průběh signálu, ze kterého je zřejmá změna detekované minimální hodnoty, a obr. 2F zobrazuje časový průběh signálu, ze kterého je zřejmé překlopení detekované minimální hodnoty, obr. 3 zobrazuje blokové schéma druhého příkladu provedení podle vynálezu, obr. 4 zobrazuje časové průběhy signálů znázorňující rozdíl mezi funkcí prvního příkladu provedení a funkcí druhého příkladného provedení, přičemž obr. 4A zobrazuje časový průběh impulzu snímkového zatemnění,
-6CZ 294402 B6 obr. 4B zobrazuje časový průběh signálu, ze kterého je zřejmá změna výstupní hodnoty klopného obvodu 7a, obr. 4C zobrazuje časový průběh signálu, ze kterého je zřejmá změna výstupní hodnoty klopného obvodu 7b, obr. 5 zobrazuje blokové schéma třetího příkladu provedení detekčního obvodu podle vynálezu, obr. 6 zobrazuje blokového schéma čtvrtého příkladu provedení detekčního obvodu podle vynálezu, obr. 7 zobrazuje blokové schéma pátého příkladu provedení detekčního obvodu podle vynálezu, a obr. 8 zobrazuje blokové schéma konvenčního detekčního obvodu pro detekci hodnoty černé vstupního obrazového signálu.
Příklady provedení vynálezu
V následujícím textu jsou popsány příklady provedení vynálezu, přičemž v popisech příkladech provedení jsou dělány odkazy na obr. 1 až 7.
První příklad provedení
Obr. 1 zobrazuje blokové schéma obvodu pro detekci hodnoty černé obrazového signálu podle prvního příkladu provedení. Obr. 2 zobrazuje časové průběhy některých výstupních hodnot, které jsou generovány příslušnými prvky uvedené obvodu v průběhu jeho provozu.
Na obr. 1 je zobrazen analogově digitální převodník 20. Odečítačka 1 přijímá výstupní hodnotu druhého omezovače 6 při prvním vstupu A, rovněž i hodnotu vstupního obrazového signálu při druhém vstupu B, přičemž z odečítačky 1 vystupuje výsledek odečtení hodnoty vstupního obrazového signálu od výstupní hodnoty druhého omezovače 6. Prvý omezovač 2 přijímá výstupní hodnotu odečítačky 1, přičemž z prvního omezovače 2 vystupuje „0“ v případě, že přijatá hodnota není větší než „0“, nebo vystupuje přijatá hodnota jako taková (tj. hodnota přijaté aktuální hodnoty) v případě, že přijatá hodnota je větší než „0“. Diferenciální detekční obvod zahrnuje analogově digitální převodník 20, první odečítačku 1 a první omezovač 2.
Hradlo 3 logického součinu přijímá impulz detekční periody, který je roven „1“ v průběhu periody detekce hodnoty černé a je roven „0“ v průběhu ostatních period. Hradlo 3 logického součinu rovněž přijímá výstupní hodnotu prvního omezovače 2, přičemž z hradla 3 vystupuje „0“ v případě, že impulz detekční periody je roven „0“, nebo výstupní hodnota prvního omezovače 2 jako taková v případě, že impulz detekční periody je roven „1“. Hradlo 3 logického součinu tvoří spínací obvod.
Volič 4 přijímá počáteční hodnotu minimální hodnoty vstupního obrazového signálu, výstupní hodnotu druhého omezovače 6 a impulz snímkového zatemnění, který je jednou generován v periodě snímkovacího zatemnění vstupního obrazového signálu, přičemž z voliče 4 vystupuje jednak počáteční hodnota minimální hodnoty vstupního obrazového signálu, případě, že volič 4 přijal impulz snímkového zatemnění, a jednak výstupní hodnota druhého omezovače 6 v případě, že volič 4 nepřijal impulz snímkového zatemnění.
-7CZ 294402 B6
Druhá odečítačka 5 přijímá jednak výstupní hodnotu voliče 4 při prvním vývodu A, a jednak výstupní hodnotu hradla 3 logického součinu při druhém vývodu B, přičemž z druhé odečítačky 5 vystupuje výsledek odečtení výstupní hodnoty hradla 3 logického součinu od výstupní hodnoty voliče 4. Druhý omezovač 6 přijímá výstupní hodnotu druhé odečítačky 5, přičemž z druhého omezovače 6 vystupuje jednak „0“ v případě, že výstupní hodnota odečítačky 5 není vyšší než „0“, a jednak výstupní hodnota druhé odečítačky 5 v případě, že výstupní hodnota druhé odečítačky 5 v případě, že výstupní hodnota druhé odečítačky 5 je vyšší než „0“. Výstupní hodnota druhého omezovače 6 se vede na první vývod A první odečítačky 1. Aktualizační obvod zahrnuje volič 4, druhou odečítačkou 5 a druhý omezovač 6.
Klopný obvod 7a přijímá jednak výstupní hodnotu druhého omezovače 6 a jednak impulz snímkového zatemnění. V případě, že klopný obvod 7a přijal impulz snímkového zatemnění, klopný obvod 7a se uvede do činnosti za účelem generování aktualizovaného minimální hodnoty představující hodnotu černé vstupního obrazového signálu.
V následující části je uveden popis funkce detekčního obvodu o výše popsaném uspořádání, přičemž v tomto popise jsou činěny odkazy na obr. 2.
Analogově digitální převodník 20 převádí analogovou hodnotu vstupního obrazového signálu, znázorněnou na obr. 2A, na digitální hodnotu, čímž se kvantuje vstupní analogový signál. Z obr. 2A je zřejmé, že hodnota jasu obrazového signálu (znázorněna pouze datová část a jsou vyloučeny časové průběhy vln synchronního signálu, apod.) je vyšší při horní části a nižší při spodní části.
První odečítačka 1 přijímá jednak výstupní hodnotu druhého omezovače 6 a jednak hodnotu vstupního obrazového signálu, přičemž odečítá hodnotu vstupního obrazového signálu od výstupní hodnoty druhého omezovače 6, načež z této odečítačky vystupuje výsledek uvedeného odečtení. První omezovač 2 přijímá výstupní hodnotu první odečítačky 1, přičemž z prvního omezovače 6 vystupuje „0“ v případě, že výstupní hodnota první odečítačky 1 není vyšší než „0“, nebo výstupní hodnota první odečítačky 1 v případě, že výstupní hodnota první odečítačky 1 je vyšší než „0“. Jinými slovy řečeno, z prvního omezovače 2 vystupuje přijatá hodnota pouze v případě, že hodnota vstupního obrazového signálu je nižší než výstupní hodnota druhého omezovače.
Hradlo 3 logického součinu přijímá impulz detekční periody, který je roven „1“ v průběhu detekční periody, určené pro detekci hodnoty černé vstupního obrazového signálu, nebo je roven „0“ v průběhu ostatních period, jak je to zřejmé z obr. 2B. Hradlo 3 logického součinu rovněž přijímá výstupní hodnotu prvního omezovače 2, načež z hradla 3 vystupuje „0“ v případě, že impulz detekční periody je roven „0“, nebo výstupní hodnota prvního omezovače 2 v případě, že impulz detekční periody je roven „1“. Funkcí hradla 3 je to, aby detekční obvod podle vynálezu byl v činnosti pouze v průběhu periody, v průběhu které je žádoucí detekovat hodnotu černé, tj. periody, v průběhu které se přijímají hodnoty vstupního obrazového signálu. To znamená, že v průběhu ostatních period, jakými jsou např. periody synchronního signálu, vyrovnávací impulz, apod., detekční obvod podle vynálezu je mimo provoz.
Volič 4 přijímá jednak počáteční hodnotu minimální hodnoty vstupního obrazového signálu, jednak výstupní hodnotu druhého omezovače 6 a jednak impulz snímkového zatemnění, který je generován jednou v průběhu periody snímkového zatemnění, jak je to zřejmé z obr. 2C, přičemž z voliče 4 vystupuje počáteční hodnota minimální hodnoty vstupního obrazového signálu v případě, že volič 4 přijal impulz snímkového zatemnění, nebo výstupní hodnota druhého omezovače 6 v případě, že volič 4 nepřijal impulz snímkového zatemnění. Funkcí voliče 4 je inicializovat každou minimální hodnotu vstupního obrazového signálu detekovanou v předcházejícím obraze, tj. nastavit tuto minimální hodnotu na počáteční hodnotu minimální hodnoty.
V detekčním obvodu podle vynálezu počáteční hodnota minimální hodnoty vstupního obrazového signálu je určena počáteční hodnotou přivedenou do voliče 4, přičemž v případě, že se na
-8CZ 294402 B6 vstupu voliče 4 neobjeví hodnota vstupního obrazového signálu, která je nižší než uvedená počáteční hodnota, potom tato počáteční hodnota vystupuje z voliče 4 jako hodnota černé vstupního obrazového signálu.
Druhá odečítačka 5 přijímá jednak výstupní hodnotu voliče 4 a jednak výstupní hodnotu hradla 3 logického součinu, přičemž z druhé odečítačky 5 vystupuje výsledek odečtení výstupní hodnoty hradla 3 logického součinu od výstupní hodnoty voliče 4. Jinými slovy řečeno, druhá odečítačka 5 odečítá rozdíl mezi výstupní hodnotou druhého omezovače 6 a hodnotou vstupního obrazového signálu od výstupní hodnoty voliče 4 v případě, že hodnota vstupního obrazového signálu je nižší než výstupní hodnota voliče 4, která je tvořena buď počáteční hodnotou minimální hodnoty, nebo výstupní hodnotou druhého omezovače 6.
Druhý omezovač 6 přijímá výstupní hodnotu druhé odečítačky 5, přičemž z tohoto omezovače vystupuje buď „0“, a to v případě, že výstupní hodnota druhé odečítačky 5 není vyšší než „0“, nebo výstupní hodnota druhé odečítačky 5, a to v případě, že výstupní hodnota druhé odečítačky je vyšší než „0“, přičemž výstupní hodnota druhého omezovače 6 je vedena na první vstup A první odečítačky 1. V souladu s výše popsanou funkcí omezovače 6 v případě, že přivedený obrazový signál má v důsledku přítomnosti šumu mimořádně nízkou hodnotu, druhý omezovač 6 zamezuje tomu, aby se uvedená minimální hodnota nestala zápornou hodnotou. Jak je to zobrazeno na obr. 2D a 2E, jestliže impulz detekční periody je roven „1“, potom minimální hodnota, která je tvořena výstupní hodnotou druhého omezovače 6, je aktualizována v každý okamžik, ve kterém je přiveden vstupní obrazový signál. Výstupní hodnoty druhého omezovače 6 jsou vyjádřeny v digitální formě a zobrazeny na obr. 2D, zatímco na obr. 2E jsou zobrazeny v analogové formě. V případě, že impulz detekční periody je roven „0“, potom tyto výstupní hodnoty zůstávají stejné beze změny.
Klopný obvod 7a přijímá jednak výstupní hodnotu druhého omezovače 6 a jednak impulz snímkového zatemnění. Za účelem vyvedení detekčního výsledku na výstup se klopný obvod 7a uvede do činnosti impulzem snímkového zatemnění. Jak je to zobrazeno na obr. 2F, výstupní hodnota klopného obvodu 7a se mění. Jak je to zobrazeno na obr. 2D a 2E, za účelem aktualizace výstupní hodnoty klopného obvodu 7a, tj. změny výstupní hodnoty z hodnoty Zo na Zb se hodnota překlopená klopným obvodem 7a vyvede na výstup v okamžiku přijetí impulzu snímkového zatemnění. Ve stejném okamžiku se z voliče 4 na výstup vyvede počáteční hodnota minimální hodnoty vstupního obrazového signálu, čímž se výstupní hodnota druhého omezovače změní z hodnoty Zi na počáteční hodnotu Zo.
Uvedená počáteční hodnota se nastaví tak, aby signál jasu nebyl nadměrně kompenzován v následujícím stupni detekovanou hodnotou černé, přičemž počáteční hodnota je jemně nastavitelná za účelem získání nejpřijatelnějšího obrazu.
V tomto prvním příkladě provedení hradlo 3 logického součinu, působící jako spínací obvod, je uspořádáno za prvním omezovačem 2, avšak toto hradlo 3 logického součinu může být uspořádáno za druhou odečítačkou 5 nebo za druhým omezovačem 6 za účelem vyvedení výstupní hodnoty na výstup během periody, ve které je přítomen impulz detekční periody, nebo zadržení výstupní hodnoty po dobu trvání ostatních period.
Uvedený příklad provedení je možné dále modifikovat. Jako příklad jedné modifikace může být uvedeno provedení dosažené tím, že se vyjme hradlo 3 logického součinu, výstup druhého omezovače 6 se připojí na druhý vývod B druhé odečítačky, výstup analogově digitálního převodníku 20, rovněž i vývod reverzního signálu impulzu detekční periody se spojí se vstupem hradla logického součtu a výstup hradla logického součtu se připojí k druhému vývodu B odečítačky 1. Tímto uspořádáním se výstupní hodnota analogově digitálního převodníku 20 přivede do první odečítačky 1 pouze v periodě, ve které je přítomen impulz detekční periody.
-9CZ 294402 B6
První příklad provedení a jeho modifikace umožňují vyvést výstupní hodnotu na výstup pouze v okamžiku přivedení impulzu detekční periody, v důsledku čehož hodnota černé digitalizovaného obrazového signálu se může přesně detekovat pro každý obraz nebo každé pole.
Druhý příklad provedení
Obr. 3 zobrazuje blokové schéma druhého příkladu provedení detekčního obvodu pro detekci hodnoty černé obrazového signálu. Rozdíl mezi druhým a prvním příkladem provedení spočívá v tom, že detekční obvod podle druhého příkladu dále zahrnuje cyklický filtr s cyklickým koeficientem „K“. Tento cyklický filtr zahrnuje:
první zesilovač 9, který přijímá jednak výstupní hodnotu klopného obvodu 7b nebo-li detekovanou hodnotu černé a jednak hodnoty určující zisk „K“ zesilovače a zesiluje výstupní hodnotu klopného obvodu 7b ziskem „K“, druhý zesilovač 8a, který přijímá jednak výstupní hodnotu druhého omezovače 6 a jednak hodnoty určující zisk „K“, a zesiluje výstupní hodnotu druhého omezovače 6 hodnotou „l-K“, přičemž 0< K < 1, a sčítačku jOa, která sčítá výstupní hodnotu druhého zesilovače 8a s výstupní hodnotou prvního zesilovače 9 a vyvádí výsledek tohoto součtu na výstup.
Klopný obvod 7b. přijímá výstupní hodnotu sčítačky 10a a hodnotu na výstupu překlápí na výstupní hodnotu sčítačky 10a při přijmutí impulzu snímkového zatemnění.
Ostatní prvky detekčního obvodu podle druhého příkladu jsou identické s příslušnými prvky detekčního obvodu podle prvního příkladu provedení.
V následující části popisu je vysvětlen rozdíl mezi činnosti detekčního obvodu podle druhého příkladu a činnosti detekčního obvodu podle prvního příkladu, přičemž v tomto popisu jsou činěny odkazy na obr. 4.
Druhý zesilovač 8a přijímá jednak výstupní hodnotu druhého omezovače 6 jednak předem stanovenou hodnotu, určující zisk „K“ druhého zesilovače 8a, a zesiluje výstupní hodnotu druhého omezovače 6 hodnotou „l-K“.
První zesilovač 9 přijímá jednak výstupní hodnotu klopného obvodu 7b nebo-li detekovanou hodnotu černé a jednak předem nastavenou hodnotu, určující zisk „K“ prvního zesilovače 9, a zesiluje výstupní hodnotu klopného obvodu 7b hodnotou „K“.
Sčítačka 10a sčítá výstupní hodnotu druhého omezovače 9, vedenou skrze druhý zesilovač 8a, s výstupní hodnotou klopného obvodu 7b, vedenou skrze první zesilovač 9, přičemž tyto obě výstupní hodnoty jsou předtím, než jsou sečteny, váženy.
Klopný obvod 7a přijímá výstupní hodnotu sčítačky 10a a překlápí hodnotu na svém výstupu na výstupní hodnotu sčítačky 10a při přijmutí impulzu snímkového zatemnění.
Obr. 4a znázorňuje impulzy snímkového zatemnění podobné impulzům znázorněným na obr. 2C.
Obr. 4B zobrazuje změny výstupních hodnot klopného obvodu 7a podle prvního příkladu, ke kterým dochází v závislosti na vstupních hodnotách obrazovém signálu. Obr. 4C zobrazuje změny výstupních hodnot klopného obvodu 7b podle druhého příkladu, ke kterým dochází v závislosti na vstupních hodnotách obrazového signálu, identických se vstupními hodnotami obrazové signálu, zavedenými do detekčního obvodu podle prvního příkladu. Časové průběhy vln jsou v obou případech znázorněny v analogové formě.
- 10CZ 294402 B6
V případě zesilovacího zisku „K“ rovného „0,5“ sčítačka 10a vypočte průměr dvou výstupních hodnot, z nichž jedna je hodnota černé, detekovaná v předcházejícím obraze nebo poli, tj. výstupní hodnota klopného obvodu 7b, a druhá je výstupní hodnotou druhého omezovače 6. Jinými slovy, v případě, že je přiveden vstupní obrazový signál v rámci daného obrazu nebo pole, potom v příkladě, znázorněném na obr. 4B, vstupní obrazový signál způsobí změnu výstupní hodnoty klopného obvodu 7a z hodnoty Zo na hodnotu Zb přičemž rozdíl mezi těmito hodnotami je značný, zatímco v příkladě, znázorněném na obr. 4C, se výstupní hodnota klopného obvodu 7b snižuje postupně po stupních, např. z hodnoty Zf na Z2', Z3' a Z4'.
Tudíž oproti prvnímu příkladu provedení, jestliže výstupní obrazový signál, který strmě mění výstupní hodnoty, je přiveden do výše popsaného uspořádání prvků podle druhého příkladu provedení, výstupní data se strmě nemění, nýbrž se mění postupně pole po poli nebo řádku po řádce.
Klopný obvod 7b podle druhého příkladu provedení působí nejen jako zpožďovací člen výše popsaného cyklického filtru, ale rovněž jako klopný obvod pro aktuální minimální hodnotu vstupního obrazového signálu. Tím se ušetří jeden klopný obvod oproti provedení, ve kterém se výše popsaný cyklický filtr s klopným obvodem 7a přidá k zapojení podle prvního příkladu provedení. V důsledku toho se předpokládá rychlejší odpověď jedním polem nebo jedním obrazem v detekčním obvodě podle druhého příkladu.
Zpožďovací funkce uvedeného filtru zamezuje strmé změně detekované hodnoty černé, a tudíž je možné detekovat optimální hodnotu černé pro jedno pole nebo jeden obraz.
V detekčním obvodě podle druhého příkladu provedení cyklický filtr zamezuje strmé změně hodnoty černé obrazového signálu v digitální formě, čímž je možné hodnotu černé správně detekovat, aniž by detekce byla ovlivněna přítomností Šumu.
Třetí příklad provedení
Na obr. 5 je zobrazen blokové schéma detekčního obvodu pro detekci hodnoty černé obrazového signálu podle třetího příkladu provedení.
Rozdíl mezi druhým příkladem a třetím příkladným spočívá v tom, že detekční obvod podle třetího příkladu namísto cyklického filtru podle druhého příkladu zahrnuje jiný cyklický filtr, který má cyklický koeficient „K“ a zahrnuje sčítačku 10b, druhý zesilovač 8b, třetí zesilovač 11 a klopný obvod 7c. Cyklický filtr podle třetího příkladu má zlepšený výkon oproti cyklickému filtru podle druhého příkladu. Jak je zobrazeno na obr. 5, v cyklickém filtru podle třetího příkladu první vývod A sčítačky 10b, je přímo spojen s výstupem druhého omezovače 6, oproti cyklickému filtru podle druhého příkladu, ve kterém první vývod A sčítačky 10a byl spojen s výstupem druhého omezovač 6 přes druhý zesilovač 8a. V důsledku toho se v detekčním obvodě podle třetího příkladu neprohlubuje chyba kvantování a bitová přesnost se stává vyšší. Ostatní prvky detekčního obvodu podle třetího příkladu jsou identické s příslušnými prvky detekčního obvodu podle druhého příkladu, takže jejich popis a funkce není v následující části uveden.
V následující části je uveden popis funkce detekčního obvodu pro detekci hodnoty černé podle třetího příkladu provedení, přičemž tato funkce se liší od funkce detekčního podle prvního příkladu provedení.
Třetí zesilovač 11 přijímá jednak výstupní hodnotu klopného obvodu 7c nebo-li detekovanou hodnotu černé a jednak předem stanovenou hodnotu, která určuje zisk „K“ třetího zesilovače, přičemž třetí zesilovač zesiluje výstupní hodnotu klopného obvodu 7c hodnotou ,,K/(1-K)“.
- 11 CZ 294402 B6
Sčítačka 10b přijímá jednak výstupní hodnotu třetího zesilovače 11 a jednak výstupní hodnotu druhého omezovače 6, načež tyto výstupní hodnoty sčítá a výsledek součtu vyvádí na výstup.
Druhý zesilovač 8b přijímá jednak výstupní hodnotu sčítačky 10b ajednak předem nastavenou hodnotu, která určuje zisk „K“ druhého zesilovače a zesiluje výstupní hodnotu sčítačky 10b hodnotou „(1-K)“.
Klopný obvod 7c přijímá jednak výstupní hodnotu druhého zesilovač 8b ajednak impulz snímkového zatemnění a vyvádí na výstup detekovanou hodnotu černé při přijmutí impulzu snímkového zatemnění. Cyklickým filtrem podle výše popsaného uspořádání se omezí strmá změna výstupní hodnoty, způsobená šumy, a rovněž výstupní hodnoty se mohou přesněji spočítat. V důsledku toho se hodnota černé může spolehlivě detekovat a obraz se může regulovat tak, že je přirozenější.
Detekční obvod podle třetího provedení může přesněji detekovat hodnotu černé obrazového signálu v digitální formě bez toho, že by detekční výsledek byl zkreslen šumy, přičemž při této detekci dochází méně k chybám v důsledku zaokrouhlení cyklickým filtrem.
Čtvrtý příklad provedení
Obr. 6 zobrazuje blokové schéma detekčního obvodu podle čtvrtého příkladu provedení.
Rozdíl mezi čtvrtým a prvním příkladem provedení spočívá v tom, že detekční obvod podle čtvrtého příkladu provedení dále zahrnuje násobičku 12 a děličku 13. Násobička 12 přijímá jednak při druhém vstupu B nastavovací hodnotu pro nastavení detekční citlivosti, která určuje detekční citlivost prvého omezovače 2, tj. diferenciálního detekčního obvodu, a jednak při prvním vývodu A počáteční hodnotu minimální hodnoty, načež přijaté hodnoty vynásobí a výsledek vynásobení vyvede k voliči 4.
Dělička 13 přijímá jednak při druhém vstupu B nastavovací hodnotu pro nastavení detekční citlivosti a jednak při prvním vývodu A výstupní hodnotu druhého omezovače 6 a dělí výstupní hodnotu druhého omezovače 6 uvedenou nastavovací hodnotou, načež výsledek podílu zavádí ke klopnému obvodu 7b.
Aktualizační obvod zahrnuje násobičku 12, volič 4, druhou odečítačku 5, druhý omezovač 6 a děličku 13. Aktualizační obvod vydělí diferenciální výstupní hodnotu hradla 3 logického součinu uvedenou nastavovací hodnotou a nastaví detekční citlivost diferenciálního detekčního obvodu.
Ostatní prvky detekčního obvodu podle čtvrtého příkladu provedení jsou identické s příslušnými prvky detekčního obvodu podle prvního příkladu provedení, a tudíž popis těchto prvků není v následující části uveden.
V následující části je uveden popis funkce detekčního obvodu podle čtvrtého příkladu provedení, přičemž v tomto popise jsou činěny odkazy na obr. 6.
Analogové digitální převodník 20 kvantuje hodnoty vstupní obrazového signálu. První odečítačka 1 přijímá jednak výstupní hodnotu děličky 13 při prvním vstupu A ajednak hodnotu vstupního obrazového signálu při druhém vstupu vývodu B, odečítá hodnotu vstupního obrazového signálu od výstupní hodnoty děličky 13 a vyvádí výsledek tohoto rozdílu na výstup. Prvý omezovač 2 přijímá výstupní hodnotu první odečítačky 1, vyvádí hodnotu „0“ na výstup v případě, že výstupní hodnota první odečítačky 1 není vyšší než „0“, a vyvádí na výstup výstupní hodnotu první odečítačky v případě, že výstupní hodnota první odečítačky 1 je vyšší než „0“. Jinými slovy řečeno, z prvního omezovače 2 vystupuje vstupní hodnota tohoto omezovače při druhém vstupu
- 12CZ 294402 B6
B pouze v případě, že vstupní hodnota při druhém vstupu B je nižší, než je vstupní hodnota při prvním vstupu A.
Hradlo 3 logického součinu přijímá impulz detekční periody, který má hodnotu „1“ v případě, že se detekuje hodnota černé vstupního obrazového signálu, nebo hodnotu „0“ v případě, že se nedetekuje hodnota černé. Hradlo 3 rovněž přijímá výstupní hodnotu prvního omezovače 2. Z hradla 3 logického součinu vystupuje „0“, a to v případě, že impulz detekční periody má hodnotu „0“, nebo výstupní hodnota druhého omezovače 2 a to v případě, že impulz detekční periody zůstává při hodnotě „1“. Výše popsané uspořádaní a funkce prvků detekčního obvodu umožňují uvést detekční obvod do činnosti pouze v průběhu detekční periody, vyhrazené pro detekci hodnoty černé vstupního obrazového signálu.
Násobička 12 přijímá jednak počáteční hodnotu minimální hodnoty vstupního obrazového signálu a jednak nastavovací hodnotu pro nastavení detekční citlivosti hodnoty černé vstupního obrazového signálu, vynásobí přijaté hodnoty a výsledek vynásobení vyvede na výstup. Tato část detekčního obvodu je určena pro stanovení detekční citlivosti pro následující část detekčního obvodu. Čím vyšší je nastavovací hodnota pro nastavení detekční citlivosti, tím nižší je detekční citlivost, a tím více je detekční obvod stabilnější proti šumům.
Volič 4 přijímá jednak výstupní hodnotu násobičky 12, jednak výstupní hodnotu druhého omezovače 6 a jednak impulz snímkového zatemnění, a vyvádí na výstup výstupní hodnotu násobičky 12, a to v případě, že volič 4 přijal impulz snímkového zatemnění, nebo výstupní hodnotu druhého omezovače 6, a to v případě, že volič 4 nepřijal impulz snímkového zatemnění. Výše popsaná část detekčního obvodu umožňuje v každém právě probíhajícím obraze nebo poli provést inicializaci minimální hodnoty vstupního obrazového signálu, která se detekovala v předcházejícím obraze na poli. V detekčním obvodě podle vynálezu se minimální hodnota vstupního obrazového signálu aktualizuje přivedením počáteční hodnoty do násobičky 12, přičemž v případě, že do aktualizačního obvodu není přivedena hodnota vstupního obrazového signálu, která je nižší než uvedená počáteční hodnota, potom počáteční hodnota jako taková je hodnotou černé vstupního obrazového signálu.
Odečítačka 5 přijímá jednak při prvním vstupu A výstupní hodnotu voliče 4 a jednak výstupní hodnotu hradla 3 logického součinu, odečítá výstupní hodnotu hradla 3 logického součinu od výstupní hodnoty voliče 4 a vyvádí výsledek rozdílu na výstup. Jinými slovy řečeno druhá odečítačka 5 odečítá rozdíl mezi výstupní hodnotou druhého omezovače 6 a hodnotu vstupního obrazového signálu od výstupní hodnoty voliče 4 pouze v případě, že hodnota vstupního obrazového signálu je nižší, než je buď výstupní hodnota voliče 4, tj. než uvedená počáteční hodnota, nebo výstupní hodnota druhého omezovače 6.
Druhý omezovač 6 přijímá výstupní hodnotu druhé odečítačky 5, a vyvádí na výstup buď hodnotu „0“, a to v případě, že výstupní hodnota druhé odečítačky 5 není vyšší než „0“, nebo výstupní hodnotu druhé odečítačky 5, a to v případě, že výstupní hodnota druhé odečítačky je vyšší než „0“, přičemž výstupní hodnota druhého omezovače 6 se přivede na první vstup první odečítačky 1. Jinými slovy řečeno, v případě, že v důsledku hluků se do detekčního obvodu přivede mimořádně slabý signál, druhý omezovač 6 může zamezit generování záporné minimální hodnoty.
Dělička 13 přijímá jednak výstupní hodnotu druhého omezovače 6 při prvním vstupu A a jednak nastavovací hodnotu pro nastavení detekční citlivosti při druhém vstupu B. Funkce děličky 13 spočívá v rušení násobení, prováděné násobičkou 12, za účelem aktualizace výstupních hodnot v původním měřítku.
V důsledku činnosti násobičky 12 a děličky 13 se reguluje detekční citlivost.
-13 CZ 294402 B6
Klopný obvod 7d přijímá výstupní hodnotu děličky 13 a vyvádí na výstup detekovanou hodnotu černé při přijmutí impulzu snímkového zatemnění.
Uvedená nastavovací hodnota pro nastavení detekční citlivosti je tudíž základem pro nastavení detekční citlivosti. V případě, že detekční citlivost je vysoká (konstanta doby odezvy je malá), potom se snižuje schopnost omezení šumů, zatímco se očekává rychlejší odezva na nesouvislé změny obrazů. Na druhé straně v případě, že detekční citlivost je nízká (konstanta doby odezvy je vysoká), potom se zesiluje schopnost omezení šumů, avšak se očekává pomalá odezva na nesouvislé změny obrazů. Vzhledem k tomu se jako hodnota pro nastavení detekční citlivosti, použije střední hodnota, kterou je lepší zvolit podle přání uživatele.
Jak je to zřejmé ze čtvrtého příkladu provedení, nastavovací hodnotou pro nastavení detekční citlivosti, je možné regulovat citlivost detekce hodnoty černé vstupního obrazového signálu, takže hodnota černé v digitální formě se může přesně detekovat v každém obraze nebo poli, aniž by se výsledek detekce ovlivnil šumy.
Stejný účinek jako ve čtvrtém příkladě provedení lze očekávat v prvním příkladě provedení v případě, že dělička 13 se zapojí před hradlo 3 logického součinu nebo za bradlo 3 logického součinu, takže výstupní hodnota prvního omezovače 2 resp. výstupní hodnota hradla 3 logického součinu se vydělí nastavovací hodnotou pro nastavení detekční citlivosti.
Důvodem použití uspořádání prvků podle čtvrtého příkladu provedení je zamezení zaokrouhlovacích chyb u hodnot, zpracovávaných v digitální formě.
Pátý příklad provedení
Obr. 7 zobrazuje blokové schéma pátého příkladu provedení detekčního obvodu pro detekci hodnoty černé vstupního obrazového signálu. Rozdíl mezi pátým příkladem a čtvrtým příkladem provedení spočívá v tom, že detekční obvod podle pátého příkladu dále zahrnuje cyklický filtr, použitý ve třetím příkladě provedení. Jak je to zřejmé z obr. 7 cyklický filtr zahrnuje druhý zesilovač 8b, třetí zesilovač 11 a sčítačku 10b.
Detekční obvod podle pátého příkladu provedení má jednak funkci detekčního obvodu podle čtvrtého příkladu, spočívající ve stanovení detekční citlivosti a jednak funkci detekčního obvodu podle třetího příkladu, spočívající ve zpožďovací funkci.
Detekční obvod podle výše popsaných příkladech provedení může přesně detekovat hodnotu černé vstupního obrazového signálu v digitální formě bez toho, že výsledek detekce by byl ovlivněn šumy.
Výše popsaná provedení jsou pouze příklady provedení detekčního obvodu podle vynálezu, a tudíž nikterak neomezují rozsah ochrany detekčního obvodu podle vynálezu, který je dán přiloženými patentovými nároky. Odborníkovi v daném oboru je zřejmé, že existují ještě další provedení detekčního obvodu podle vynálezu a jejich modifikace, které spadají do uvedeného rozsahu ochrany.

Claims (9)

  1. PATENTOVÉ NÁROKY
    1. Detekční obvod pro detekci hodnoty černé vstupního obrazového signálu, vyznačený t í m , že zahrnuje diferenciální detekční obvod pro porovnání hodnoty vstupního obrazového signálu s aktuální minimální hodnotou vstupního obrazového signálu a pro vyvedení rozdílu hodnoty vstupního obrazového signálu od aktuální minimální hodnoty vstupního obrazového signálu na výstup v případě, že hodnota vstupního obrazového signálu je nižší, než je aktuální minimální hodnota obrazového signálu, spínací obvod pro vyvedení výstupní hodnoty diferenciálního detekčního obvodu na výstup v průběhu detekční periody určené pro detekci hodnoty černé vstupního detekčního signálu, přičemž vstup spínacího obvodu je spojen s výstupem diferenciálního detekčního obvodu, aktualizační obvod pro aktualizaci minimální hodnoty vstupního obrazového signálu korekcí aktuální hodnoty vstupního obrazového signálu za použití výstupní hodnoty spínacího obvodu, pro vyvedení aktualizované minimální hodnoty vstupního obrazového signálu na výstup a pro nastavení aktuální minimální hodnoty vstupního obrazového signálu na počáteční hodnotu minimální hodnoty vstupního obrazového signálu při přijetí impulzu snímkového zatemnění, přičemž vstup aktualizačního obvodu je spojen s výstupním spínacího obvodu a výstup aktualizačního obvodu je spojen s prvním vstupem diferenciálního detekčního obvodu, a klopný prostředek pro překlopení a vyvedení výstupní hodnoty aktualizačního obvodu na výstup v průběhu periody snímkového zatemnění.
  2. 2. Detekční obvod podle nároku 1,vyznačený tím, že aktualizační obvod je dále určen pro přijmutí nastavovací hodnoty určené pro nastavení detekční citlivosti diferenciálního detekčního obvodu, a pro nastavení detekční citlivosti diferenciálního obvodu matematickým vyhodnocením výstupní hodnoty spínacího obvodu za použití uvedené nastavovací hodnoty.
  3. 3. Detekční obvod podle nároku 1, vyznačený tím, že diferenciální detekční obvod zahrnuje analogově digitální převodník (20) pro přijmutí analogové hodnoty vstupního obrazového signálu, pro převedení analogové hodnoty vstupního obrazového signálu na digitální hodnotu a pro vyvedení digitální hodnoty vstupního obrazového signálu na výstup, přičemž vstup digitálního převodníku (20) je určen pro přijmutí analogové hodnoty vstupního obrazového signálu první odečítačku (1) pro přijmutí výstupní hodnoty analogově digitálního převodníku (20) a výstupní hodnoty aktualizačního obvodu, pro odečtení výstupní hodnoty analogově digitálního převodníku od výstupní hodnoty aktualizačního obvodu a pro vyvedení tohoto rozdílu na výstup, přičemž první vstup první odečítačky (1) je spojen s výstupem aktualizačního obvodu a druhý vstup první odečítačky (1) je spojen s výstupem analogově digitálního převodníku (20), a první omezovač (2) pro přijmutí výstupní hodnoty první odečítačky (1), pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota první odečítačky (1) je nižší než nulová hodnota nebo rovna nulové hodnotě a pro vyvedení výstupní hodnoty první odečítačky (1) v případě, že výstupní hodnota první odečítačky (1) je vyšší než nulová hodnota, přičemž vstup prvního omezovače (2) je spojen s výstupem první odečítačky (1),
    - 15CZ 294402 B6 přičemž spínací obvod je tvořen hradlem (3) logického součinu pro přijmutí impulzu detekční periody, indikujícího detekční periodu pro detekci hodnoty černé vstupního obrazového signálu, a výstupní hodnoty prvního omezovače (2), pro vyvedení nulové hodnoty na výstup v případě, že hradlo (3) nepřijalo impulz detekční periody a pro vyvedení výstupní hodnoty prvního omezovače (2) na výstup v případě, že hradlo (3) přijalo impulz detekční periody, přičemž první vstup hradla (3) je spojen s výstupem prvního omezovače (2) a druhý vstup hrdla (3) je určen pro přijmutí impulzu detekční periody.
  4. 4. Detekční obvod podle nároku 3, vyznačený tím, že aktualizační obvod zahrnuje volič (4) pro přijmutí výstupní hodnoty druhého omezovače (6), počáteční hodnoty minimální hodnoty vstupního obrazového signálu a impulzu snímkového zatemnění, pro vyvedení počáteční hodnoty minimální hodnoty vstupního obrazového signálu na výstup v případě, že volič (4) přijal impulz snímkového zatemnění a pro vyvedení výstupní hodnoty druhého omezovače v případě, že volič (4) nepřijal impulz snímkového zatemnění, přičemž první vstup voliče (4) je určen pro přijmutí počáteční hodnoty minimální hodnoty vstupního obrazového signálu, druhý vstup je spojen s výstupem druhého omezovače (6) a třetí vstup voliče (4) je určen pro přijmutí impulzu snímkového zatemnění, druhou odečítačku (5) pro přijmutí výstupní hodnoty voliče (4) a výstupní hodnoty hradla (3) logického součinu a pro odečtení výstupní hodnoty hradla (3) od výstupní hodnoty voliče (4), přičemž první vstup druhé odečítačky (5) je spojen s výstupem voliče (4) a druhý vstup odečítačky (5) je spojen s výstupem hradla (3), druhý omezovač (6) pro přijmutí výstupní hodnoty druhé odečítačky (5), pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota druhé odečítačky (5) je nižší než je nulová hodnota neboje rovna nulové hodnotě, a pro vyvedení výstupní hodnoty druhé odečítačky (5) v případě, že výstupní hodnota druhé odečítačky (5) je vyšší než nulová hodnota, přičemž vstup druhého omezovače (6) je spojen s výstupem druhé odečítačky (5), přičemž klopný prostředek zahrnuje klopný obvod (7a, 7b, 7c) pro přijmutí výstupní hodnoty druhého omezovače (6) a impulzu snímkového zatemnění, pro překlopení výstupní hodnoty druhého omezovače (6) potom, co klopný obvod (7a, 7b, 7c) přijal impulz snímkového zatemnění, přičemž první vstup klopného obvodu (7a, 7b, 7c) je spojen s výstupem druhého omezovače (6) a druhý vstup klopného obvodu (7a, 7b, 7c) je určen pro přijmutí impulzu snímkového zatemnění.
  5. 5. Detekční obvod podle nároku 3, vyznačený tím, že aktualizační obvod zahrnuje násobičku (12) pro přijmutí nastavovací hodnoty určené pro nastavení detekční citlivosti detekčního diferenciálního obvodu a počáteční hodnoty minimální hodnoty vstupního obrazového signálu a pro vynásobení nastavovací hodnoty počáteční hodnotou minimální hodnoty, přičemž první vstup násobičky (12) je určen pro přijmutí uvedené počáteční hodnoty a druhý vstup násobičky (12) je určen pro přijmutí uvedené nastavovací hodnoty volič (4) pro přijmutí výstupní hodnoty druhého omezovače (6) výstupní hodnoty násobičky (12) a impulzu snímkového zatemnění, pro vyvedení výstupní hodnoty násobičky (12) na výstup v případě, že volič (4) přijal impulz snímkového zatemnění, a pro vyvedení výstupní hodnoty druhého omezovače (6) v případě, že volič (4) nepřijal impulz snímkového zatemnění, přičemž první vstup voliče (4) je spojen s výstupem násobičky (12) a druhý vstup voliče (4) je spojen s výstupem druhého omezovače (6) a třetí vstup voliče (4) je určen pro přijmutí impulzu snímkového zatemnění, druhou odečítačku (5) pro přijmutí výstupní hodnoty voliče (4) a výstupní hodnoty hradla (3) logického součinu a pro odečtení výstupní hodnoty hradla (3) od výstupní hodnoty voliče (4),
    -16CZ 294402 B6 přičemž první vstup druhé odečítačky (5) je spojen s výstupem voliče (4) a druhý vstup druhé odečítačky (5) je spojen s výstupem hradla (3), druhý omezovač (6) pro přijmutí výstupní hodnoty druhé odečítačky (5), pro vyvedení nulové
    5 hodnoty na výstup v případě, že výstupní hodnota druhé odečítačky (5) je nižší než nulová hodnota neboje rovna nulové hodnotě, a pro vyvedení výstupní hodnoty druhé odečítačky (5) na výstup v případě, že výstupní hodnota druhé odečítačky (5) je vyšší než nulová hodnota, přičemž vstup druhého omezovače (6) je spojen s výstupem druhé odečítačky (5), a
    10 děličku (13) pro přijmutí nastavovací hodnoty určené pro nastavení detekční citlivosti diferenciálního detekčního obvodu a výstupní hodnoty druhého omezovače (6), pro vydělení výstupní hodnoty druhého omezovače (6) uvedenou nastavovací hodnotou a pro vyvedení tohoto podílu na výstup, přičemž první vstup děličky (13) je spojen s výstupem druhého omezovače (6) a druhý vstup děličky (13) je určen pro přijmutí uvedené nastavovací hodnoty přičemž první odečítačka (1) diferenciálního detekčního obvodu je určena pro přijmutí výstupní hodnoty analogově digitálního převodníku (20) a výstupní hodnoty děličky (13), pro odečtení výstupní hodnoty analogově digitálního převodníku (20) od výstupní hodnoty děličky (13) a pro vyvedení tohoto rozdílu na výstup, přičemž první vstup první odečítačky (1) je spojen s výstupem 20 děličky (13), přičemž klopný prostředek zahrnuje klopný obvod (7d) pro přijmutí výstupní hodnoty děličky (13) a pro překlopení výstupní hodnoty děličky (13) v případě, že klopný obvod (7d) přijal impulz snímkového zatemnění.
  6. 6. Detekční obvod podle nároku 1,vyznačený tím, že dále zahrnuje cyklický filtr pro vážení výstupní hodnoty klopného prostředku a výstupní hodnoty aktualizačního obvodu, pro sečtení těchto dvou vážených hodnot a pro vyvedení tohoto součtu na výstup v průběhu periody snímkového zatemnění, přičemž první vstup cyklického filtru je spojen s výstupem klopného
    30 prostředku a druhý vstup cyklického filtruje spojen s výstupem aktualizačního obvodu.
  7. 7. Detekční obvod podle nároků 4a 6, vyznačený tím, že cyklický filtr zahrnuje první zesilovač (9) se ziskem „k“ pro přijmutí výstupní hodnoty klopného obvodu (7b) a pro 35 „k“-násobné zesílení výstupní hodnoty klopného obvodu (7b), přičemž vstup prvního zesilovače (9) je spojen s výstupem klopného obvodu (7b) druhý zesilovač (8a) se ziskem „1-k“ pro přijmutí výstupní hodnoty druhého zesilovače (6) a pro „l-k“-násobné zesílení výstupní hodnoty druhého omezovače (6), přičemž vstup druhého 40 zesilovače (8a) je spojen s výstupem druhého zesilovače (6) a sčítačku (10a) pro přijmutí výstupní hodnoty prvního zesilovače (9) a výstupní hodnoty druhého zesilovače (8a), pro sečtení výstupní hodnoty prvního zesilovače (9) s výstupní hodnotou druhého zesilovače (8a) a pro vyvedení tohoto součtu na výstup, přičemž první vstup sčítačky 45 (10a) je spojen s výstupem druhého zesilovače (8a) a druhý vstup sčítačky (10a) je spojen s výstupem prvního zesilovače (9), přičemž klopný obvod (7b) je určen pro přijmutí výstupní hodnoty sčítačky (10a) a pro překlopení na výstupní hodnotu sčítačky (10a) v případě, že klopný obvod (7b) přijal impulz snímkového zatemnění, přičemž první vstup klopného obvodu (7b) je spojen s výstupem sčítačky (10a) a druhý vstup klopného obvodu (7b) je určen pro přijmutí 50 impulzu snímkového zatemnění.
    - 17CZ 294402 B6
  8. 8. Detekční obvod podle nároků 4a 6, vyznačený tím, že cyklický filtr zahrnuje třetí zesilovač (11) se ziskem „k/l-k“ pro přijmutí výstupní hodnoty klopného obvodu (7c) a pro „k/l-k“-násobné zesílení výstupní hodnoty klopného obvodu (7c), přičemž vstup třetího zesilovače (11) je spojen s výstupem klopného obvodu (7c), sčítačku (10b) pro přijmutí výstupní hodnoty třetího zesilovače (11) a výstupní hodnoty druhého omezovače (6), pro sečtení výstupní hodnoty třetího zesilovače (11) s výstupní hodnotou druhého omezovače (6) a pro vyvedení tohoto součtu na výstup, přičemž první vstup sčítačky (10b) je spojen s výstupem druhého omezovače (6) a druhý vstup sčítačky (10b) je spojen s výstupem třetího zesilovače (11), a druhý zesilovač (8) se ziskem „1-k“ pro přijmutí výstupní hodnoty sčítačky (10b) a pro „l-k“-násobné zesílení výstupní hodnoty sčítačky (10b), přičemž vstup druhého zesilovače (8b) je spojen s výstupem sčítačky (10b), přičemž klopný obvod (7c) je určen pro přijmutí výstupní hodnoty druhého zesilovače (8b) a impulzu snímkového zatemnění a pro překlopení výstupní hodnoty druhého zesilovače (8b) v případě, že klopný obvod (7c) přijal impulz snímkového zatemnění, přičemž první vstup klopného obvodu (7c) je spojen s výstupem druhého zesilovače (8b) a druhý vstup klopného obvodu (7c) je určen pro přijmutí impulzu snímkového zatemnění.
  9. 9. Detekční obvod podle nároku 1, vyznačený tím, že diferenciální detekční obvod zahrnuje analogově digitální převodník (20) pro přijmutí analogové hodnoty vstupního obrazového signálu, pro převedení analogové hodnoty vstupního obrazového signálu na digitální hodnotu a pro vyvedení digitální hodnoty vstupního obrazového signálu na výstup, přičemž vstup analogově digitálního převodníku (20) je určen pro přijmutí analogové hodnoty vstupního obrazového signálu, první odečítačku (1) pro přijmutí výstupní hodnoty analogově digitálního převodníku (20) a výstupní hodnoty druhého omezovače (6), pro odečtení výstupní hodnoty analogově digitálního převodníku (20) od výstupní hodnoty druhého omezovače (6), a pro vyvedení tohoto rozdílu na výstup, přičemž první vstup první odečítačky (1) je spojen s výstupem druhého omezovače (6) a druhý výstup první odečítačky (1) je spojen s výstupem analogově digitálního převodníku (20), a první omezovač (2) pro přijmutí výstupní hodnoty první odečítačky (1), pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota první odečítačky (1) je nižší než nulová hodnota nebo rovna nulové hodnotě a pro vyvedení výstupní hodnoty první odečítačky (1) v případě, že výstupní hodnota první odečítačky (1) je vyšší než nulová hodnota, přičemž vstup prvního omezovače (2) je spojen s výstupem první odečítačky, přičemž aktualizační obvod zahrnuje volič (4) pro přijmutí výstupní hodnoty druhého omezovače (6), počáteční hodnoty minimální hodnoty vstupního obrazového signálu a impulzu snímkového zatemnění, pro vyvedení počáteční hodnoty minimální hodnoty vstupního obrazového signálu na výstup v případě, že volič (4) přijal impulz snímkového zatemnění, a pro vyvedení výstupní hodnoty druhého omezovače (6) v případě, že volič (4) nepřijal impulz snímkového zatemnění, přičemž první vstup voliče (4) je určen k přijmutí počáteční hodnoty minimální hodnoty vstupního obrazového signálu, druhý vstup voliče (4) je spojen s výstupem druhého omezovače (6) a třetí vstup voliče (4) je určen k přijmutí impulzu snímkového zatemnění, druhou odečítačku (5) pro přijmutí výstupní hodnoty voliče (4) a výstupní hodnoty hradla (3) logického součinu a pro odečtení výstupní hodnoty hradla (3) od výstupní hodnoty voliče (4), přičemž první vstup druhé odečítačky (5) je spojen s výstupem voliče (4) a druhý vstup odečítačky (5) je spojen s výstupem hradla (3), druhý omezovač (6) pro přijmutí výstupní hodnoty druhé odečítačky (5), pro vyvedení nulové hodnoty na výstup v případě, že výstupní hodnota druhé odečítačky (5) je nižší než nulová hodnota nebo rovna nulové hodnotě, a pro vyvedení výstupní hodnoty druhé odečítačky (5) v případě, že výstupní hodnota druhé odečítačky (5) je vyšší než nulová hodnota, přičemž vstup druhého omezovače (6) je spojen s výstupem druhé odečítačky (5), přičemž spínací obvod je tvořen hradlem (3) logického součinu pro přijmutí impulzu detekční periody určeného pro indikaci periody detekce hodnoty černé vstupního obrazového signálu, pro vyvedení nulové hodnoty na výstup v případě, že hradlo (3) nepřijalo impulz detekční periody a pro vyvedení výstupní hodnoty prvního omezovače (2) na výstup v případě, že hradlo (3) přijalo impulz detekční periody, přičemž první vstup hradla (3) je spojen s výstupem prvního omezovače (2) a druhý vstup hradla (3) je určen k přijmutí impulzu detekční periody.
    8 výkresů
CZ19983483A 1997-03-03 1998-03-02 Detekční obvod pro detekci hodnoty černé vstupního obrazového signálu CZ294402B6 (cs)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
JP4752097 1997-03-03

Publications (2)

Publication Number Publication Date
CZ348398A3 CZ348398A3 (cs) 1999-02-17
CZ294402B6 true CZ294402B6 (cs) 2004-12-15

Family

ID=12777399

Family Applications (1)

Application Number Title Priority Date Filing Date
CZ19983483A CZ294402B6 (cs) 1997-03-03 1998-03-02 Detekční obvod pro detekci hodnoty černé vstupního obrazového signálu

Country Status (9)

Country Link
US (1) US5920351A (cs)
EP (1) EP0914747B1 (cs)
JP (1) JP4063889B2 (cs)
KR (1) KR100365847B1 (cs)
CN (1) CN1144474C (cs)
BR (1) BR9805923A (cs)
CZ (1) CZ294402B6 (cs)
DE (1) DE69828855T2 (cs)
WO (1) WO1998039928A1 (cs)

Families Citing this family (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JP3669413B2 (ja) * 1999-05-17 2005-07-06 日本電気株式会社 画像表示用アダプタを備えた移動端末と回線品質変化対応方法
US6972866B1 (en) 2000-10-03 2005-12-06 Xerox Corporation Detecting process neutral colors
JP3844430B2 (ja) * 2001-06-26 2006-11-15 三菱電機株式会社 映像信号処理装置および映像信号処理方法
JP3722740B2 (ja) * 2001-11-05 2005-11-30 三菱電機株式会社 映像処理装置及び映像処理方法
FR2859344B1 (fr) * 2003-08-29 2006-01-27 St Microelectronics Sa Dispositif de generation d'un signal d'amelioration de la nettete d'une image video
JP4284538B2 (ja) * 2004-10-19 2009-06-24 ソニー株式会社 再生装置および再生方法
JP5187790B2 (ja) 2009-03-30 2013-04-24 Necディスプレイソリューションズ株式会社 映像表示装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3976836A (en) * 1975-06-09 1976-08-24 Gte Sylvania Incorporated Automatic black level setting circuit
JPS6043981A (ja) * 1983-08-22 1985-03-08 Sony Corp ビ−ム電流制限回路
JPH0212427A (ja) * 1988-06-30 1990-01-17 Nec Corp テレビジョン信号の最小値検出回路
US5410222A (en) * 1993-08-31 1995-04-25 Thomson Consumer Electronics, Inc. Sample pulse generator for automatic kinescope bias system

Also Published As

Publication number Publication date
BR9805923A (pt) 1999-08-31
CN1144474C (zh) 2004-03-31
US5920351A (en) 1999-07-06
WO1998039928A1 (en) 1998-09-11
CN1217855A (zh) 1999-05-26
JP2000513902A (ja) 2000-10-17
DE69828855D1 (de) 2005-03-10
EP0914747B1 (en) 2005-02-02
KR20000065192A (ko) 2000-11-06
JP4063889B2 (ja) 2008-03-19
CZ348398A3 (cs) 1999-02-17
EP0914747A1 (en) 1999-05-12
KR100365847B1 (ko) 2003-02-20
DE69828855T2 (de) 2005-06-30

Similar Documents

Publication Publication Date Title
US6195132B1 (en) Noise reduction signal processing circuit and display apparatus
US4684989A (en) Signal background noise detector
KR100641258B1 (ko) 자동 레벨 조정 회로
WO1999055078A1 (en) False contour correcting apparatus and method
EP0720391A2 (en) Digital processing apparatus
CZ294402B6 (cs) Detekční obvod pro detekci hodnoty černé vstupního obrazového signálu
KR910005650A (ko) 고스트 제거 시스템 및 그 제어 방법
JPH02223869A (ja) 雑音測定装置
KR100346079B1 (ko) 비디오신호용히스토그램연산장치
US7095452B2 (en) Clamp circuit for clamping a digital video signal
US4613905A (en) Video noise reduction circuit having improved transient characteristics
EP0554321B1 (en) Method and apparatus for clamping the black level of a digital video signal
JP2003125297A (ja) 画像センサの暗レベル決定回路
JP2810200B2 (ja) 波形等化装置
JP2538941B2 (ja) 波形等化装置
SU987850A1 (ru) Устройство дл бинарного квантовани телевизионного сигнала
JP2538592B2 (ja) 巡回型雑音低減装置
KR950007903B1 (ko) Tv수상기의 고우스트 제거장치
JP2000004381A (ja) 偽輪郭補正装置および方法
JPH02226885A (ja) 直流レベル補正回路
JPH0441854B2 (cs)
JPH0787547B2 (ja) 撮像装置
JPS605103B2 (ja) テレビ信号の直流電位補償方法
JPS595776A (ja) 変調パルス信号処理回路
JPS5848572A (ja) 自動コントラスト補正回路

Legal Events

Date Code Title Description
PD00 Pending as of 2000-06-30 in czech republic
MM4A Patent lapsed due to non-payment of fee

Effective date: 20110302