CS266973B1 - Connection for external stores' control modulus - Google Patents

Connection for external stores' control modulus Download PDF

Info

Publication number
CS266973B1
CS266973B1 CS878996A CS899687A CS266973B1 CS 266973 B1 CS266973 B1 CS 266973B1 CS 878996 A CS878996 A CS 878996A CS 899687 A CS899687 A CS 899687A CS 266973 B1 CS266973 B1 CS 266973B1
Authority
CS
Czechoslovakia
Prior art keywords
block
input
buffer
inputs
output
Prior art date
Application number
CS878996A
Other languages
English (en)
Slovak (sk)
Other versions
CS899687A1 (en
Inventor
Dusan Ing Ockaik
Tibor Ing Vinohradsky
Original Assignee
Dusan Ing Ockaik
Tibor Ing Vinohradsky
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Dusan Ing Ockaik, Tibor Ing Vinohradsky filed Critical Dusan Ing Ockaik
Priority to CS878996A priority Critical patent/CS266973B1/cs
Publication of CS899687A1 publication Critical patent/CS899687A1/cs
Publication of CS266973B1 publication Critical patent/CS266973B1/cs

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

2 CS 266 973 B1
Vynález sa týká zapojenia riadiaceho modulu vonkajších pamSti pre pripojenie malých pev-ných diskových pamSti na systémovú zbernicu Spoločná zbernica číslicového počítače.
Doteraz známe zapojenia riadiacich modulov diskových pamSti neumožňovali pripojeniemalých pevných diskových pamSti na systémovú zbernicu Spoločná zbernica číslicového počí-tač a.
Vyžšie uvedené nedostatky odstraňuje zapojenie podlá vynálezu, ktorého podstata jev tom, že výstupy bloku pamSti mikroprogramu sú spojené so vstupmi bloku aritmeticko-logickejjednotky, zatial čo výstupy bloku pamSti mikroprogramu sú spojené so vstupmi bloku výběrupodmienky, pričom výstupy bloku pamSti mikroprogramu sú spojené so vstupmi bloku dekóderariadiacich signálov, zatial čo výstupy bloku pamSti mikroprogramu sú spojené so vstupmibloku riadenia mikroprogramu, pričom výstupy bloku aritmeticko-logickej jednotky sú spojenéso vstupmi bloku výstupných dát a tiež so vstupmi bloku adresy operačnej pamSti a dalejtiež so vstupmi bloku riadenia mikroprogramu a tiež so vstupmi bloku výběru podmienky,a dalej tiež so vstupmi bloku adresy vyrovnávacej pamSti mikroprogramu a tiež so vstupmibloku adresy vyrovnávacej pamSti disku a dalej tiež so vstupmi bloku počtu slov a tiežso vstupom vstupného registra vyrovnávacej pamSti a dalej tiež so vstupmi bloku riadeniadisku, zatial čo výstupy bloku dekódera riadiacich signálov sú spojené so vstupom blokuvýstupných dát a tiež so vstupom bloku adresy operačnej pamSti a dalej tiež so vstupombloku riadenia mikroprogramu a tiež so vstupmi bloku riadenia styku s počítačom, dalejtiež so vstupom bloku počtu slov a tiež so vstupom bloku adresy vyrovnávacej pamSti diskua dalej tiež so vstupom bloku adresy vyrovnávacej pamSti mikroprogramu a tiež so vstupmibloku riadenia vyrovnávacej pamSti a dalej tiež so vstupom vstupného registra vyrovnávacejpamSti a tiež so vstupom bloku riadenia disku, zatial čo vstupy bloku aritmeticko-logickejjednotky sú spojené s výstupmi bloku vstupných dát a tiež s výstupmi bloku stavových signá-lov a dalej tiež s výstupmi bloku pamSti mikroprogramu a tiež s výstupmi výstupného registravyrovnávacej pamSti, pričom výstupy bloku dekódera riadiacich signálov sú spojené so vstupombloku vstupných dát a tiež so vstupom bloku stavových signálov a dalej tiež so vstupombloku pamSti mikroprogramu a tiež so vstupom výstupného registra vyrovnávacej pamSti, zatialčo vstupy bloku stavových signálov sú spojené s výstupmi bloku dekódera adresy a tiež s vý-stupmi bloku riadenia styku s počítačom a dalej tiež s výstupmi bloku riadenia disku atiež s výstupom bloku kontroly dát a dalej tiež s výstupom bloku počtu slov, pričom výstupbloku dekódera adresy je spojený so vstupom bloku výběru podmienky, zatial čo výstup blokuvýběru podmienky je spojený so vstupom bloku riadenia mikroprogramu, pričom výstupy blokuaritmeticko-logickej jednotky sú spojené so vstupmi bloku výběru podmienky, zatial čo výstupbloku výběru podmienky je spojený so vstupom bloku aritmeticko-logickej jednotky, pričomvýstupy bloku riadenia mikroprogramu sú spojené so vstupmi bloku pamSti mikroprogramu,zatial čo výstupy bloku riadenia styku s počítačom sú spojené so vstupom bloku adresy operač-nej pamSti a tiež so vstupom bloku výstupných dát a dalej tiež so vstupom bloku vstupnýchdát, pričom výstupy bloku výstupných dát sú spojené so vstupmi bloku styku s počítačom,zatial čo výstupy bloku adresy operačnej pamSti sú spojené so vstupmi bloku styku s počíta-čom, pričom výstup bloku adresy operačnej pamSti je spojený so vstupom bloku styku s počíta-čom, zatial čo vstupy bloku dekódera adresy sú spojené s výstupmi bloku styku s počítačom,pričom vstup bloku dekódera adresy je spojený s výstupom bloku styku s počítačom, zatialčo oboj směrné vstupy bloku riadenia styku s počítačom sú spojené s oboj směrnými vstupmibloku styku s počítačom, pričom vstupy bloku vstupných dát sú spojené s výstupmi blokustyku s počítačom, zatial čo výstupy bloku počtu slov sú spojené so vstupmi bloku riadeniadát a tiež sú spojené so vstupmi bloku posuvného registra, pričom výstupy bloku počtu slovsú spojené so vstupmi bloku riadenia dát, zatial čo výstup bloku riadenia dát je spojenýso vstupom vyrovnávacieho registra čítaných dát a tiež so vstupom bloku počtu slov a dalejtiež so vstupom bloku riadenia vyrovnávacej pamSti, pričom výstup bloku riadenia dát jespojený so vstupom bloku posuvného registra a tiež so vstupom bloku počtu slov, a dalejtiež so vstupom bloku riadenia vyrovnávacej pamSti, zatial čo výstupy bloku riadenia dátsú spojené so vstupmi bloku kontroly dát, pričom výstup bloku riadenia vyrovnávacej pamStije spojený so vstupom bloku adresy vyrovnávacej pamSti mikroprogramu a tiež so vstupom CS 266 973 Bl 3 bloku adresy vyrovnávacej pamSti disku, zatial čo výstupy bloku riadenia vyrovnávacej pamStisú spojené so vstupmi bloku vyrovnávacej pamSti, pričom výstupy bloku riadenia vyrovnávacejpamSti sú spojené so vstupom vstupného registra vyrovnávacej pamSti a tiež so vstupom vyrov-návacieho registra čítaných dát, zatial čo výstupy bloku riadenia vyrovnávacej pamSti súspojené so vstupom vyrovnávacieho registra zapisovaných dát a tiež so vstupom výstupnéhoregistra vyrovnávacej pamSti, pričom výstup bloku riadenia vyrovnávacej pamSti je spojenýso vstupom bloku výběru adresy, zatial čo výstupy bloku adresy vyrovnávacej pamSti mikropro-gramu sú spojené so vstupmi bloku výběru adresy, pričom výstupy bloku adresy vyrovnávacejpamSti disku sú spojené so vstupmi bloku výběru adresy, pričom výstupy bloku výběru adresysú spojené so vstupmi bloku vyrovnávacej pamSti, zatial čo oboj směrné vstupy bloku vyrovná-vacej pamSti sú spojené s výstupmi vstupného registra vyrovnávacej pamSti a tiež so vstupmivyrovnávacieho registra zapisovaných dát a Sálej tiež s výstupmi vyrovnávacieho registračítaných dát a tiež so vstupmi výstupného registra vyrovnávacej pamSti, pričom výstupyvyrovnávacieho registra zapisovaných dát sú spojené so vstupmi bloku posuvného registra,zatial čo výstupy bloku posuvného registra sú spojené so vstupmi vyrovnávacieho registračítaných dát, pričom oboj směrné vstupy bloku posuvného registra sú spojené s oboj směrnýmivstupmi bloku dekódovania dát, zatial čo výstup bloku posuvného registra je spojený sovstupom bloku kontroly dát, pričom výstup bloku kontroly dát je spojený so vstupom blokukódovania dát, zatial čo výstup bloku riadenia disku je spojený so vstupom bloku kódovaniadát, pričom vstupy bloku riadenia disku sú spojené s výstupmi bloku styku s diskom, pričomvýstupy bloku riadenia disku sú spojené so vstupmi bloku styku s diskom, zatial čo výstupybloku kódovania dát sú spojené so vstupmi bloku styku s diskom, pričom vstupy bloku kódo-vania dát sú spojené s výstupmi bloku styku s diskom. Výhodou zapojenia podlá tohoto vynálezu je možnost pripájania malých pevných diskovýchpamSti s róznymi kapacitami k počítačom so systémovou zbernicou Spoločná zbernica bez zmienv zapojení. Tejto výhody je dosiahnuté tým, že organizácia blokov na disku je v riadiacommodule určovaná mikroprogramovo. Ďalšou výhodou tohoto vynálezu je, že přenosy blokov dátmedzi operačnou pamSťou počítača a blokom vyrovnávacej pamSti a zároveň medzi blokom vyrov-návacej pamSti a diskovou pamStou sú vykonávané autonomně. Toho je dosiahnuté tým, že pripřenose blokov dát s operačnou pamStou je realizovaná autonómna súčinnost bloku aritmeticko--logickej jednotky s blokom riadenia vyrovnávacej pamSti a blokom riadenia styku s počítačom.Pri přenose bloku dát s diskovou pamStou je to dosiahnuté realizováním autonómnej súčinnostibloku riadenia dát s blokom počtu slov.
Na priloženom výkrese obr. 1 je zobrazená celková bloková schéma zapojenia podlá tohotovynálezu. Příklad konkrétnéj realizácie vynálezu je riešenie podlá obr. 1, vyznačujúce sa tým,že výstupy 9C bloku 9^ pamSti mikroprogramu sú spojené so vstupmi A12 bloku 12 aritmeticko--logickej jednotky, zatial čo výstupy 9B bloku 9 pamSti mikroprogramu sú spojené so vstupmiAlO bloku 10 výběru podmienky, pričom výstupy 9D bloku 9 pamSti mikroprogramu sú spojenéso vstupmi All bloku 11 dekódera riadiacich signálov, zatial čo výstupy 9A bloku 9 pamStimikroprogramu sú spojené so vstupmi D7 bloku 7 riadenia mikroprogramu, pričom výstupy 12Bbloku 12 aritmeticko-logickej jednotky sú spojené so vstupmi A2 bloku 2 výstupných dáta tiež so vstupmi A3 bloku 2 adresy operačnej pamSti a Sálej tiež so vstupmi B7 bloku T_riadenia mikroprogramu a tiež so vstupmi CIO bloku 10 výběru podmienky a Sálej tiež sovstupmi B14 bloku 14 adresy vyrovnávacej pamSti mikroprogramu a tiež so vstupmi B15 bloku15 adresy vyrovnávacej pamSti disku a Sálej tiež so vstupmi D16 bloku 16 počtu slov a tiežso vstupom C20 vstupného registra 20 vyrovnávacej pamSti a Sálej tiež so vstupmi B25 bloku25 riadenia disku, zatial čo výstupy 11A bloku 11 dekódera riadiacich signálov sú spojenéso vstupom B2 bloku výstupných dát a tiež so vstupom B3- bloku 2 adresy operačnej pamStia Sálej tiež so vstupom A7 bloku 7_ riadenia mikroprogramu a tiež so vstupmi B5 blokuriadenia styku s počítačom a Sálej tiež so vstupom C16 bloku 16 počtu slov a tiež so vstupomA15 bloku 15 adresy vyrovnávacej pamSti disku a Sálej tiež so vstupom AI 4 bloku 14 adresy f vyrovnávacej pamSti mikroprogramu a tiež so vstupmi C13 bloku 13 riadenia vyrovnávacej 4 CS 266 973 B1
I pamSti a dalej tiež so vstupom B20 vstupného registra 20 vyrovnávaoej pamSti a tiež sovstupom A25 bloku 25 riadenia disku, zatial čo vstupy C12 bloku 12 aritmeticko-logickejjednotky sú spojené s výstupmi 6A bloku £ vstupných dát a tiež s výstupmi 8A bloku 8 stavo-vých signálov a dalej tiež s výstupmi 9E bloku 2 pamSti mikroprogramu a tiež s výstupmi24A výstupného registra 24 vyrovnávacej pamSti, pričom výstupy 11B bloku 11 dekódera riadia-cich signálov sú spojené so vstupom B6 bloku £ vstupných dát a tiež so vstupom A8 bloku <3stavových signálov a dalej tiež so vstupom A9 bloku j) pamSti mikroprogramu a tiež so vstupomA24 výstupného registra 24 vyrovnávacej pamSti, zatial čo vstupy B8 bloku ji stavových sig-nálov sú spojené s výstupmi 4B bloku £ dekódera adresy a tiež s výstupmi 5B bloku ji riadeniastyku s počítačom a dalej tiež s výstupmi 25A bloku 25 riadenia disku a tiež s výstupom27B bloku 27 kontroly dát a dalej tiež s výstupom 16C bloku 16 počtu slov, pričom výstup4A bloku £ dekódera adresy je spojený so vstupom BIO bloku 10 výběru podmienky, zatialčo výstup 10A bloku 10 výběru podmienky je spojený so vstupom C7 bloku 2 riadenia mikropro-gramu, pričom výstupy 12A bloku 12 aritmeticko-logickej jednotky sú spojené so vstupmiD10 bloku 10 výběru podmienky, zatial čo výstup 10B bloku 10 výběru podmienky je spojenýso vstupom B12 bloku 12 aritmeticko-logickej jednotky, pričom výstupy 7A bloku 2 riadeniamikroprogramu sú spojené so vstupmi B9 bloku 2 pamSti mikroprogramu, zatial čo výstupy5A bloku 5 riadenia styku s počítačom sú spojené so vstupom C3 bloku 2 adresy operačnejpamati a tiež so vstupom C2 bloku 2 výstupných dát a dalej tiež so vstupom C6 bloku 2vstupných dát, pričom výstupy 2A výstupných dát sú spojené so vstupmi AI bloku 2 stykus počítačom, zatial čo výstupy 3B bloku 2 adresy operačnej pamati sú spojené so vstupmiB1 bloku 2 styku s počítačom, pričom výstup 3A bloku 2 adresy operačnej pamati je spojenýso vstupom Cl bloku 2 styku s počítačom, zatial čo vstupy B4 bloku 2 dekódera adresy súspojené s výstupmi 1A bloku 2 styku s počítačom, pričom vstup A4 bloku 4 dekódera adresyje spojený s výstupom 1B bloku 2 styku s počítačom, zatial čo oboj směrné vstupy A5 bloku5 riadenia styku s počítačom sú spojené s obojsmernými vstupmi Dl bloku 2 styku s počíta-čom, pričom vstupy A6 bloku vstupných dát sú spojené s výstupmi 1C bloku 2 styku s počí-tačom, zatial čo výstupy 16A bloku 16 počtu slov sú spojené so vstupmi B19 bloku 19 riadeniadát a tiež so vstupmi B22 bloku 22 posuvného registra, pričom výstupy 16B bloku 16 počtuslov sú spojené so vstupmi AI9 bloku 19 riadenia dát, zatial čo výstup 19A bloku 19 riadeniadát je spojený so vstupom A23 vyrovnávacieho registra 23 čítaných dát a tiež so vstupomB16 bloku 16 počtu slov a dalej tiež so vstupom B13 bloku 13 riadenia vyrovnávacej pamati,pričom výstup 19B bloku 19 riadenia dát je spojený so vstupom A22 bloku 22 posuvného registraa tiež so vstupom AI6 bloku 16 počtu slov a dalej tiež so vstupom AI3 bloku 13 riadeniavyrovnávacej pamSti, zatial čo výstupy 19C bloku 19 riadenia dát sú spojené so vstupmiA27 bloku 27 kontroly dát, pričom výstup 13A bloku 13 riadenia vyrovnávacej pamati je spoje-ný so vstupom C14 bloku 14 adresy vyrovnávacej pamati mikroprogramu a tiež so vstupom C15bloku 15 adresy vyrovnávacej pamati disku, zatial čo výstupy 13B bloku 13 riadenia vyrovná-vacej pamati sú spojené so vstupmi A17 bloku 17 vyrovnávacej pamati, pričom výstupy 13Cbloku 13 riadenia vyrovnávacej pamati sú spojené so.vstupom A20 výstupného registra 20 vyrov-návacej pamati a tiež so vstupom B23 vyrovnávacieho registra 23 čítaných dát, zatial čovýstupy 13D bloku 13 riadenia vyrovnávacej pamati sú spojené so vstupom A21 vyrovnávaciehoregistra 21 zapisovaných dát a tiež so vstupom B24 výstupného registra 24 vyrovnávacejpamati, pričom výstupy 13E bloku 13 riadenia vyrovnávacej pamati je spojený so vstupomC18 bloku 18 výběru adresy, zatial čo výstupy 14A bloku 14 adresy vyrovnávacej pamati mikro-programu sú spojené so vstupmi B18 bloku 18 výběru adresy, pričom výstupy 15A bloku 15 adresyvyrovnávacej pamati disku sú spojené so vstupmi A18 bloku 18 výběru adresy, pričom výstupy18A bloku 18 výběru adresy sú spojené so vstupmi C17 bloku 17 vyrovnávacej pamati, zatialčo oboj směrné vstupy B17 bloku 17 vyrovnávacej pamati sú spojené s výstupmi 20A vstupnéhoregistra 20 vyrovnávacej pamati a tiež so vstupmi B21 vyrovnávacieho registra 21 zapisovanýchdát a dalej tiež s výstupmi 23A vyrovnávacieho registra 23 čítaných dát a tiež so vstupmiC24 výstupného registra 24 vyrovnávacej pamati, pričom výstupy 21A vyrovnávacieho registra21 zapisovaných dát sú spojené so vstupmi C22 bloku 22 posuvného registra, zatial čo výstupy22B bloku 22 posuvného registra sú spojené so vstupmi C23 vyrovnávacieho registra 23 čítanýchdát, pričom obojsmerné vstupy D22 bloku 22 posuvného registra sú spojené s obojsmernýmivstupmi A26 bloku 26 kódovania dát, zatial čo výstup 22A bloku 22 posuvného registra je '•r CS 266 973 B1 spojený so vstupom B27 bloku 27 kontroly dát, pričom výstup 27A bloku 27 kontroly dát jespojený so vstupom D26 bloku 26 kódovania dát, zatial čo výstup 25B bloku 25 riadenia diskuje spojený so vstupom B26 bloku 26 kódovania dát, pričom vstupy C25 bloku 25 riadenia diskusú spojené s výstupmi 28B bloku 28 styku s diskom, pričom výstupy 25C bloku 25 riadeniadisku sú spojené so vstupmi B28 bloku 28 styku s diskom, zatial čo výstupy 26A bloku 26kódovania dát sú spojené so vstupmi A28 bloku 28 styku s diskom, pričom vstupy C26 bloku26 kódovania dát sú spojené s výstupmi 28A bloku 28 styku s diskom.
Funkcia zapojenia podlá tohoto vynálezu je nasledovná: Adresné linky systémovéj zbernicesú cez výstup 1A bloku 1 styku s počítačom přivedené na vstup B4 bloku i dekódera adresy,kde sú porovnávané ,s danou adresou riadiaceho modulu. Platnost adresných liniek v riadiacommodule je potvrdzovaná signálom zo systémovej zbernice, ktorý cez výstup 1B bloku 2 stykus počítačom je přivedený na vstup A4 bloku 2 dekódera adresy, kde spósobí vyhodnoteniezhody prijatej adresy s danou adresou riadiaceho modulu. Na základe dekódovania adresyriadiaceho modulu sa na výstupe 4A bloku dekódera adresy vygeneruje signál, ktorý jecez vstup BIO bloku 10 výběru podmienky, v ktorom na základe riadiacich výstupov 9B bloku2 pamSti mikroprogramu přivedených na vstupy A10 bloku 10 výběru podmienky, d&amp;jde k jehovýběru a cez výstup 10A bloku 10 výběru podmienky je takto vybratá podmienka přivedenána vstup C7 bloku 2 riadenia mikroprogramu, pričom na výstupe 7A bloku 7. riadenia mikropro-gramu sa vygeneruje nasledujúca adresa mikroprogramu, ktorá je přivedená na vstup B9 bloku2 pamSti mikroprogramu, od ktorej sa začne vykonávat obslužná rutina požadovaná zo stranysystémovej zbernice. Nasledujúca adresa mikroprogramu sa vygeneruje v závislosti od inštruk-cie a adresy privedenej na vstupy D7 bloku 7 riadenia mikroprogramu z výstupov 9A bloku2 pamSti mikroprogramu.
Na danej adrese mikroprogramu sa na výstupech 9D bloku 2 pamSti mikroprogramu vygeneru-jú signály, ktoré sú přivedené na vstupy All bloku 11 dekódera riadiacich signálov, kdesa vygeneruje riadiaci signál, ktorý cez výstup 11B bloku 11 dekódera riadiacich signálovje přivedený na vstup A8 bloku 2 stavových signálov, kde spósobí, že výstupné signály 4Bbloku 2 dekódera adresy určujúce adresu systémových registrov riadiaceho modulu přivedenéna vstupy B8 bloku 2 stavových signálov, akó aj výstupný signál 5B bloku 2 riadenia stykus počítačom, určujúci operáciu čítanie alebo zápis dát systémového registra riadiacehomodulu přivedeného na vstupy B8 bloku 2 stavových signálov, sú vyhradlované na výstup 8Abloku 2 stavových signálov odkial sú přivedené na vstupy C12 bloku 12 aritmeticko-logickejjednotky 12. v bloku 12 aritmeticko-logickej jednotky sa vypočítá nasledujúca adresa premikroprogram, ktorá je cez výstupy 12B bloku 12 aritmeticko-logickej jednotky přivedenána vstupy B7 bloku 2 riadenia mikroprogramu. V případe, že zo strany systémovej zbernice je požadovaná operácia čítania systémovéhoregistra, potom na výstupoch 7A bloku 2 riadenia mikroprogramu přepojených so vstupmi B9bloku 2 pamSti mikroprogramu sa vygeneruje adresa, na ktorej výstupy 9C bloku 2 pamStimikroprogramu spojené so vstupmi AI2 bloku 12 aritmeticko-logickej jednotky, vygenerujúinštrukciu a adresu požadovaného systémového registra, ktorý je súčasťou bloku 12 aritmetic-ko-logickej jednotky. Obsah požadovaného systémového registra je z výstupu 12B bloku 12aritmeticko-logickej jednotky přivedený na vstup A2 bloku 2 výstupných dát, pričom signálmivygenerovanými na výstupoch 11A bloku 11 dekódera riadiacich signálov, ktorý je spojenýso vstupmi B2 bloku 2 výstupných dát, je tento obsah odpamStaný a zároveň vyhradlovanýcez výstup 2A bloku 2 výstupných dát, ktorý je spojený so vstupom AI bloku 2 s počítačomna systémovú zbernicu, pričom na výstupe 11A bloku 11 dekódera riadiacich signálov, ktorýje spojený so vstupom B5 bloku 2 riadenia styku s počítačom sa vygeneruje signál, ktorýcez výstup A5 bloku 2 riadenia styku s počítačom spojený so vstupom Dl bloku 2 styku s po-čítačom potvrdí platnosť vyslaných dát na systémovej zbernici.
Podobná funkcia je pri operácii zápis dát do systémového registra s tým rozdielom,že dáta přivedené zo systémovej zbernice sú cez výstupy 1C bloku 2 styku s počítačom přive-dené na vstupy A6 bloku 2 vstupných dát, pričom signálmi vygenerovanými na výstupe 11B g CS 266 973 B1 bloku 11 dekódera riadiacioh signálov, ktorý je spojený so vstupom B6 bloku 6 vstupnýchdát sú dáta odpamStané a zároveň vyhradlované cez výstup 6A bloku 6 vstupných dát, ktorýje spojený so vstupom C12 bloku 12 aritmeticko-logickej jednotky, odkial sú zapísané dopožadovaného systémového registra v bloku.12 aritmeticko-logickej jednotky.
Jednotlivé bity systémových registrov je možné testovat a podlá ich stavu vytváraťpodmienku pre vetvenie adresy mikroprogramu. To je dosiahnuté tým, že výstupy 12B bloku12 aritmeticko-logickej jednotky sú spojené so vstupmi CIO bloku 10 výběru podmienky, pri-čom testovanie požadovaného bitu sa vykoná pomocou riadiacich výstupov 9B bloku 2 pamStimikroprogramu, ktoré sú přivedené na vstupy A10 bloku 10 výběru podmienky, pričom stavtestovaného bitu sa prenesie na výstup 10A bloku 10 výběru podmienky, ktorý je spojenýso vstupom C7 bloku J_ riadenia mikroprogramu, ktorý v súčinnosti s adresou generovanouna danej adrese mikroprogramu privedenej z výstupov 9A bloku 9 pamSti mikroprogramu vytvořínasledujúcu adresu mikroprogramu, ktorá je z výstupu 7A bloku T_ riadenia mikroprogramu,přivedená na vstupy B9 bloku 9 pamSti mikroprogramu.
Pri vykonávaní aritmeticko-logických operácií sú nulový výsledok operácie a informáciao přenose do vyššieho rádu taktiež použité pre generovanie podmienky vetvenia adresy mikro-programu. To je dosiahnuté tým, že výstupy 12A bloku 12 aritmeticko-logickej jednotky cha-rakterizujúce tieto operácie sú přivedené na vstupy D10 bloku 10 výběru podmienky, kdesú na základe riadiacich výstupov 9B bloku 9 pamSti mikroprogramu přivedených na vstupyAlp bloku 10 výběru podmienky testované, pričom stav testovaného výsledku operácie sa prene-sie na výstup 10A bloku 10 výběru podmienky, ktorý je spojený so vstupom C7 bloku 7_ riadeniamikroprogramu, pričom výsledky aritmeticko-logických operácií móžu byť využité pre Salšiearitmeticko-logické operácie, čo je dosiahnuté tým, že na základe riadiacich výstupov 9BpamSti mikroprogramu přivedených na vstupy A10 bloku 10 výběru podmienky sa vyberie jedenz výsledkov operácie, ktorý sa prenesie na výstup 10B bloku 10 výběru podmienky spojenéhoso vstupom B12 bloku 12 aritmeticko-logickej jednotky.
Pri vykonávaní aritmeticko-logických operácií s konštantou, je táto získávaná z mikropro-gramového riadenia tým, že na danej adrese mikroprogramu určenej výstupmi 7A bloku 2 riadeniamikroprogamu, ktoré sú spojené so vstupmi B9 bloku 9 pamSti mikroprogramu sú na výstupech9D bloku 9 pamSti mikroprogrmu generované signály přivedené na vstup All bloku 11 dekóderariadiacich signálov, kde sa na výstupe 11B bloku 11 dekódera riadiacich signálov, ktorýje spojený so vstupom A9 bloku 2 pamSti mikroprogramu vygeneruje signál, ktorý požadovanúkonštantu vyhradluje cez výstup 9E bloku 9_ pamSti mikroprogramu na vstup C12 bloku 12 aritme-ticko-logickej jednotky.
Pri komunikácii eiadiaceho modulu s diskovou pamSťou sú výstupy 12B bloku 12 aritmetic-ko-logickej jednotky spojené so vstupmi B25 bloku 25 riadenia disku, na ktorých sa generujúriadiace signály pre disk, ktoré sú riadiacim signálom z výstupu 11A bloku 11 dekóderariadiacich signálov přivedeným na vstup A25 bloku 25 riadenia disku odpamStané a z výstupu25C bloku 25 riadenia disku spojené so vstupom B28 bloku 28 styku s diskom vyslané do disko-vé j pamSti. Stavové a chybové signály vybratej diskovéj pamSti sú z výstupu 28B bloku 28.styku s diskom připojené na vstup C25 bloku 25 riadenia disku, z ktorého sú cez výstupy25A bloku 25 riadenia disku přivedené na vstup B8 bloku 2 stavových signálov a riadiacimsignálom z výstupu 11B bloku 11 dekódera riadiacich signálov, ktorý je spojený so vstupomA8 bloku 2 stavových signálov vyslané cez výstup 8A bloku 2 stavových signálov na vstupC12 bloku 12 aritmeticko-logickej jednotky, pričom stavový signál z diskovej pamSti potvrdzu-júci vybratie adresovanej diskovej pamSti je zároveň z výstupu 25B bloku 25 riadenia diskupřipojený na vstup B26 bloku 26 kódovania dát, v ktorom zabezpečuje elektrické pripojeniedátového kanála vybratej diskovej pamSti.
Ak sa má vykonat zápis dát do vybratej diskovej pamSti, blok 2 pamati mikroprogramuzabezpečí, že adresa operačněj pamSti počítača, z ktoréj majú byť dáta odpamStané v diskovejpamSti a ktorá je počitačom zadaná v systémovom registri. je z výstupu 12B bloku 12 aritme- CS 266 973 B1 7 ticko-logickej jednotky přivedená na vstup A3 bloku _3 adresy operačněj pamSti a odpamStanásignálom, ktorý je generovaný na výstupe 11A bloku 11 dekódera riadiaoich signálov spojenýso vstupom B3 bloku 2 adresy operačnej pamSti a zároveň so vstupom B5 bloku 5 riadeniastyku s počítačom, v dósledku ktorého blok ji riadenia styku s počítačom zabezpečí získanieriadenia nad systémovou zbernicou a výstupným signálom 5A bloku ji riadenia styku s počítačom,ktorý je spojený so vstupom C3 bloku 3 adresy operačnej pamSti vyšle na systémová zbernicucez výstupy 3B bloku 2 adresy operačnej pamSti, ktoré sú spojené so vstupmi.Bl bloku _1styku s počítačom adresu operačnej pamSti počitača a súčasne směr přenosu cez výstup 3Abloku 2 adresy operačnej pamSti spojeného so vstupom Cl bloku 1. styku s počítačom. Blokdát z operačnej pamSti bude postupné odpamStovaný v bloku 17 vyrovnávacej pamSti od adresy,ktorá je určená blokom 14 adresy vyrovnávacej pamSti mikroprogramu. Táto adresa je určenáblokom 9 pamSti mikroprogramu, pričom výstupy 12B bloku 12 aritmeticko-logickej jednotkysú spojené so vstupmi B14 bloku 14 adresy vyrovnávacej pamSti mikroprogramu, z ktorýchje adresa odpamStaná riadiacim signálom vygenerovaným na výstupe 11A bloku 11 dekóderariadiacich signálov a přivedený na vstup AI4 bloku 14 adresy vyrovnávacej pamSti mikropro-gramu. Ak dáta z operačnej pamSti sú systémovou zbernicou potvrdené, vygeneruje sa signálna výstupe 5A bloku 5 riadenia styku s počítačom, ktorý je spojený so vstupom C6 bloku6^ vstupných dát, ktorým sú dáta odpamStané z výstupu 1C bloku 1_ s počítačom, ktorý je spoje-ný so vstupom A6 bloku Jo vstupných dát, pričom na výstupe 5B bloku 5_ riadenia styku s počíta-čom spojeného so vstupom B8 bloku jS stavových signálov je vygenerovaný signál, ktorým jeblok 2 pamSti mikroprogramu informovaný o tom, že dátové slovo je odpamStané v bloku 6vstupných dát, pričom je na výstupe 11B bloku 11 dekódera riadiacich signálov spojenéhoso vstupom B6 bloku ji vstupných dát vygenerovaný signál, ktorým sú vyslané dáta na výstup6A bloku 6 vstupných dát spojeného so vstupom C12 bloku 12 aritmeticko-logickej jednotky,ktoré sú cez výstup 12B bloku 12 aritmeticko-logickej jednotky spojeného so vstupom C20vstupného registra 20 vyrovnávacej pamSti odpamStané riadiacim signálom z výstupu 11Abloku 11 dekódera riadiacich signálov spojeného so vstupom B20 vstupného registra 20 vyrov-návacej pamSti a súčasne so vstupom C13 bloku 13 riadenia vyrovnávacej pamSti. Blok 13riadenia vyrovnávacej pamSti zabezpečí cez výstup 13E bloku 13 riadenia vyrovnávacej pa-mSti spojeného so vstupom C18 bloku 18 výběru adresy, vybratie adresy tak, že na výstupe18A bloku 18 výběru adresy spojeného so vstupmi C17 bloku 17 vyrovnávacej pamSti sa objavíadresa bloku 14 adresy vyrovnávacej pamSti mikroprogramu, pričom výstupný signál 13C bloku13 riadenia vyrovnávacej pamSti spojený so vstupným signálom A20 vstupného registra 20vyrovnávacej pamSti vyhradluje dáta cez výstupy 20A vstupného registra 20 vyrovnávacejpamSti na vstupy B17 bloku 17 vyrovnávacej pamSti, ktoré sa na danú adresu zapíšu signálomz výstupu 13B bloku 13 riadenia vyrovnávacej pamSti spojeného so vstupom A17 bloku 17 vy-rovnávacej pamati. Po zápise dát do bloku 17 vyrovnávacej pamati je cez výstup 13A bloku13 riadenia vyrovnávacej pamSti spojeného so vstupom C14 bloku 14 adresy vyrovnávacej pa-mSti mikroprogramu zvýšený obsah bloku 14 adresy vyrovnávacej pamSti. Dáta odpamStané v bloku 17 vyrovnávacej pamSti sú autonómne prenášané do diskovejpamSti tým spósobom, že blok 9 pamati mikroprogramu prostredníctvom výstupu 12B bloku 12aritmeticko-logickej jednotky spojeného so vstupmi B15 bloku 15 adresy vyrovnávacej pamStidisku nastaví adresu, ktorá sa odpamStá riadiacim signálom nastaveným na výstupe 11A bloku11 dekódera riadiacich signálov spojeného so vstupom AI5 bloku 15 adresy vyrovnávacej pamatidisku a súčasne spojeným so vstupom C13 bloku 13 riadenia vyrovnávacej pamSti, ktorý cezvýstup 13E bloku 13 riadenia vyrovnávacej pamati spojeného so vstupom C18 bloku 18 výběruadresy zabezpečí výběr adresy bloku 15 adresy vyrovnávacej pamSti disku, ktorý je přivedenýcez výstupy 18A bloku 18 výběru adresy na vstupy C17 bloku 17 vyrovnávacej pamati a zároveňcez výstup 13B bloku 13 riadenia vyrovnávacej pamSti spojeného so vstupom AI7 bloku 17vyrovnávacej pamSti je obsaj z danej adresy přivedený cez výstupy B17 bloku 17 vyrovnávacejpamSti na vstupy B21 vyrovnávacieho registra 21 zapisovaných dát kde je odpamStaný prepisova-cím signálom přivedeným z výstupu L3D bloku 13 riadenia vyrovnávacej pamSti na vstup A21vyrovnávacieho registra 21 zapisovaných dát. Počet slov, ktoré sa majú preniest do diskovejpamSti a povel pre zápis dát, z výstupu 12B bloku 12 aritmeticko-logickej jednotky připoje-ného na vstup D16 bloku 16 počtu slov sú odpamStané riadiacim signálom z výtupu 11A bloku 8 CS 266 973 B1 11 dekódera riadiacich signálov spojeného so vstupom G16 bloku 1.6 počtu slov. Odpamatanímpovelu je cez výstup 16A bloku 16 počtu slov spojeného so vstupom B22 povolená činnostbloku 22 posuvného registra a súčasne spojeného so vstupom B19 je povolená činnost bloku19 riadenia dát. Cez výstup 19B bloku 19 řiadenia dát spojeného so vstupom A22 bloku 22posuvného registra je riadený přepis dát z výstupu 21A vyrovnávaqieho registra 21 zapisova-ných dát spojeného so vstupom C22 do vloku 22 posuvného registra. Zároveň výstupom 19Bbloku 19 riadenia dát spojeným so vstupom AI3 bloku .13 riadenia vyrovnávacej pamati jevyžiadaný cyklus prepísania dát z bloku 17 vyrovnávacej pamati do vyrovnávacieho registra21 zapisovaných dát, pričom po každom přepise dát je zvýšená adresa bloku 15 adresy vyrov-návacej pamati disku cez výstup 13A bloku 13 riadenia vyrovnávacej pamati spojeného sovstupom C15 bloku 15 adresy vyrovnávacej pamati disku. Zároveň výstupom 19B bloku 19 riade-nia dát spojeného so vstupom AI6 je zvyšovaný obsah bloku 16 počtu slov. Cez obojsmernývýstup D22 bloku 22 posuvného registra sú dáta sériovo vysielané na vstup A26 bloku 26kódovania dát, v ktorom sú kódované metodou modifikovanéj frekvenčněj modulácie, odkialsú vysielané do diskovej pamati cez výstup 26A bloku 26 kódovania dát spojeného so vstupomA28 bloku 28 styku s diskom. Zároveň sú sériovo vysielané dáta cez výstup 22A bloku 22posuvného registra přivedené na vstup B27 bloku 27 kontroly dát, kde sú dáta delené polynó-mom, ktorý má vlastnost, že dokáže detekovat chybu a zároveň opravit chybový zhluk blokudát.
Zvyšok po delení je z výstupu 27A bloku 27 kontroly dát vyslaný sériovo na vstup D26bloku 26 kódovania dát, odkial je vyslaný do diskovej pamati. Vysielanie zvyšku je v bloku 27 kontroly dát riadené signálom přivedeným z výstupu 19C bloku 19 riadenia dát spojenéhoso vstupom A27 bloku 27 kontroly dát. Činnost bloku 19 riadenia dát je ukončená přenesenímslov, počet ktorých bol nastavený v bloku 16 počtu slov. Ukončenie činnosti bloku 19 riade-nia dát je hlášené stavovým signálom na výstupe 16C bloku 16 počtu slov, ktorý je spojenýso vstupom B8 bloku 8^ stavových signálov. Pri čítaní dát z diskovej pamati je do bloku 16 počtu slov zadaný povel pre čítanie a zároveň počet slov, ktoré majú byt přenesenéz diskovej pamati, čím sa povolí činnost bloku 19 tiadenia dát a bloku 22 posuvného registraTaktiež je do bloku 15 adresy vyrovnávacej pamati disku nastavená adresa, od ktorej budúdáta čítané z diskovej pamati ukládané do bloku 17 vyrovnávacej pamati. Kódované dáta meto-dou modifikovanéj frekvenčnej modulácie z diskovej pamati prichádzajú z výstupu 28A bloku 28 styku s diskom na vstup C26 bloku 26 kódovania dát, kde dochádza k dekódovaniu dát.
Dekódované dáta sú z oboj směrného výstupu A26 bloku 26 kódovania dát přivedené cezvstup D22 do bloku 22 posuvného registra, odkial sú po sformovaní do slova přivedené cezvýstupy 22B bloku 22 posuvného tegistra na vstupy C23 vyrovnávacieho registra 23 čítanýchdát, kde sú odpamatané signálom z výstupu 19A bloku 19 riadenia dát přivedeného na vstupA23 vyrovnávacieho registra 23 čítaných dát. Zároveň s odpamataním dát je cez výstup 19Abloku 19 riadenia dát přivedená na vstup B13 bloku 13 riadenia vyrovnávacej pamati žiadosťo odpamatanie dát z vyrovnávacieho registra 23 čítaných dát do bloku 17 vyrovnávacej pamatiTúto operáciu zabezpečí blok 13 riadenia vyrovnávacej pamati, ktorý pre blok 17 vyrovnávacejpamati vyberie adresu z bloku 15 adresy vyrovnávacej pamati disku a cez výstup 13C bloku13 riadenia vyrovnávacej pamati spojeného so vstupom B23 vyrovnávacieho registra 23 číta-ných dát vyhradluje dáta cez výstup 23A na vstup B17 bloku 17 vyrovnávacej pamati, v ktoromdójde k ich odpamataniu signálom přivedeným z výstupu 13B bloku 13 riadenia vyrovnávacejpamati na vstup A17 bloku 17 vyrovnávacej pamati.
Po odpamataní dát sa zvýši obsah bloku 16 počtu slov signálom přivedeným z výstupu19A bloku 19 riadenia dát na vstup B16 bloku 16 počtu slov. Zároveň blok 13 riadenia vyrov-návacej pamati cez výstup 13A zabezpečí zvýšenie obsahu bloku 15 adresy vyrovnávacej pamatidisku cez vstup C15. Dekódované dáta sú zároveň z výstupu 22A bloku 22 posuvného registrapřivedené na vstup B27 kontroly dát, v ktorom sa vykoná kontrola správnosti prečítaniabloku dát z disku. Táto kontrola je vyhodnotená na konci čítaného bloku dát signálom, ktorýje přivedený z výstupu 19C bloku 19 riadenia dát na vstup A27 bloku 27 kontroly dát, pričomvyhodnotená chyba je z výstupu 27B bloku 27 kontroly dát přivedená na vstup B8 bloku 8

Claims (1)

  1. CS 266 973 B1 9 stavových signálov. Ukončenie činnosti bloku 19 riadenia dát je rovnaké ako pri zápisedát. Přenos dát odpamStaných v bloku 17 vyrovnávacej pamSti do operačněj pamSti počítačasa uskutočňuje tým spósobom, že v bloku 14 adresy vyrovnávacej pamSti mikroprogramu sanastaví počiatočná adresa pre blok 17 vyrovnávacej pamSti, od ktorej sa začne uskutočňovaťpřenos dát. Počiatočná adresa sa nastaví riadiacim signálom přivedeným z výstupu 11A bloku11 dekódera riadiacich signálov na vstup AI4 bloku 14 adresy vyrovnávacej pamSti mikropro-gramu, ktorý je taktiež přivedený na vstup C13 bloku 13 riadenia vyrovnávacej pamSti, ktOrýmje vyvolaná žiadosť o přenos dát z bloku 17 vyrovnávacej pamSti do výstupného registra24 vyrovnávacej pamSti. Na základe tejto žiadosti blok 13 riadenia vyrovnávacej pamStivyberie pre blok 17 vyrovnávacej pamSti adresu určenú blokom 14 adresy vyrovnávacej pamStimikroprogramu a zabezpečí vyslanie dát cez oboj směrný výstup B17 bloku 17 vyrovnávacejpamSti na vstup C24 výstupného registra 24 vyrovnávacej pamSti, kde sú odpamStané signálompřivedeným z výstupu 13D bloku 13 riadenia vyrovnávacej pamSti na vstup B24 výstupnéhoregistra 24 vyrovnávacej pamSti. Signálom přivedeným z výstupu 11B bloku 11 dekódera riadia-cich signálov na vstup A24 výstupného registra 24 vyrovnávacej pamSti sú odpamStané dátavyhradlované cez výstup 24A a sú přivedené na vstup C12 bloku 12 aritmeticko-logickej jed-notky, odkial sú cez výstup 12B přivedené na vstup A2 bloku 2 výstupných dát, kde sú odpamS-tané signálom přivedeným z výstupu 11A bloku 11 dekódera riadiacich signálov na vstup B2bloku 2_ výstupných dát. Po nastavení adresy operačněj pamSti a smere přenosu v bloku 3adresy operačnej pamSti a po získaní riadenia blokom j> riadenia styku s počítačom sú dátaz bloku 2 výstupných dát, ako aj adresa operačnej pamSti z bloku 2 adresy operačnej pamStivyslané do počítača signálom přivedeným z výstupu 5A bloku 5 riadenia styku s počítačomna vstup C3 bloku 2 adresy operačnej pamSti a taktiež na vstup C2 bloku 2 výstupných dát. Zapojenie riadiaceho modulu vonkajších pamSti je použité v riadiacej jednotke malýchdiskových pamSti typu Winchester (RJ MDP-W) pre počítače rady SMEP so systémovou zbernicouSpoločná zbernica. P RE DMET VYNALEZU Zapojenie riadiaceho modulu vonkajších pamatí vyznačujúce sa tým, že výstupy (9C)bloku (9) pamSti mikroprogramu sú spojené so vstupmi (A12) bloku (12) aritmeticko-logickejjednotky, zatial čo výstupy (9B) bloku (9) pamati mikroprogramu sú spojené so vstupmi (AlO)bloku (10) výběru podmienky, pričom výstupy (9D) bloku (9) pamati mikroprogramu sú spojenéso vstupmi (All) bloku (11) dekódera riadiacich signálov, zatial ěo výstupy (9A) bloku(9) pamSti mikroprogramu sú spojené so vstupmi (D7) bloku (7) riadenia mikroprogramu, pričomvýstupy (12B) bloku (12) aritmeticko-logickéj jednotky sú spojené so vstupmi (A2) bloku(2) výstupných dát a tiež so vstupmi (A3) bloku (3) adresy operačnej pamSti a dalej tiežso vstupmi (B7) bloku (7) riadenia mikroprogramu a tiež so vstupmi (CIO) bloku (10) výběrupodmienky a dalej tiež so vstupmi (B14) bloku (14) adresy vyrovnávacej pamSti mikroprogramua tiež so vstupmi (B15) bloku (15) adresy vyrovnávacej pamSti disku a dalej tiež so vstupmi(D16) bloku (16) počtu slov a tiež so vstupom (C20) vstupného registra (20) vyrovnávacejpamSti a dalej tiež so vstupmi (B25) bloku (25) riadenia disku, zatial čo výstupy (11A)bloku (11) dekódera riadiacich signálov sú spojené so vstupom (B2) bloku (2) výstupnýchdát a tiež so vstupom (B3) bloku (3) adresy operačnej pamSti a dalej tiež so vstupom (A7)bloku (7) riadenia mikroprogramu a tiež so vstupmi (B5) bloku (5) riadenia styku s počítačoma dalej tiež so vstupom (C16) bloku (16) počtu slov a tiež so vstupom (A15) bloku (15)adresy vyrovnávacej pamSti disku a dalej tiež so vstupom (A14) bloku (14) adresy vyrovnávacejpamSti mikroprogramu a tiež so vstupmi (C13) bloku (13) riadenia vyrovnávacej pamSti adalej tiež so vstupom (B20) vstupného registra (20) vyrovnávacej pamati a tiež so vstupom(A25) bloku (25) riadenia disku, zatial čo vstupy (C12) bloku (12) aritmeticko-logickejjednotky sú spojené s výstupmi (6A) bloku (6) vstupných dát a tiež s výstupmi (8A, bloku(8) stavových signálov a dalej tiež s výstupmi (9E) bloku (9) pamati mikroprogramu a tiež 10 CS 266 973 B1 s výstupmi (24A) výstupného registra (24) vyrovnávacej pamSti, pričom výstupy (11B) bloku(11) dekódera riadiacioh signálov sú spojené so vstupom (B6) bloku (6) vstupných dát atiež so vstupom (A8) bloku (8) stavových signálov a dalej tiež so vstupom (A9) bloku (9)pamSti mikroprogramu a tiež so vstupom (A24) výstupného registra (24) vyrovnávacej pamSti,zatial čo vstupy (B8) bloku (8) stavových signálov sú spojené s výstupmi (4B) bloku (4)dekódera adresy a tiež s výstupmi (5B) bloku (5) riadenia styku s počitačom a dalej tiežs výstupmi (25A) bloku (25, riadenia disku a tiež s výstupom (27B) bloku (27) kontrolydát a Sálej tiež s výstupom (16C) bloku (16) počtu slov, pričom výstup (4A) bloku (4) dekó-dera adresy je spojený so vstupom (BIO) bloku (10) výběru podmienky, zatial čo výstup (10A)bloku (10) výběru podmienky je spojený so vstupom (C7) bloku (7) riadenia mikroprogramu,pričom výstupy (12A) bloku (12) aritmeticko-logickej jednotky sú spojené so vstupmi (D10)bloku (10) výběru podmienky, zatial čo výstup (10B) bloku (10) výběru podmienky je spojenýso vstupom (B12) bloku (12) aritmeticko-logickej jednotky, pričom výstupy (7A) bloku (7)riadenia mikroprogramu sú spojené so vstupmi (B9) bloku (9) pamSti mikroprogramu, zatialčo výstupy (5A) bloku (5) riadenia styku s počitačom sú spojené so vstupom (C3) bloku (3)adresy operačnej pamSti a tiež so vstupom (C2) bloku (2) výstupných dát a dalej tiež sovstupom (C6) bloku (6) vstupných dát, pričom výstupy (2A) bloku (2) výstupných dát sú spoje-né so vstupmi (AI) bloku (1) styku s počitačom, zatial čo výstupy (3B) bloku (3) adresyoperačnej pamSti sú spojené so vstupmi (Bl) bloku (1) styku s počitačom, pričom výstup(3A) bloku (3) adresy operačnej pamSti je spojený so vstupom (Cl) bloku (1) styku s počíta-čom, zatial čo vstup (B4) bloku (4) dekódera adresy sú spojené s výstupmi (1A) bloku (1)styku s počitačom, pričom vstup (A4) bloku (4) dekódera adresy je spojený s výstupom (1B)bloku (1) styku s počitačom, zatial čo obojsmerné vstupy (A5) bloku (5) riadenia stykus počitačom sú spojené s obojsmernými vstupmi (Dl) bloku (1) styku s počitačom, pričomvstupy (A6) bloku (6) vstupných dát sú spojené s výstupmi (1C) bloku (1) styku s počitačom,zatial čo výstupy (16A) bloku (16) sú spojené so vstupmi (B19) bloku (19) riadenia dáta tiež so vstupmi (B22) bloku (22) posuvného registra, pričom výstupy (16B) bloku (16)počtu slov sú spojené so vstupmi (A19) bloku (19) riadenia dát, zatial čo výstup (19A)bloku (19) riadenia dát'je spojený so vstupom (A23) vyrovnávacieho registra (23) čítanýchdát a tiež so vstupom (B16) bloku (16) počtu slov a dalej tiež so vstupom (B13) bloku (13)riadenia vyrovnávacej pamSti, pričom výstup (19B) bloku (19) riadenia dát je spojený sovstupom (A22) bloku (22) posuvného registra a tiež so vstupom (A16) bloku (16) počtu slova dalej tiež so vstupom (A13) bloku (13) riadenia vyrovnávacej pamSti, zatial čo výstupy(19C) bloku (19) riadenia dát sú spojené so vstupmi (A27) bloku (27) kontroly dát, pričomvýstup (13A) bloku (13) riadenia vyrovnávacej pamSti je spojený so vstupom (C14) bloku(14) adresy vyrovnávacej pamSti mikroprogramu a tiež so vstupom (C15) bloku (15) adresyvyrovnávacej pan)Sti disku, zatial čo výstupy (13B) bloku (13) riadenia vyrovnávacej pamStisú spojené so vstupmi (A17) bloku (17) vyrovnávacej pamSti, pričom výstupy (13C) bloku(13) riadenia vyrovnávacej pamSti sú spojené so vstupom (A20) vstupného registra (20) vyrov-návacej pamSti a tiež so vstupom (B23) vyrovnávacieho registra (23) čítaných dát, zatialčo výstupy (13D) bloku (13) riadenia vyrovnávacej pamSti sú spojené so vstupom (A21) vyrov-návacieho registra (21) zapisovaných dát a tiež so vstupom (B24) výstupného registra (24)vyrovnávacej pamSti, pričom výstup (13E) bloku (13) riadenia vyrovnávacej pamSti je spojenýso vstupom (C18) bloku (18) výběru adresy, zatial čo výstupy (14A) bloku (14) adresy vyrovnávacej pamSti mikroprogramu sú spojené so vstupmi (B18) bloku (18) výběru adresy, pričomvýstupy (15A) bloku (15) adresy vyrovnávacej pamSti disku sú spojené so vstupmi (A18) bloku(18) výběru adresym pričom výstupy (18A) bloku (18) výběru adresy sú spojené so vstupmi(C17) bloku (17) vyrovnávacej pamSti, zatial čo obojsmerné vstupy (B17) bloku (17) vyrovná-vacej pamSti sú spojené s výstupmi (20A) vstupného registra (20) vyrovnávacej pamSti atiež so vstupmi (B21) vyrovnávacieho registra (21) zapisovaných dát a dalej tiež s výstupmi(23A) vyrovnávacieho registra (23) čítaných dát a tiež so vstupmi (C24) výstupného registra(24) vyrovnávacej pamSti, pričom výstupy (21A) vyrovnávacieho registra (21) zapisovanýchdát sú spojené so vstupmi (C22) bloku (22) posuvného registra, zatial čo výstupy (22B)bloku (22) posuvného registra sú spojené so vstupmi (C23) vyrovnávacieho registra (23)čítaných dát, pričom obojsmerné vstupy (D22) bloku (22) posuvného registra sú spojené s obojsměrnými vstupmi (A26) bloku (26) kódovania dát, zatial čo výstup (22A) bloku (22) posuvného CS 266 973 B1 11 registra je spojený so vstupom (B27) bloku (27) kontroly dát, pričom výstup (27A) bloku(27) kontroly dát je spojená so vstupom (D26) bloku (26) kódovania dát, zatial So výstup(25B) bloku (25) riadenia disku je spojený so vstupom (B26) bloku (26) kódovania dát, pričomvstupy (C25) bloku (25) riadenia disku sú spojené s výstupmi (28B) bloku (28) styku s diskom,pričom výstupy (25C) bloku (25) riadenia disku sú spojené so vstupmi (B28) bloku (28) stykus diskom, zatial čo výstupy (26A) bloku (26) kódovania dát sú spojené so vstupmi (A28)bloku (28) styku s diskom, pričom vstupy (C26) bloku (26) kódovania dát sú spojené s výstupmi(28A) bloku (28) styku s diskom. 1 výkres
CS878996A 1987-12-09 1987-12-09 Connection for external stores' control modulus CS266973B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS878996A CS266973B1 (en) 1987-12-09 1987-12-09 Connection for external stores' control modulus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS878996A CS266973B1 (en) 1987-12-09 1987-12-09 Connection for external stores' control modulus

Publications (2)

Publication Number Publication Date
CS899687A1 CS899687A1 (en) 1989-05-12
CS266973B1 true CS266973B1 (en) 1990-01-12

Family

ID=5441248

Family Applications (1)

Application Number Title Priority Date Filing Date
CS878996A CS266973B1 (en) 1987-12-09 1987-12-09 Connection for external stores' control modulus

Country Status (1)

Country Link
CS (1) CS266973B1 (cs)

Also Published As

Publication number Publication date
CS899687A1 (en) 1989-05-12

Similar Documents

Publication Publication Date Title
US6075941A (en) Microcomputer
US4253147A (en) Memory unit with pipelined cycle of operations
US4930070A (en) Interrupt control method for multiprocessor system
KR100319331B1 (ko) 버스제어장치및버스제어방법
HU176777B (en) Device for reducing instruction execution time in computer of indirect addressed data memory
JPS619734A (ja) プロセツサ制御方式
JPH1153306A (ja) データ処理装置、外部記憶装置、データ処理システム及びデータ伝送方法
US4467454A (en) High-speed external memory system
CA1065477A (en) Computer to tape deck interface
US4339795A (en) Microcontroller for controlling byte transfers between two external interfaces
CS266973B1 (en) Connection for external stores&#39; control modulus
US4339796A (en) System for generating a plurality of different addresses for a working memory of a microcontroller during execution of certain instructions
JP2004046891A (ja) データ処理システム、データ処理装置、外部装置及びデータ伝送方法
JP3241034B2 (ja) 外部記憶装置
SU1278871A1 (ru) Устройство дл сопр жени микропроцессорных внешних устройств с каналом ввода-вывода ЭВМ
KR0154470B1 (ko) 보조제어장치와 외부장치간 정합회로
JPH0413840Y2 (cs)
US5048020A (en) Electronic disk subsystem
KR930005709B1 (ko) Plc의 랙 어드레스라인 복수기능 구현 시스템
JPH01156856A (ja) データ転送制御方式
SU1476490A2 (ru) Устройство дл перевода выражений в польскую инверсную запись
SU962899A1 (ru) Устройство дл сопр жени цифровой вычислительной машины с периферийными устройствами
JPH086890A (ja) 入出力制御システム
JPS6145359A (ja) 情報処理装置
JP2524620B2 (ja) 入出力制御方法