CS223186B1 - Zapojení předváděče číslicové informace - Google Patents

Zapojení předváděče číslicové informace Download PDF

Info

Publication number
CS223186B1
CS223186B1 CS68582A CS68582A CS223186B1 CS 223186 B1 CS223186 B1 CS 223186B1 CS 68582 A CS68582 A CS 68582A CS 68582 A CS68582 A CS 68582A CS 223186 B1 CS223186 B1 CS 223186B1
Authority
CS
Czechoslovakia
Prior art keywords
input
information
inputs
output
outputs
Prior art date
Application number
CS68582A
Other languages
English (en)
Inventor
Otakar Buzek
Jan Cermak
Stanislav Cervinka
Jan Musel
Original Assignee
Otakar Buzek
Jan Cermak
Stanislav Cervinka
Jan Musel
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Otakar Buzek, Jan Cermak, Stanislav Cervinka, Jan Musel filed Critical Otakar Buzek
Priority to CS68582A priority Critical patent/CS223186B1/cs
Publication of CS223186B1 publication Critical patent/CS223186B1/cs

Links

Landscapes

  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

Účelem vynálezu je umožnění přímého zobrazení alfanumerické informace snímané z informační sběrnice s vysokou bytovou frekvencí bez převodu zobrazované informace do paralelního tvaru. Uvedeného účelu se dosáhne přímým snížením bytové frekvence zobrazované informace vzorkováním signálů na sběrnici.

Description

Vynález se týká zapojení předváděče číslicové informace obsahující převodník kódu, čítač impulsů, komutátor a zobrazovací jednotky.
V technické praxi se často vyskytuje potřeba zobrazit pomalu se měnící alfanumerickou informaci, jejíž jednotlivé znaky jsou přenášeny vícevodičovou informační sběrnicí ve tvaru informačních řetězců tvořených určitým pevným počtem sériově přenášených bytů sestávajících z paralelní kombinace určitého pevného počtu bitů.
K tomuto účelu se používají sériové předváděče založené na periodickém přepínání jednotlivých zobrazovacích alfanumerických jednotek, které jsou ovládány impulsy o bytové frakvenci a synchronizačními impulsy označujícími první informační byt v řetězci.
Omezujícím faktorem těchto předváděčů je maximálně přípustná frekvence přepínání zobrazovacích alfanumerických jednotek, která nedovoluje přímé připojení alfanumerických předváděčů k sběrnicím s vysokou, bytovou frekvencí, která je běžná'v systémech automatického řízení a ve výpočetní technice.
Proto se uvedená informace obvykle převádí do paralelního tvaru a poté se. zobrazuje se sníženou bytovou frekvencí. Toto řešení je obvodově složité a nákladné.
Výhoda zapojení alfanumerického předváděče podle vynálezu spočívá v odstranění uvedených nedostatků, neboť předváděč provádí přímé snížení bytové frekvence bez převodu do paralelního tvaru. Alfanumerický předváděč podle vynálezu může být tedy připojen přímo k rychlé informační sběrnici.
Podstata zapojení předváděče číslicové informace podle vynálezu spočívá v tom, že dělič bytové frekvence, opatřený hodinovým vstupem, je výstupem spojen se vstupem tvarovače, s hodinovým vstupem čítače impulsů a s impulsovým vstupem . koincidenčního obvodu opatřeného synchronizačním vstupem, výstup koincidenčního obvodu je propojen s nulovacím vstupem čítače impulsů, výstup tvarovače je spojen se záznamovým vstupem paměti opatřené informačními vstupy, jejíž informační výstupy jsou propojeny s jim příslušnými informačními vstupy převodníku kódu, jehož výstupy jsou spojeny s jim příslušnými informačními vstupy všech zobrazovacích jednotek, dále binární výstupy čítače impulsů jsou spojeny s jim příslušnými vstupy komutátoru, jehož výstupy jsou spojeny s jim příslušnými rozsvěcovacími vstupy zobrazovacích jednotek.
Příklad zapojení předváděče číslicové informace je uveden na výkrese, který představuje blokové schéma zapojení.
Výstup 12 bytové frekvence generátoru 1 signálů je spojen s hodinovým vstupem děliče 2 bytové frekvence, jehož výstup je spojen se vstupem Bl tvarovače 6, s hodinovým vstupem 42 čítače 4 impulsů a Impulsovým -vstupem 31 koincidenčního obvodu 3 opatřeného synchronizačním vstupem 32 propojeným se synchronizačním výstupem 11 generátoru 1 signálů. Výstup 33 koincidenčního obvodu 3 je propojen s nulovacím vstupem 41 čítače impulsů, výstup 62 tvarovače 6 je spojen se záznamovým vstupem 79 paměti 7, opatřené informačními vstupy 71 až 74 propojenými s příslušnými informačními výstupy 13 až 16 generátoru 1 signálů a jejíž informační výstupy 75 až 78 jsou propojeny s jim příslušnými informačními vstupy 81 až 84 převodníku 8 kódu.
Výstupy 811 až 817 převodníku 8 kódu jsou spojeny s jim příslušnými informačními vstupy 111 až 117, 121 až 127, INI až 1N7 všech zobrazovacích jednotek 11, 12, až 1N. Binární výstupy 43 až 46 čítače 4 impulsů jsou spojeny s jim příslušnými vstupy 51 až 54 komutátoru 5, jehož výstupy 511, 512 až 51N jsou spojeny s jim příslušnými rozsvěcovacími vstupy 118, 128 až 1N8 zobrazovacích jednotek 11, 12 až 1N.
Generátor 1 signálů vytváří signály potřebné pro funkci alfanumerického předváděče. Poněvadž dělicí poměr děliče 2 bytové frekvence je roven celistvému násobku počtu bytů v informačním řetězci zvětšenému nebo zmenšenému o jedničku, výstupní impulsy ..děliče bytové frekvence 2 postupně koincidují s: jednotlivými byty informačního řetězce. Obsah těchto bytů přiváděný na informační vstupy 71, 72, 73, 74 paměti 7 je zaznamenáván dt> paměti 7 impulsem z výstupu 62 tvarovače 6, který, se přivádí na záznamový vstup paměti 7. Informace obsažená ve zmíněném bytu je zobrazena příslušnou zobrazovací jednotkou 11 až 1N na jejíž rozsvěcovací vstup 118 až 1N8 je přiváděn rozsvěcovací impuls z příslušného výstupu 511 až 51N komutátoru 5.
Přiřazení jednotlivých zobrazovacích jednotek 118 až 1N8 odpovídajícím bytům informačního řetězce zajišťuje komutátor 5 ovládaný binárními výstupy čítače 4, na jehož hodinový vstup 42 jsou vedeny impulsy z výstupu 22 děliče 2 bytové frekvence, a který je synchronizován výstupním impulsem přiváděním na nulovací vstup 41 z výstupu 33 koincidenčního obvodu 3.
Vynálezu je možno s výhodou použít ve výpočetní a řídicí technice k zobrazování alfanumerických informací.

Claims (1)

  1. PREDMET
    Zapojení predváděče číslicové informace obsahující převodník kódu, čítač impulsů, komutátor a zobrazovací jednotky, vyznačené tím, že dělič (2) bytové frekvence, opatřený hodinovým vstupem (21), je výstupem (22) spojen se vstupem (61) tvarovače (6), s hodinovým vstupem (42) čítače (4) impulsů a s impulsovým vstupem (31) koincidenčního obvodu (3) opatřeného synchronizačním vstupem (32), výstup (33) koincidenčního obvodu (3) je propojen s nulovacím vstupem (41) čítače (4) impulsů, výstup (62) tvarovače (6) je spojen se záznamovým vstupem (79) paměti (7) opaVYNÁLEZU třené informačními vstupy (71 až 74), jejíž informační výstupy (75 až 78) jsou propojeny s jim příslušnými informačními vstupy (81 až 84) převodníku (8) kódu, jehož výstupy (811 až 81.7) jsou spojeny s jim příslušnými informačními vstupy (111 až 117, 121 až 127, INI až 1N7) všech zobrazovacích jednotek (11, 12 až 1N), dále binární výstupy (43 až 46) čítače (4) impulsů jsou spojeny s jim příslušnými vstupy (51 až 54) komutátoru (5), jehož výstupy (511, 512 až 51N) jsou spojeny s jim příslušnými rozsvěcovacími vstupy (118, 128 až 1N8) zobrazovacích jednotek (11, 12 až 1N).
CS68582A 1982-02-02 1982-02-02 Zapojení předváděče číslicové informace CS223186B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS68582A CS223186B1 (cs) 1982-02-02 1982-02-02 Zapojení předváděče číslicové informace

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS68582A CS223186B1 (cs) 1982-02-02 1982-02-02 Zapojení předváděče číslicové informace

Publications (1)

Publication Number Publication Date
CS223186B1 true CS223186B1 (cs) 1983-09-15

Family

ID=5339426

Family Applications (1)

Application Number Title Priority Date Filing Date
CS68582A CS223186B1 (cs) 1982-02-02 1982-02-02 Zapojení předváděče číslicové informace

Country Status (1)

Country Link
CS (1) CS223186B1 (cs)

Similar Documents

Publication Publication Date Title
CA2009472A1 (en) Format converting system for synchronous optical network
JPS647252A (en) Array processing system
US3909541A (en) Low-speed framing arrangement for a high-speed digital bitstream
JPH0644746B2 (ja) 並列型パルス挿入回路
KR960025082A (ko) 데이타 전송장치
JPH0326107A (ja) 論理回路
CS223186B1 (cs) Zapojení předváděče číslicové informace
EP0135383A2 (en) Conference bridge circuit arrangements
US4387341A (en) Multi-purpose retimer driver
JPS62112430A (ja) チヤネルパルス発生装置
SE8400170D0 (sv) Anordning for synkronisering av pulstag i ett digitalt telefonsystem
JPS56109091A (en) Time slot replacing system
SU1599995A1 (ru) Устройство дл преобразовани импульсно-кодомодулированных сигналов в дельта-модулированные сигналы
JPS56164429A (en) Cue system for multiplex synchronizing operation
SU849522A1 (ru) Устройство синхронизации цикловпЕРЕдАчи и пРиЕМА АдРЕСНыХ КОдОВ
KR890009126A (ko) 통신시스템에서 압축 변환한 데이타를 신장 변환하는 장치
SU1354191A1 (ru) Микропрограммное устройство управлени
SU1335996A1 (ru) След щий умножитель частоты
JPS6276327A (ja) デジタル信号発生回路
SU1282142A1 (ru) Многоканальное устройство дл сопр жени
SU1642526A1 (ru) Устройство дл сдвига и преобразовани информации
SU1128246A1 (ru) Устройство дл сопр жени
SU1396255A1 (ru) Устройство дл формировани относительного биимпульсного сигнала
JPS63207231A (ja) 時分割多重化信号の分岐挿入処理回路
JPS63313919A (ja) 並一直変換装置