CS221553B1 - Zapojení dekodéru univerzálních a adresovaných povelů IMS 2 - Google Patents
Zapojení dekodéru univerzálních a adresovaných povelů IMS 2 Download PDFInfo
- Publication number
- CS221553B1 CS221553B1 CS926879A CS926879A CS221553B1 CS 221553 B1 CS221553 B1 CS 221553B1 CS 926879 A CS926879 A CS 926879A CS 926879 A CS926879 A CS 926879A CS 221553 B1 CS221553 B1 CS 221553B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- interface
- terminal
- gate
- output
- Prior art date
Links
Landscapes
- Bus Control (AREA)
Abstract
Vynález se týká zapojení dekodéru univerzálních a adresovaných povelů IMS 2 s převodníkem kódu ABCD na kód jedna ze šestnácti. Zapojení umožňuje zjednodušení obvodové sestavy, která je schopna zpracovat poměrně větší počet adresovaných a univerzálních interfejsových povelů. Podstatou vynálezu je zapojení převodníku se šestnácti výstupy, na jehož vybavovací svorky je zapojeno v kombinaci osm dvouvstupových a dvě třívstupová hradla, přičemž výstup obsahuje čtyři svorky stavů interfejsových funkcí a tři svorky interfejsové sběrnice. Zapojení je určeno zejména pro elektronické měřicí zařízení s interfejsem IMS 2.
Description
Vynález se týká zapojení dekodéru univerzálních a adresovaných povelů IMS 2 — informačních měřicích systémů dva sestávající z převodníku kódu ABCD na kód jedna ze šestnácti.
Univerzální a adresované povely slouží k nastavení stavů interfejsových funkcí v přístrojích nebo funkčních jednotkách. V dosavadních zapojeních se dekódování univerzálních a adresovaných povelů řeší pro každou interfejsovou funkci odděleně. Dekódovací obvody sestávají obvykle u osmi invertorů pro vytvoření negovaných stavů datových signálů a osmivstupových hradel. Pro každý povel je při tomto způsobu zapotřebí jedno osmivstupové hradlo, tedy celkem devět hradel. K tomuto účelu je též možno použít kombinované logické sítě, která má tu výhodu, že v zapojení lze používat hradel s méně než osmi vstupy. Další nevýhodou dosavadních zapojení je nutnost zavádět po dekódování interfejsových povelů podmínky pro přechod do požadovaných interfejsových stavů. Tyto podmínkové obvody tvořené vícevstupovými hradly je nutno realizovat pro každý povel zvlášť.
Tyto dosavadní nevýhody odstraňuje zapojení dekodéru univerzálních a adresovaných povelů IMS 2, sestávající z převodníku kódu ABCD na kód jedna z šestnácti, jehož výstupy jsou spojeny se svorkami interfejsových stavů podle vynálezu, jehož podstatou je, že převodník kódů je spojen prvním, třetím, čtvrtým adresovacím vstupem s první, třetí a čtvrtou svorkou interfejsové sběrnice, přičemž druhá svorka interfejsové sběrnice je spojena s první vybavovací svorkou převodníku kódů, zatímco druhá vybavovací svorka je spojena s výstupem prvního dvouvstupového hradla, jehož první vstup je spojen s první svorkou stavů interfejsových funkcí a s prvním vstupem druhého dvouvstupového hradla, jehož druhý vstup je spojen s druhou svorkou stavů interfejsových funkcí a jeho výstup se třetí svorkou stavů interfejsových funkcí, zatímco druhý výstup prvního dvouvstupového hradla je spojen s výstupem třetího dvouvstupového hradla, jehož první vstup je spojen s prvním třívstupovým hradlem a druhý vstup s výstupem čtvrtého dvouvstupového hradla, jehož první vstup je spojen se čtvrtou svorkou stavů interfejsových funkcí a druhý vstup přes výstup prvního dvouvstupového hradla vstupem spojeného jednak s druhým adresovacím vstupem převodníku kódu a jednak s výstupem druhého třívstupového hradla, jehož první vstup je spojen přes druhé jednovstupové hradlo s pátou svorkou interfejsové sběrnice a s první vstupní svorkou prvního třívstupového hradla, zatímco druhé vstupy obou třívstupových hradel jsou spojeny přes třetí jednovstupové hradlo a šestou svorkou interfejsové sběrniGe a jejich třetí vstupy jsou spojeny přes čtvrté jednovstupové hradlo se sedmou svorkou interfejsové sběrnice.
Hlavní předností popisovaného zapojení je, že zjednodušuje obvodové sestavy a nevyžaduje vytváření zvláštních logických sítí pro jednotlivé signály a umožňuje zpracovat poměrně větší počet adresovaných a univerzálních interfejsových povelů.
Vynález blíže objasní přiložený výkres, kde na obr. 1 je znázorněno blokové zapojení dekodéru, na obr. 2 tabulka signálů seřazených na výstupech VI až Vil převodu kódu ABCD.
Hlavní součástí zapojení je převodník 1 kódu ABCD na kód jedna ze šestnácti. Převodník 1 kódů je výstupy VI až Vil spojen se svorkami stavů interfejsových funkcí, z nichž každý je vyjádřen určeným kódem, uvedeným pro funkční popis, v závorkách u každého výstupu. První, třetí a čtvrtý adresovací vstup A, C, D a první vybavovací vstup G1 jsou spojeny s první, třetí, čtvrtou a druhou svorkou DII, DI3, DI4 a DI2 interfejsové sběrnice. Druhý adresovací vstup B je pak spojen s výstupem druhého třísvorkového hradla 8 a druhý vylbavovací vstup G2 s výstupem prvního dvouvstupového hradla 2. Pátá svorka DI5 interfejsové sběrnice je spojena s prvním vstupem prvního třívstupového hradla 5 a přes druhé jednovstupové hradlo 9 s první svorkou druhého třívstupového hradla 8. Šestá a sedmá svorka DIB, DI7 interfejsové sběrnice je pak spojena přes třetí a čtvrté jednovstupové hradlo 10, 11 s druhým a třetím vstupem obou třívstupových hradel 5, 8. Výstup prvního třívstupového hradla 5 je spojen se vstupem třetího dvouvstupového hradla 4. Výstup druhého trojvstupového hradla 8 je spojen přes první jednovstupové hradlo 7 s prvním vstupem čtvrtého dvouvstupového hradla 6, jehož druhý vstup je spojen se čtvrtou svorkou L4 stavu interfejsových funkcí a jeho výstup je spojen s druhým vstupem třetího dvouvstupového hradla 4. Jeho výstup je spojen s druhým výstupem prvního dvouvstupového hradla 2, jehož první vstup je spojen s první svorkou LI stavu interfejsových funkcí a s prvním vstupem druhého dvouvstupového hradla 3, jehož druhý vstup je spojen s druhou svorkou L2 stavu interfejsových funkcí a výstup se třetí svorkou L3 interfejsových funkcí.
Převodník 1 kódu ABCD na kód jedna z šestnácti lze s výhodou realizovat například obvodem MH 74 154 a hradly jedno- až třívstupovými NAND.
Signály na výstupu VI a Vil převodníku 1 kódu ABCD na kód jedna z šestnácti jsou uspořádány v tabulce uvedené na obr. 2. V prvním sloupci zleva jsou naznačeny výstupy VI až Vil, ve druhém sloupci signál podle užívané značky, ve třetím sloupci jsou uvedeny interfejsové funkce a v posledním dvojitém sloupci je uvedena podmínka přechodu ze stavu do stavu. Názvy interfejsových funkcí, stavů a signálů odpovídají doporučení IEC TC 66 (CO) 22.
Zapojením na obr. 1 se prakticky přímo
221 řeší funkce DT1 signál START a pomocí jednoho dvouvstupového a jednoho jednovstupového hradla je řešena funkce DC1 signál CLEAR. Výstupní signály jsou aktivní ve stavech L — nízká úroveň.
Zapojení podle vynálezu využívá skutečnosti, že adresované interfejsové povely jsou v kódové tabulce ASCII (American Standard Code for Intercommunicatin Interchange) umístěny v nultém sloupci, zatímco univerzální interfejsové povely v prvním sloupci; univerzální a adresované povely zaujímají první, čtvrtý, pátý, osmý a devátý řádek tabulky.
Kombinační logická síť tvořená hradly 8, 9, 10, 11 vytváří podmínky pro vstup B převodníku 1 kódu ABCD na kód jedna z šestnácti tak, aby bylo možno dekódovat všech devět povelů jedním převodníkem. Další hradla podmiňují dekódování univerzálních povelů přítomností stavového signálu ACOS a dekódování adresovaných povelů LADS a ACDS. Na první až sedmé svorce DII — DI'7 interfejsové sběrnice jsou invertované signály sběrnice IMS 2.
Vynález je určen zejména pro elektronické měřicí přístroje s interfejsem IMS 2 a pro periferní zařízení s tímto interfejsem.
Claims (1)
- Zapojení dekodéru univerzálních a adresovaných povelů IMS 2, sestávající z převodníku kódu ABCD na kód jedna ze šestnácti, jehož výstupy jsou spojeny se svorkami interfejsových stavů, vyznačené tím, že převodník (1) kódů je spojen prvním, třetím, čtvrtým adresovacím vstupem (A, C, Dj s první, třetí a čtvrtou svorkou (DII, DI3, DI4) interfejsové sběrnice, přičemž druhá svorka (DI2) interfejsové sběrnice je spojena s první vybavovací svorkou (Glj převodníku (1) kódů, zatímco druhá vybavovací svorka (G2) je spojena s výstupem prvního dvouvstupového hradla (2), jehož první vstup je spojen s první svorkou (1,1) stavů interfejsových funkcí a s prvním vstupem druhého dvouvstupového hradla (3j, jehož druhý vstup je spojen s druhou svorkou (L2) stavů interfejsových funkcí a jeho výstup se třetí svorkou (L3) stavu interfejsových funkcí, zatímco druhý výstup prvního dvouvstupového hradla (2) je spojen s výYNALEZU stupem třetího dvouvstupového hradla (4), jehož první vstup je spojen s prvním třívstupovým hradlem (5) a druhý vstup s výstupem čtvrtého dvouvstupového hradla (6), jehož první vstup je spojen se čtvrtou svorkou (L4) stavů interfejsových funkcí a druhý vstup přes výstup prvního jednovstupového hradla (7j, vstupem spojeného jednak s druhým adresovacím vstupem (BJ převodníku (lj kódů a jednak s výstupem druhého třívstupového hradla (8), jehož první vstup je spojen přes druhé jednovstupové hradlo (9) s pátou svorkou (DI5) interfejsové sběrnice a s první vstupní svorkou prvního třívstupového hradla (5), zatímco druhé vstupy obou třívstupových hradel (5, 8) jsou spojeny přes třetí jednovstupové hradlo (10) s šestou svorkou (DIB) interfejsové sběrnice a jejich třetí vstupy jsou spojeijy přes čtvrté jednovstupové hradlo (lij se sedmou svorkou (DI7) interfejsové sběrnice.
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS926879A CS221553B1 (cs) | 1979-12-22 | 1979-12-22 | Zapojení dekodéru univerzálních a adresovaných povelů IMS 2 |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS926879A CS221553B1 (cs) | 1979-12-22 | 1979-12-22 | Zapojení dekodéru univerzálních a adresovaných povelů IMS 2 |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS221553B1 true CS221553B1 (cs) | 1983-04-29 |
Family
ID=5443624
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS926879A CS221553B1 (cs) | 1979-12-22 | 1979-12-22 | Zapojení dekodéru univerzálních a adresovaných povelů IMS 2 |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS221553B1 (cs) |
-
1979
- 1979-12-22 CS CS926879A patent/CS221553B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US4677318A (en) | Programmable logic storage element for programmable logic devices | |
| US5796267A (en) | Tri-Statable input/output circuitry for programmable logic | |
| EP0701328A2 (en) | Field programmable gate array | |
| US4264807A (en) | Counter including two 2 bit counter segments connected in cascade each counting in Gray code | |
| GB1430151A (en) | Programmable logic circuit | |
| KR900013720A (ko) | 프로그래머블 논리회로 | |
| EP0031638A2 (en) | A logic circuit | |
| CS221553B1 (cs) | Zapojení dekodéru univerzálních a adresovaných povelů IMS 2 | |
| EP0733285B1 (en) | Combined programmable logic array and array logic | |
| EP0453106A1 (en) | Electrical assemblies | |
| KR100225008B1 (ko) | 다중 공유 로직 어레이를 갖는 프로그래머블 로직 디바이스 | |
| JPS60147659A (ja) | 論理構造 | |
| JPS57168337A (en) | Asynchronous logic circuit | |
| JPS61133727A (ja) | カウンタ故障分離回路 | |
| SU858107A1 (ru) | Регистр сдвига | |
| JPH0352159B2 (cs) | ||
| US5373291A (en) | Decoder circuits | |
| SU788378A1 (ru) | Устройство контрол кода "1 из | |
| UST956003I4 (en) | Interconnect logic for a serial processor | |
| KR0123055B1 (ko) | 반도체 집적회로의 테스트회로 | |
| JP2641968B2 (ja) | 集積回路装置 | |
| JPS61273034A (ja) | チヤタリング吸収回路 | |
| JPS578853A (en) | Digital computer | |
| SU911743A1 (ru) | Двенадцатиканальный распределитель уровней | |
| JPS6378075A (ja) | 論理装置 |