CS215992B1 - apojení obvodů pro zjištování krátkodobých fázových změn zdrojů kmitočtu - Google Patents
apojení obvodů pro zjištování krátkodobých fázových změn zdrojů kmitočtu Download PDFInfo
- Publication number
- CS215992B1 CS215992B1 CS764879A CS764879A CS215992B1 CS 215992 B1 CS215992 B1 CS 215992B1 CS 764879 A CS764879 A CS 764879A CS 764879 A CS764879 A CS 764879A CS 215992 B1 CS215992 B1 CS 215992B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- input
- output
- flip
- circuit
- flop
- Prior art date
Links
- 230000004075 alteration Effects 0.000 title 1
- 238000000034 method Methods 0.000 description 2
- 238000001514 detection method Methods 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000007257 malfunction Effects 0.000 description 1
- 238000005259 measurement Methods 0.000 description 1
- 238000012544 monitoring process Methods 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
- 230000000630 rising effect Effects 0.000 description 1
Landscapes
- Measuring Phase Differences (AREA)
Description
Vynález se týká zapojení obvodů pro zjišíovéní krátkodobých fázových zněn zdrojů kmitočtu a řeěí problém, který spočívá v možnosti jednoduché kontroly výskytu těchto změn v předem známých kvantech, jejich velikosti a četnosti v předem určeném časovém intervalu.
Doposud se pro kontrolu krátkodobých změn fáze pravidelného kmitového průběhu, například sinusového, používá buá porovnávání tohoto průběhu s průběhem normálovým. Osciloskopická metoda s použitím Lissajousových obrazců, nebo je využíván elektronický čítač.
Změny fáze, které proběhnou ve velmi krátké době, například (, ms, 100 ^is, 10 ^»s) lze velmi obtížně kontrolovat i pomocí dosavadních způsobů, nebol je vždy potřeba buá trvalé obsluhy ke sledování průběhu na obrazovce osciloskopu, přitom odečtení absolutní hodnoty krátkodobé změny fézo je velmi nepřesné.
Při použiti čítače by bylo nutné zapisovat jednotlivé údaje frekvence a z nich vyhodnotit krátkodobou stabilitu. To vede k použití tiskárny, navíc použitím čítačového měřiče nt«ií možno postihnout chování kmitočtu v době mimo právě měřené časové vzorky.
Výše uvedené nedostatky odstraňuje zapojení obvodů pro zjišíování krátkodobých fázových změn podle vynálezu, jehož podstatou je, že vstupní svorka je připojena na vstup tvarovacích obvodů, jejichž první vstup je připojen na vstup zpožáovací linky, a jejich druhý výstup je připojen na druhý vstup koincidenčního obvodu a na vstup prvního derivačního obvodu. První vstup koincidenčního obvodu je připojen na výstup zpožáovací linky a výstup tohoto koincidenčního obvodu je připojen jednak na vstup druhého derivačního obvodu, dále na vstup druhého klopného obvodu a na vstup prvního klopného obvodu, jehož výstup je připojen na vstup prvního čítače pulsů. Tento čítač je svým prvním, druhým, třetím a čtvrtým výstupem spojen postupně s prvním,druhým,třetím a čtvrtým vstupem prvního číslicového indikátoru. Výstup druhého klopného obvodu je připojen na vstup druhého čítače pulsů, který je svým prvním,druhým třetím a čtvrtým výstupem spojen postupně s prvním, druhým, třetím a čtvrtým vstupem druhého Číslicového indikátoru. Výstup prvního derivačního obvodu je připojen jednak na nulovací vstup prvního klopného obvodu a dále na nulovací vstup druhého klopného obvodu, přičemž výstup druhého derivačního obvodu je připojen na vstup prvního zpožďovacího obvodu. Výstup tohoto zpožďovacího obvodu je připojen jednak na vstup druhého zpožďovacího obvodu, který má výstup připojen na hodinový vstup druhého klopného obvodu a jednak na hodinový vstup prvního klopného obvodu.
Výhody vynálezu spočívají v tom, že zjištěné krátkodobé fázové změny měřeného kmitočtu je možno vyhodnotit po určité době, případně je možno výskyt změny fáze přesně časově lokalizovat, např. tak, že při výskytu fázové odchylky větší, než je předem určená hodnota, bude generován příkaz k zápisu přesného časového údaje. Kontrolu fázových změn je pomocí tohoto zapojení možno zajistit i s využitím pouze zapracované osoby, bez hlubších odborných znalostí. Výsledek měření určuje počet a velikost fázové změny v předem určených kvantech. .
Napojení podle předmětného vynálezu bude dále blíže popsáno pomocí připojených výkresů, kde na obr. 1 je uvedeno blokové schéma zapojení a na obr. 2 jsou uvedeny některé základní průběhy elektrických impulsů na výstupech jednotlivých bloků.
Zapojení sestává z jednotlivých bloků. Toto propojení bude dál popsáno současně se sledováním jednotlivých průběhů na vstupech a výstupech těchto bloků. Zapojení jé navrhováno z logických obvodů typu negovaný součin, klopný obvod typu D a čítač pulsu.
Měřené frekvence je přivedena na vstupní svorku A viz. obr. 1, která je připojena na vstup la tvarovacích obvodů 1. Na výstupu 1b těchto obvodů je průběh impulsů buď jako individuální případ, kdy kmitočet nevykazuje fázové změny, to je průběh a obr. 2, nebo případ, kdy perioda jednotlivých pulsů se mění. Průběh b téhož obrázku. Na výstupu 2b zpožďovací linky 2 jsou pulsy posunuté o dobu, která odpovídá zpoždění této linky. Průběh £ obrázku 2.
Na výstupu 3c koinoidenčních obvodů 3 je koincidenční průběh - průběh a, obr. 2, který vzniká porovnáním průběhu £ a c - obr. 2, a to tak, že šířka pulsů tohoto průběhu je závislá na časovém odstupu náběžných hran obou průběhů.
Nyní potřebujeme v podstatě kvantovat jednotlivé různé šířky výsledných pulsů průběhu £ - obr. 2. K tomu vytvoříme jehlové pulsy vždy v době náběžné hrany průběhu a· Výsledkem jé průběh f. Dalším zpožděním tohoto průběhu o Δΐ a 2 4t získáme průběhy £ a &. Přivedeme-li na první a druhý, 4a. 5a vstup prvního, 4, a druhého, 2 klopného obvodu typu D průběh a a na jejich hodinové vstupy 4b. a 5b průběhy £ a Ji, potom se oba klopné obvody přiklopi podle průběhu i a j na obr. 2, a to v tom případě, že jejích vstupy D, 4a. 5a budou ve stavu log. 1 určitou dobu At před příchodem kladné hrany hodinového pulsu podle průběhu £ a ϋ (obr. 2).
V případě, že některý z D vstupů bude před přechodem hodinového impulsu v log. 0, nedojde k překlopení prvního nebo druhého klopného obvodu 4, Z typu D, jejich výstup zůstává v log 0, kterou mu určil nulovací průběh £ - obr. 2, přivedený na jejich vstupy 4d a 5d. a odvozený v prvním derivačním obvodu 8.
Vzhledem k tomu, že první Čítač .pulsů 6 čitá průběh i - obr. 2 a druhý čítač pulsů 10 čítá průběh j, - obr. 2, bude údaj na prvním, 2 a druhém, 11 číslicovém indikátoru odlišný, a počet indikovaných pulsů bude záviset na šířce pulsů průběhu £,·
Pro tento konkrétní případ, tak, jak je navržen podle obr. 1, kde jsou zapojeny jen dva klopné obvody typu D, první í, druhý ji, bude obsah prvního čítače pulsů 6 a první čísli3 cový indikátor 2 udávat počet pulsů obsažených v průběhu e, které jsou delší než' Atj obsah druhého čítače pulsů 10 a druhý číslicový indikátor bude udávat počet pulsů, které jsou delší než 2 At.
Zapojení podle obr. 1 je možno rozšířit obecně na n klopných obvodů typu D. Po určité době, kterou zvolíme jako měřicí interval máme pak možnost určit četnost pulsů v průběhu které jsou deláí než doba n . At, když bude platit, že na každý klopný obvod typu D v zapojení je připojen hodinový signál se zpožděním Δ t oproti předchozímu klopnému obvodu.
Zapojení podle vynálezu lze mnohostranně využít ke zjištovéní fázových změn kmitočtu, kde případné změny mohou vyvolat poruchy funkce zařízení, které tento kmitočet využívá.
To jest například v logických sítích, v řídicích systémech a v regulačních obvodech.
Claims (1)
- Zapojení obvodů pro zjiětování krátkodobých fázových změn zdrojů kmitočtu, vyznačené tím, že vstupní svorka (A) s připojeným měřeným kmitočtem je připojena na vstup (1a) tvarovacích obvodů (1), přičemž jejich první výstup (1b) je připojen na vstup (2a) zpožďovací linky (2), a jejich druhý výstup (1c) je připojen na druhý vstup (3b) koincidenčního obvodu (3) a na vstup (8a) prvního derivačního obvodu (8), přičemž první vstup (3a) koincidenčního obvodu (3) je připojen na výstup (2b) zpožáovací linky (2) a výstup tohoto koincidenčního obvodu (3c) je připojen na vstup (9a) druhého derivačního obvodu (9), na vstup (5a) druhého klopného obvodu (5) a na vstup (4a) prvního klopného obvodu (4), jehož výstup (4c) je připojen na vstup (6a) prvního čítače pulsů (6), který je svým prvním výstupem (6b), druhým výstupem (6c), třetím výstupem (6d) a čtvrtým výstupem (6e) spojen postupně s prvním vstupem (7a), druhým vstupem (7b), třetím vstupem (7c) a čtvrtým vstupem (7d) prvního číslicového indikátoru (7), přičemž výstup (5c) druhého klopného obvodu (5) je připojen na vstup (10a) druhého čítače pulsů (10), který je svým prvním výstupem (10b), druhým výstupem (10c), třetím výstupem (10b) a čtvrtým výstupem (lOe) spojen postupně s prvním vstupem (11a), druhým vstupem (11b), třetím vstupem (11c) a čtvrtým vstupem (1 Id) druhého číslicového indikátoru (11), přičemž výstup (8b) prvního derivačního obvodu (8) je připojen na nulovací vstup (4d) prvního klopného obvodu (4) a na nulovací vstup (5d) druhého klopného obvodu (5), přičemž výstup (9b) druhého derivačního obvodu (9) je připojen na vstup (12a) prvního zpožďovacího obvodu (12), jehož výstup (12b) je připojen na vstup (13a) druhého zpožďovacího obvodu (13), který má vstup (13b) připojen na hodinový vstup (5b) druhého klopného obvodu (5) a na hodinový vstup (4b) prvního klopného obvodu (4).
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS764879A CS215992B1 (cs) | 1979-11-09 | 1979-11-09 | apojení obvodů pro zjištování krátkodobých fázových změn zdrojů kmitočtu |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS764879A CS215992B1 (cs) | 1979-11-09 | 1979-11-09 | apojení obvodů pro zjištování krátkodobých fázových změn zdrojů kmitočtu |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS215992B1 true CS215992B1 (cs) | 1982-10-29 |
Family
ID=5426003
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS764879A CS215992B1 (cs) | 1979-11-09 | 1979-11-09 | apojení obvodů pro zjištování krátkodobých fázových změn zdrojů kmitočtu |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS215992B1 (cs) |
-
1979
- 1979-11-09 CS CS764879A patent/CS215992B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| KR100197745B1 (ko) | Ic반도체칩 연산속도 테스트용의 전자회로 및 그 방법 | |
| US5684760A (en) | Circuit arrangement for measuring a time interval | |
| US4603292A (en) | Frequency and time measurement circuit | |
| EP0113393B1 (en) | A self-clocked signature analyser | |
| EP0436371A2 (en) | Antimetastable state circuit | |
| US4168467A (en) | Measurement of pulse duration | |
| US3843893A (en) | Logical synchronization of test instruments | |
| JPS6029906B2 (ja) | Lsi回路の交流性能の試験方法 | |
| CS215992B1 (cs) | apojení obvodů pro zjištování krátkodobých fázových změn zdrojů kmitočtu | |
| US4799023A (en) | Circuits and apparatus which enable elimination of setup time and hold time testing errors | |
| JPH0342810B2 (cs) | ||
| US3407645A (en) | Timepiece testing apparatus | |
| US3474235A (en) | Pulse percent indicator | |
| JPS61161470A (ja) | 半導体集積回路装置 | |
| SU1352420A1 (ru) | Логический пробник | |
| SU327603A1 (ru) | УСТРОЙСТВО дл АВТОМАТИЧЕСКОЙ РАССОРТИРОВКИ РЕЗИСТОРОВ ПО КЛАССАМ ТОЧНОСТИ | |
| KR910009668B1 (ko) | 비트 에러율 측정장치 | |
| JPH0392777A (ja) | クロック評価装置 | |
| JPS6275359A (ja) | タイミング信号自己診断装置 | |
| CS230993B1 (cs) | Obvod pro měření časových údajů impulsních průběhů | |
| SU1290333A1 (ru) | Устройство дл контрол цифровых блоков | |
| JPS6122261A (ja) | パルス信号測定方法 | |
| James | Wide-Range Low Current Measurements of Diode Reverse Currents with Automatic Ranging Features | |
| JPH0316313A (ja) | パルス欠如検出器 | |
| JPH01212368A (ja) | パルス幅計測回路 |