CS204815B1 - Zapojení ovládacího panelu malého počítače - Google Patents

Zapojení ovládacího panelu malého počítače Download PDF

Info

Publication number
CS204815B1
CS204815B1 CS683479A CS683479A CS204815B1 CS 204815 B1 CS204815 B1 CS 204815B1 CS 683479 A CS683479 A CS 683479A CS 683479 A CS683479 A CS 683479A CS 204815 B1 CS204815 B1 CS 204815B1
Authority
CS
Czechoslovakia
Prior art keywords
address
input
output
bus
control
Prior art date
Application number
CS683479A
Other languages
English (en)
Inventor
Jiri Smisek
Original Assignee
Jiri Smisek
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Jiri Smisek filed Critical Jiri Smisek
Priority to CS683479A priority Critical patent/CS204815B1/cs
Publication of CS204815B1 publication Critical patent/CS204815B1/cs

Links

Landscapes

  • Computer And Data Communications (AREA)

Description

Předmětem vynálezu je zapojení ovládacího panelu malého počítače s ohledem na materiálovou úsporu a na zlepšení jeho diagnostických vlastností.
V počítačových systémech má operátor zpravidla k dispozici ovládací panel, pomocí něhož provádí zásahy do činnosti systému popřípadě kontroluje správnost jeho funkcí. U minipočítačů je ovládací panel řešen jako nedílná součást procesoru. Pro zlepšení diagnostických možností obsluhy je však výhodnější, aby panel měl vlastní elektroniku a mohl provádět simulační funkce například přídavného zařízení, paměti nebo procesoru.
V dosud používaných zapojeních s touto vlastností je ovládání signálů na sběrnici řešeno tak, že pro každou z linek adresní, datové a řídicí sběrnice je realizován zvláštní prvek mechanické klávesnice. To je náročné jak na materiál, tak i na potřebnou plochu ovládacího panelu. Další nevýhodou je nemožnost zjistit adresu testovací instrukce, jestliže došlo k chybné funkci a program se zastaví na hlášení poruchy, tzn. adresu před odskočením.
Tyto nevýhody odstraňuje zapojení ovládacího panelu malého počítače podle vynálezu, jehož podstatou je, že výstup klávesnice je spojen se vstupem adresního vysílače a adresní sběrnice je zapojena na vstup datového registru, jeho výstup je spojen se vstupem datového vysílače.
Adresní sběrnice je dále spojena se vstupem prvního adresního registru, který je výstupem zapojen na vstup druhého adresního registru, jehož výstup je spojen se vstupem bloku zobrazení.
Výhodou tohoto zapojení je úspora mechanických ovládacích prvků klávesnic, plochy čelního panelu a zlepšení diagnostických vlastností systému.
Na výkrese je uvedeno zapojení jednotlivých bloků společně s jejich označením.
Klávesnice 1_ je výstupem 10 spojena se vstupem 20 adresního vysílače £. Datová sběrnice 5 je spojena s datovou svorkou 82 procesoru 8, s výstupem 41 datového vysílače 4 a s datovou svorkou 140 operační paměti £4. Řídicí sběrnice je spojena s řídicí svorkou 81 procesoru £, s výstupem 31 řídicího vysílače 2 a s říůicí svorkou 141 operační paměti 1 4 . Adresní sběrnice 7_ je spojena s adresním výstupem 80 procesoru 8, s výstupem 21 adresního vysílače 2^ se vstupem 90 prvního adresního registru j), se vstupem 130 datového registru 13 a s adresním vstupem 142 operační paměti 14.
Výstup 92 prvního adresního registru 2 je spojen jen se vstupem 110 druhého adresního registru 1 1, jehož výstup 112 je spojen se vstupem 120 bloku zobrazení 12 a vstup 30 řídicího vysílače 3^ je spojen s výstupem, 150 řídicí klávesnice 1 5. Výstup 132 datového registru 13 je spojen se vstupem 40 datového vysílače 4^. Funkce zapojení je následující: Procesor ÍJ spolupracuje s operační pamětí 14 prostřednictvím datové sběrnice 5, řídicí sběrnice 6* a adresní sběrnice 7_. Ovládacím signálem 91 z řadíce procesoru 8^ se snímají adresy jednotlivých instrukcí programu z adresní sběrnice 7_ do vstupu 90 prvního adresního registru
V okamžiku, kdy operační pamět 14 vysílá instrukci z datové svorky 140 na datovou sběrnici £,se přesouvá obsah prvního adresního regiTtru 2 z výstupu 92 na vstup -110 druhého adresního registru 11 ovládacím signálem 111 a dále na vstup 120 bloku zobrazení £2, V případě, že dojde k zastavení programu vlivem chyby, je v prvním adresním registru 9 poslední adresa instrukce a v druhém adresním registru 11 předposlední adresa instrukce.
Jestliže chce operátor provést zásah do systému z klávesnice £>například na danou adresu v operační paměti £4 uložit libovolnou konstantu, postupuje tak, že navolí na klávesnici £ tuto konstantu, přes adresní vysílač £ ji vyžle ovládacím signálem 23 na adresní sběrnici 7_ a sejme ji ovládacím signálem 131 do datového registru 1 3 . Pak navolí na klávesnici £ adresu pro uložení této konstanty a ovládacím signálem 23 ji vyžle na adresní sběrnici 7. Současně ovládacím signálem 42 vyžle obsah datového registru 13 přes datový vysílač 4. na datovou sběrnici J5. Zápis do operační paměti 1 4 provede pomocí řídicích signálu, které vyžle z řídicí klávesnice 15 přes řídicí vysílač 3. na řídicí sběrnici 3·
Možnost použití uvedeného zapojení je u systémů s malým počítačem nebo s mikroprocesorem, které používají popsané komunikační sběrnice.

Claims (2)

1. Zapojení ovládacího panelu malého počítače s klávesnicí, s registry, se sběrnicovými vysílači a 8 blokem zobrazení,vyznačující se tím, že výstup /10/ klávesnice /1/ je spojen se vstupem /20/ adresního vysílače /2/ a adresní sběrnice /7/ je zapojena na vstup /130/ datového registru /13/, jehož výstup /132/ je spojen se vstupem /40/ datového vysílače /4/.
VYNALEZU
2. Zapojení podle bodu 1, vyznačující se tím, že adresní sběrnice /7/ je dále spojena.se vstupem /90/ prvního adresního registru /9/, který je výstupem /92/ zapojen na vstup /110/ druhého adresního registru /11/, jehož výstup /112/ je spojen se vstupem /120/ bloku zobrazení /12/.
1 list výkresů
CS683479A 1979-10-08 1979-10-08 Zapojení ovládacího panelu malého počítače CS204815B1 (cs)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CS683479A CS204815B1 (cs) 1979-10-08 1979-10-08 Zapojení ovládacího panelu malého počítače

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CS683479A CS204815B1 (cs) 1979-10-08 1979-10-08 Zapojení ovládacího panelu malého počítače

Publications (1)

Publication Number Publication Date
CS204815B1 true CS204815B1 (cs) 1981-04-30

Family

ID=5416286

Family Applications (1)

Application Number Title Priority Date Filing Date
CS683479A CS204815B1 (cs) 1979-10-08 1979-10-08 Zapojení ovládacího panelu malého počítače

Country Status (1)

Country Link
CS (1) CS204815B1 (cs)

Similar Documents

Publication Publication Date Title
US3573741A (en) Control unit for input/output devices
GB1108540A (en) Process back-up system
EP0056060B1 (en) Data processing system
US3949380A (en) Peripheral device reassignment control technique
US4456951A (en) Numerical machine tool control
EP0403168B1 (en) System for checking comparison check function of information processing apparatus
JPH0731613B2 (ja) 診断制御装置
CS204815B1 (cs) Zapojení ovládacího panelu malého počítače
EP0059758A1 (en) Numerical control unit
US4471462A (en) Numerical controller
EP0782073A2 (en) Emulation system
US5796987A (en) Emulation device with microprocessor-based probe in which time-critical functional units are located
JPH02230356A (ja) 情報処理装置のバス拡張装置
SU951287A2 (ru) Устройство дл сопр жени однородной вычислительной системы
CS219115B1 (cs) Přepínač zobrazení datových sběrnic
KR840000385B1 (ko) 버스 접촉 시스템
JPS60181957A (ja) アダプタ機番設定方式
JP2940677B2 (ja) エレベータ制御装置
JPH05158789A (ja) 情報処理装置のrom領域アクセス方式
SU1132282A1 (ru) Устройство дл сопр жени процессора с устройством ввода-вывода
SU1180911A1 (ru) Устройство дл сопр жени процессора с устройством ввода-вывода
JPS6113343A (ja) コンソ−ル装置
JP3399093B2 (ja) ディジタル保護継電装置
SU1280379A1 (ru) Устройство дл сопр жени ЭВМ в однородной вычислительной системе
KR860002122B1 (ko) 레이저 빔 프린터의 페이지 버퍼용 비디오 신호 발생장치 및 그 운용 방법