CS204815B1 - Connection of the control panel of the small computer - Google Patents
Connection of the control panel of the small computer Download PDFInfo
- Publication number
- CS204815B1 CS204815B1 CS683479A CS683479A CS204815B1 CS 204815 B1 CS204815 B1 CS 204815B1 CS 683479 A CS683479 A CS 683479A CS 683479 A CS683479 A CS 683479A CS 204815 B1 CS204815 B1 CS 204815B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- address
- input
- output
- bus
- control
- Prior art date
Links
- 230000006870 function Effects 0.000 description 3
- 230000007257 malfunction Effects 0.000 description 1
- 238000004088 simulation Methods 0.000 description 1
Landscapes
- Computer And Data Communications (AREA)
Description
Předmětem vynálezu je zapojení ovládacího panelu malého počítače s ohledem na materiálovou úsporu a na zlepšení jeho diagnostických vlastností.It is an object of the invention to connect a control panel of a small computer with respect to material savings and to improve its diagnostic properties.
V počítačových systémech má operátor zpravidla k dispozici ovládací panel, pomocí něhož provádí zásahy do činnosti systému popřípadě kontroluje správnost jeho funkcí. U minipočítačů je ovládací panel řešen jako nedílná součást procesoru. Pro zlepšení diagnostických možností obsluhy je však výhodnější, aby panel měl vlastní elektroniku a mohl provádět simulační funkce například přídavného zařízení, paměti nebo procesoru.In computer systems, the operator usually has a control panel, through which interventions in the operation of the system or checks the correctness of its functions. For minicomputers, the control panel is designed as an integral part of the processor. However, in order to improve the diagnostic capabilities of the operator, it is preferable that the panel has its own electronics and can perform simulation functions such as additional equipment, memory or a processor.
V dosud používaných zapojeních s touto vlastností je ovládání signálů na sběrnici řešeno tak, že pro každou z linek adresní, datové a řídicí sběrnice je realizován zvláštní prvek mechanické klávesnice. To je náročné jak na materiál, tak i na potřebnou plochu ovládacího panelu. Další nevýhodou je nemožnost zjistit adresu testovací instrukce, jestliže došlo k chybné funkci a program se zastaví na hlášení poruchy, tzn. adresu před odskočením.In the hitherto used circuits with this feature, the control of the signals on the bus is designed so that for each of the address, data and control bus lines a separate mechanical keyboard element is realized. This is demanding both on material and on the required surface of the control panel. Another disadvantage is the inability to determine the address of the test instruction if a malfunction has occurred and the program stops to report a fault; address before bounce.
Tyto nevýhody odstraňuje zapojení ovládacího panelu malého počítače podle vynálezu, jehož podstatou je, že výstup klávesnice je spojen se vstupem adresního vysílače a adresní sběrnice je zapojena na vstup datového registru, jeho výstup je spojen se vstupem datového vysílače.These disadvantages are overcome by the wiring of the control panel of a small computer according to the invention, the essence of which is that the keyboard output is connected to the address transmitter input and the address bus is connected to the data register input, its output is connected to the data transmitter input.
Adresní sběrnice je dále spojena se vstupem prvního adresního registru, který je výstupem zapojen na vstup druhého adresního registru, jehož výstup je spojen se vstupem bloku zobrazení.The address bus is further coupled to the input of the first address register, which is output connected to the input of the second address register, the output of which is connected to the input of the display block.
Výhodou tohoto zapojení je úspora mechanických ovládacích prvků klávesnic, plochy čelního panelu a zlepšení diagnostických vlastností systému.The advantage of this connection is the saving of mechanical keyboard controls, front panel area and improved diagnostic features of the system.
Na výkrese je uvedeno zapojení jednotlivých bloků společně s jejich označením.The drawing shows the connection of individual blocks together with their designation.
Klávesnice 1_ je výstupem 10 spojena se vstupem 20 adresního vysílače £. Datová sběrnice 5 je spojena s datovou svorkou 82 procesoru 8, s výstupem 41 datového vysílače 4 a s datovou svorkou 140 operační paměti £4. Řídicí sběrnice je spojena s řídicí svorkou 81 procesoru £, s výstupem 31 řídicího vysílače 2 a s říůicí svorkou 141 operační paměti 1 4 . Adresní sběrnice 7_ je spojena s adresním výstupem 80 procesoru 8, s výstupem 21 adresního vysílače 2^ se vstupem 90 prvního adresního registru j), se vstupem 130 datového registru 13 a s adresním vstupem 142 operační paměti 14.The keypad 7 is connected via output 10 to the input 20 of the address transmitter 8. The data bus 5 is coupled to the data terminal 82 of the processor 8, the output 41 of the data transmitter 4, and the data terminal 140 of the operating memory 64. The control bus is coupled to the control terminal 81 of the processor 8, the output 31 of the control transmitter 2, and the control terminal 141 of the operating memory 14. The address bus 7 is coupled to the address output 80 of the processor 8, the output 21 of the address transmitter 2, the input 90 of the first address register 14, the input 130 of the data register 13, and the address input 142 of the memory.
Výstup 92 prvního adresního registru 2 je spojen jen se vstupem 110 druhého adresního registru 1 1, jehož výstup 112 je spojen se vstupem 120 bloku zobrazení 12 a vstup 30 řídicího vysílače 3^ je spojen s výstupem, 150 řídicí klávesnice 1 5. Výstup 132 datového registru 13 je spojen se vstupem 40 datového vysílače 4^. Funkce zapojení je následující: Procesor ÍJ spolupracuje s operační pamětí 14 prostřednictvím datové sběrnice 5, řídicí sběrnice 6* a adresní sběrnice 7_. Ovládacím signálem 91 z řadíce procesoru 8^ se snímají adresy jednotlivých instrukcí programu z adresní sběrnice 7_ do vstupu 90 prvního adresního registruThe output 92 of the first address register 2 is connected only to the input 110 of the second address register 11, whose output 112 is connected to the input 120 of the display block 12 and the input 30 of the control transmitter 3 is connected to the output 150 of the control keyboard 15. register 13 is coupled to input 40 of data transmitter 40. The circuitry function is as follows: The processor 11 cooperates with the operating memory 14 via the data bus 5, the control bus 6 * and the address bus 7. The control signal 91 from the processor 8 reads the addresses of the individual program instructions from the address bus 7 into the input 90 of the first address register
V okamžiku, kdy operační pamět 14 vysílá instrukci z datové svorky 140 na datovou sběrnici £,se přesouvá obsah prvního adresního regiTtru 2 z výstupu 92 na vstup -110 druhého adresního registru 11 ovládacím signálem 111 a dále na vstup 120 bloku zobrazení £2, V případě, že dojde k zastavení programu vlivem chyby, je v prvním adresním registru 9 poslední adresa instrukce a v druhém adresním registru 11 předposlední adresa instrukce.As the memory 14 transmits the instruction from the data terminal 140 to the data bus 8, the contents of the first address region 2 are moved from the output 92 to the input -110 of the second address register 11 by the control signal 111 and further to the input 120 of the display block £ 2. in case the program is stopped due to an error, the first address register 9 contains the last address of the instruction and the second address register 11 the last but one address of the instruction.
Jestliže chce operátor provést zásah do systému z klávesnice £>například na danou adresu v operační paměti £4 uložit libovolnou konstantu, postupuje tak, že navolí na klávesnici £ tuto konstantu, přes adresní vysílač £ ji vyžle ovládacím signálem 23 na adresní sběrnici 7_ a sejme ji ovládacím signálem 131 do datového registru 1 3 . Pak navolí na klávesnici £ adresu pro uložení této konstanty a ovládacím signálem 23 ji vyžle na adresní sběrnici 7. Současně ovládacím signálem 42 vyžle obsah datového registru 13 přes datový vysílač 4. na datovou sběrnici J5. Zápis do operační paměti 1 4 provede pomocí řídicích signálu, které vyžle z řídicí klávesnice 15 přes řídicí vysílač 3. na řídicí sběrnici 3·If the operator wishes to intervene in the system from the keypad 8, for example to store a constant in the memory 4, it proceeds by dialing the constant on the keypad, sending it via the address transmitter 8 via the control signal 23 to the address bus 7 and removing it. control signal 131 into data register 13. It then dials the address for storing this constant on the keypad and sends it to the address bus 7 via the control signal 23. At the same time it sends the contents of the data register 13 via the data transmitter 4 to the data bus J5 by the control signal 42. It is written to the operating memory 1 4 by means of the control signals which it sends from the control keyboard 15 via the control transmitter 3 to the control bus 3.
Možnost použití uvedeného zapojení je u systémů s malým počítačem nebo s mikroprocesorem, které používají popsané komunikační sběrnice.It is possible to use this connection in systems with a small computer or microprocessor that use the described communication buses.
Claims (2)
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS683479A CS204815B1 (en) | 1979-10-08 | 1979-10-08 | Connection of the control panel of the small computer |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS683479A CS204815B1 (en) | 1979-10-08 | 1979-10-08 | Connection of the control panel of the small computer |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS204815B1 true CS204815B1 (en) | 1981-04-30 |
Family
ID=5416286
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS683479A CS204815B1 (en) | 1979-10-08 | 1979-10-08 | Connection of the control panel of the small computer |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS204815B1 (en) |
-
1979
- 1979-10-08 CS CS683479A patent/CS204815B1/en unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3573741A (en) | Control unit for input/output devices | |
| GB1108540A (en) | Process back-up system | |
| EP0056060B1 (en) | Data processing system | |
| US3949380A (en) | Peripheral device reassignment control technique | |
| US4456951A (en) | Numerical machine tool control | |
| EP0403168B1 (en) | System for checking comparison check function of information processing apparatus | |
| JPH0731613B2 (en) | Diagnostic control device | |
| JPH04279836A (en) | Composite computer system for control and diagnostic equipment in automobiles | |
| CS204815B1 (en) | Connection of the control panel of the small computer | |
| US4471462A (en) | Numerical controller | |
| EP0782073A2 (en) | Emulation system | |
| US5796987A (en) | Emulation device with microprocessor-based probe in which time-critical functional units are located | |
| JPH02230356A (en) | Bus extension device for information processor | |
| SU951287A2 (en) | Device for interfacing homogenous computer system | |
| CS219115B1 (en) | Data bus display switch | |
| KR840000385B1 (en) | Bus connection system | |
| JP2940677B2 (en) | Elevator control device | |
| JPH05158789A (en) | Rom area access system for information processor | |
| SU1132282A1 (en) | Interface for linking processor unit with input-output devices | |
| SU1180911A1 (en) | Interface for linking processor with input-output device | |
| JP3399093B2 (en) | Digital protective relay | |
| JPS6315625B2 (en) | ||
| SU1280379A1 (en) | Interface for linking electronic computers in homogeneous computer system | |
| KR860002122B1 (en) | Laser beam printer | |
| JP3179388B2 (en) | Diagnostic circuit and diagnostic method for information processing device |