CS204451B1 - Connection of the frequency divider - Google Patents
Connection of the frequency divider Download PDFInfo
- Publication number
- CS204451B1 CS204451B1 CS605677A CS605677A CS204451B1 CS 204451 B1 CS204451 B1 CS 204451B1 CS 605677 A CS605677 A CS 605677A CS 605677 A CS605677 A CS 605677A CS 204451 B1 CS204451 B1 CS 204451B1
- Authority
- CS
- Czechoslovakia
- Prior art keywords
- gate
- input
- inputs
- frequency divider
- gates
- Prior art date
Links
- 238000010586 diagram Methods 0.000 description 2
- 230000000903 blocking effect Effects 0.000 description 1
- 230000001360 synchronised effect Effects 0.000 description 1
Landscapes
- Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)
Description
POPIS VYNÁLEZU
REPUBLIKA
K AUTORSKÉMU OSVEDČENIU
(61) (23) Výstavná priorita(22) Přihlášené 19 09 77(21) TV 6056-77
ÚŘAD PRO VYNÁLEZY
A OBJEVY (40) Zverejnené 31 07 80(45) Vydané Qy (fá 83 204 451 (11) (Bl) (51) IntCl.3 H 03 K 23/08 (75)
Autor vynálezu TOMEK STANISLAV ing., STUPAVA (54)
Zapojenie deliča frekvencie 1
Vynález sa týká zapojenia deliča frekvencie, ktorý aa používá na delenie frekvenciepravoúhlých impulzných prebehov napStia v zariadeniach číslicovej techniky.
Na delenie kmitočtu sa najčastejšie používajú asynchronně a synchronně čítače. V zá-kladnom zapojení umožňujú dělit kmitočet s koeficientom delenia 2N, kde N je prirodzenéčíslo. Ako deliče kmitočtu mdžu pracovat aj vhodné upravené posuvné registre, Pri ichpoužití koeficientom delenia mfiže byt 1’ubovoTné prirodzené číslo. Dělič frekvencie podl’a vynálezu v podstatnej miere odstraňuje nedostatky vyššie uve-dených zapojení deličov kmitočtu a umožňuje získávat impulzné priebehy o rfiznych nižšíchfrekvenciách odvodených od základného priebehu s vyššou frekvenciou.
Podstata vynálezu spočívá v tom, že vstupná svorka je spojené s prvými vstupní dvoj-vstupového hradla a trojvstupových hradiel, zatial’ čo druhé vstupy óvojvstupového hradlaa trojvstupových hradiel sú zapojené s invertovanými výstupmi klopných obvodov a tretievstupy trojvstupových hradiel sú spojené jednak s výstupmi klopných obvodov a jednaks druhými vstupmi dvojvstupových hradiel, ktorých výstupy cez spínače sú spojené s výstu-pnou svorkou a tiež s prvými vstupmi dalších hradiel, zatiaT čo druhé vstupy dalšíchhradiel sú spojené s výstupmi hradiel a výstupy dalších hradiel sú spojené so vstupmihodinových impulzov klopných obvodov.
Hlavnýmí výhodami zapojenia je jednoduchost, bloková koncepcia, možnost delenia 204 451 2 204 451 frekvencie l’ubovol’ným prirodzeným číslom, dostatočná rýchlosť, ktoré závisí len od druhupoužitých logických prvkov a dobrá spolahlivosť.
Na obr. 1 je znázorněná celkové schéma zapojenia deliča frekvencie, na obr. 2 jeznázorněná schéma základného bloku deliča a na obr, 3 sú nakreslené časové prieběhy sig-nálov v ddležitých bodoch deliča při koeficientoch delenia 2, 3 a 4. Dělič frekvencie má charakter blokového usporiadania. Základnou stavebnou jednotkoudeliča je základný blok deliča, ktorý je znázorněný na obr. 2. Základný blok pozostáva z klopného obvodu C typu I, ktorého neinvertovaný výstup £je spojený s prvým vstupom dvojvstupového invertujúeeho hradla D a s prvým vstupom troj-vstupového hradla A ďalšieho bloku. Výstup dvojvstupového hradla D je cez spínač S spo-jený s prvým vstupom dvojvstupového invertujúeeho hradla B a výstupmi svorku 0. Inverto-vaný výstup Q klopného obvodu £ je spojený s třetím vstupom trojvstupového invertujúeehohradla A, ktorého druhý vstup je spojený s druhým vstupom dvojvstupového hradla D a sovstupnou svorkou I, Výstup trojvstupového hradla A je spojený s druhým vstupom dvoj-vstupového hradla B a výstup dvojvstupového hradla B je spojený so vstupom pre hodinovéimpulzy Ck klopného obvodu £.
Zložením základných blokov do sériového reťazea sa vytvoří dělič frekvencie, ktoré-ho koeficient delenia je určený počtom základných blokov v slučke uzavretej cez spínač S.Ak je koeficient delenia označený písmenom P, potom platí, že P = U + 1 kde U je počet základných blokov v uzavretej slučke.
Vynález bližšie objasní popis funkcie deliča frekvencie pre koeficienty delenia2, 3 a 4. Dělič frekvencie pracuje s koeficientom delenia 2 pri zopnutí spínače Sj. Předpoklá-dejme, že dělič kmitočtu bol cez vstup R vynulovaný, t.j. na neinvertovanom výstupe £klopného obvodu je logická "0". Po přivedení pravoúhlého obdížnikového prie běhu sozákladným kmitočnom F na vstup 2, dělič frekvencie začne svoju činnosť. Prvým impulzom,ktorý přejde cez otvorené hradlé A^ a B^ na hodinový vstup Ck klopného obvodu C^, saklopný obvod C^ překlopí do stavu logickéj "1" /Qal/, čím uvol’ní hradlo D^ a zablokujehradlo A^. Druhý impulz přejde cez hradlo D^ a spínač na výstup 0 deliča frekvenciea súčasne cez hradlo znovu na hodinový vstup Ck klopného obvodu C^, ktorý překlopído stavu logickéj "0" /<3=0/. V dfisledku toho sa uvolní hradlo A^ a zablokuje hradlo D^.Príchodom dalších impulzov na vstup I popínaný dej sa periodicky opakuje. Na výstupe 0je možné namerať impulzný priebeh s frekvenciou f/2. časové priebehy signálov pre děličfrekvencie s koeficientom delenia 2 sú zobrazené na obr. 3a. V prvom riadku je nakreslenýimpulzný priebeh so základným kmitočtom f, ktorý je přivedený na vstup J. V druhom riadkuje priebeh signálov na výstupe £ klopného obvodu a v treťom riadku je nakreslený prie-beh impulzov na výstupe £ deliča frekvencie s frekvenciou F/2.
Pri zopnutí spínače Sg dělič frekvencie bude pracovat s koeficientom delenia P»3.
Claims (1)
- 3 204 431 V tomto případe v uzavretej slučke sú zahrnuté dva základné bloky. Činnost deliča frek-vencie s koeficientom delenia P=3 je podobné činnosti deliča s koeficientom deleniaP=2. Prvý impulz překlopí klopný obvod do stavu logickéj "1". Tým sa uvolní hradloAg a zablokuje hradlo A^. Nasledujúci impulz přejde cez hradlá Ag a £2 na hodinovÝ vstupCk klopného obvodu Cg a překlopí ho do stavu logickéj "1", v dfisledku čoho sa uvol’níhradlo Dg a zablokuje hradlo Ag. Třetí impulz přejde cez hradlo Dg a spínač Sg na výstupO a súčasne cez hradlé a Bg na hodinové vstupy klopných obvodov a C2> ktoré překlo-pí ůo stavov logickéj "0". Príchodom dalších impulzov na vstup I sa popísaný dej opakuje. Na obr. 3 sú nakreslené časové priebehy signélov pre dělič frekvencie s koeficientomdelenia P=3. V prvom riadku je impulzný priebeh so základnou frekvenciou f, v druhom atretom riadku sú priebehy signélov na výstupoch £ klopných obvodov a Cg a vo štvrtomriadku je nakreslený impulzný priebeh s frekvenciou f/3 na výstupe 0 deliča frekvencie. Dělič frekvencie s koeficientom delenia 4 bude pracovat a koeficientom delenia P=4zapnutím spínače S^. Jeho funkcia je zhodné s funkciou deliča frekvencie s koeficientomdelenia P=3. Rozdiel je jedine v počte základných blokov, ktoré sú zahrnuté v uzavretejslučke. Časové priebehy signélov pře dělič frekvencie s koeficientom delenia P=4 súnakreslené na obr. 3c. PREDMET VYNÁLEZU Zapojenie deliča frekvencie, najmS v zariadeniach číslicovej techniky vyznačujúcesa tým, že vstupné svorka /1/ je spojené s prvými vstupmi dvojvstupových hradiel/D^, D2, ... Djj/ dvojvstupového hradla /A^/ a trojvstupových hradiel /Ag, A-j, ... k$/,zatial’ čo druhé vstupy dvojvstupového hradla /A^/ a trojvstupových hradiel /Ag, A^, ... Ajsú spojené s invertovanými výstupmi /0./ klopných obvodov /C^, C2, ... CN/ a tretie vstupytrojvstupových hradiel /Ag, A^, ... Ajj/ sú spojené jednak s výstupmi /Q/ klopných obvodov/C^ C2, ... Cjj/ a jednak s druhými vstupmi dvo jvstupových hradiel /D^, Dg, ... Djj/,ktorých výstupy cez spínače /S^, S2, ... S^/ sú spojené s výstupnou svorkou /0/ a tieža prvými vstupmi dalších hradiel /B^, Bg, ... B^/, zatial’ čo druhé vstupy dalších hradiel/B1, Bg, ... Bjj/ sú spojené so vstupmi hodinových impulzov /C^/ klopných obvodov/Cj» θ2» *·’ CN^· 3 výkresy
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS605677A CS204451B1 (en) | 1977-09-19 | 1977-09-19 | Connection of the frequency divider |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| CS605677A CS204451B1 (en) | 1977-09-19 | 1977-09-19 | Connection of the frequency divider |
Publications (1)
| Publication Number | Publication Date |
|---|---|
| CS204451B1 true CS204451B1 (en) | 1981-04-30 |
Family
ID=5406741
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| CS605677A CS204451B1 (en) | 1977-09-19 | 1977-09-19 | Connection of the frequency divider |
Country Status (1)
| Country | Link |
|---|---|
| CS (1) | CS204451B1 (cs) |
-
1977
- 1977-09-19 CS CS605677A patent/CS204451B1/cs unknown
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US5406216A (en) | Technique and method for asynchronous scan design | |
| KR890017866A (ko) | 필터회로 | |
| KR920007348A (ko) | 가변분주장치 | |
| KR870010688A (ko) | 잡음펄스 억제회로 | |
| CS204451B1 (en) | Connection of the frequency divider | |
| GB1056550A (en) | Electronics pulse generating systems | |
| GB1087858A (en) | Switching circuits using two terminal negative resistance devices | |
| KR900007355Y1 (ko) | 펌웨어에 의한 가변클럭 발생장치 | |
| KR0152346B1 (ko) | 클럭 스위칭 회로 | |
| SU1058072A2 (ru) | Делитель частоты следовани импульсов | |
| JP2984429B2 (ja) | 半導体集積回路 | |
| JP2563366B2 (ja) | 信号周期計測装置 | |
| SU1279061A1 (ru) | Делитель частоты на три | |
| KR920007342A (ko) | 주파수 배율용 디지탈 논리 회로 | |
| KR100632300B1 (ko) | 반도체 장치의 클럭드라이버 | |
| SU1734208A1 (ru) | Многовходовый счетчик | |
| SU514443A1 (ru) | Реверсивный делитель частоты | |
| SU1557670A1 (ru) | Формирователь импульсных сигналов | |
| SU725209A1 (ru) | Формирователь импульсов | |
| SU851760A2 (ru) | Селектор импульсов по длительности | |
| KR100223906B1 (ko) | 펄스폭 감지 회로 | |
| SU1580534A1 (ru) | Троичное счетное устройство | |
| SU1522398A1 (ru) | Делитель частоты на 11 | |
| JPH01319321A (ja) | デジタル周波数逓倍回路 | |
| SU517131A1 (ru) | Устройство дл управлени реверсивным широтно-импульсным преобразователем |