CN220273665U - 一种基于微秒级脉宽的电平控制与翻转的电路结构 - Google Patents

一种基于微秒级脉宽的电平控制与翻转的电路结构 Download PDF

Info

Publication number
CN220273665U
CN220273665U CN202321595420.XU CN202321595420U CN220273665U CN 220273665 U CN220273665 U CN 220273665U CN 202321595420 U CN202321595420 U CN 202321595420U CN 220273665 U CN220273665 U CN 220273665U
Authority
CN
China
Prior art keywords
pin
trigger
circuit structure
pulse width
pulse
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202321595420.XU
Other languages
English (en)
Inventor
刘富文
王六玉
黄春艺
温润贤
陈龙
张潍中
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujian Youdi Electric Power Technology Co Ltd
Original Assignee
Fujian Youdi Electric Power Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujian Youdi Electric Power Technology Co Ltd filed Critical Fujian Youdi Electric Power Technology Co Ltd
Priority to CN202321595420.XU priority Critical patent/CN220273665U/zh
Application granted granted Critical
Publication of CN220273665U publication Critical patent/CN220273665U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Abstract

本实用新型公开了一种基于微秒级脉宽的电平控制与翻转的电路结构,其包括单稳态触发器和双稳态触发器,所述单稳态触发器的一端连接到信号输入端,另一端连接触发器芯片,所述双稳态触发器的一端连接到所述触发器芯片,另一端连接到电源开关控制口。本实用新型的有益效果为:相对于传统的方法,本设计采用了基于全硬件的设计方案,在脉冲的第一次上升沿到来时,长久的输出高电平,当第二次上升沿到来后,长久的输出低电平。且功耗极低,不需要任何程序上的控制;还扩宽了微秒级脉宽的脉冲,让其达到毫秒级,更容易被后级电路识别到,同时也能在一段时间内,防止脉冲抖动产生的不必要影响。

Description

一种基于微秒级脉宽的电平控制与翻转的电路结构
技术领域
本实用新型涉及一种基于微秒级脉宽的电平控制与翻转的电路结构,属于脉冲采集,识别技术领域。
背景技术
现有技术中,用窄脉冲控制一个电平信号的翻转,是采用与非门进行设计,还需要单片机进行配合才能完成。该方案是当窄脉冲到来时,凭借其快速的高电平时间(微秒级)让与非门输出一个高电平,当单片机上电并完成初始化后,迅速的将与非门另一个输入口输入低电平,此时无论与非门另一个口是什么状态,都将输出高电平,达到长期保持高电平的目的,当需要关闭开关时,需要控制单片机的IO口输出高电平,因此时另一个输入口已经是高电平,因此与非门保持输出低电平。该方案对于时间的控制要求极高,还需要单片机这样的控制芯片参与,不适合用于时间比较紧张,无单片机参与情况下使用。
实用新型内容
本实用新型要解决的技术问题,在于提供一种基于微秒级脉宽的电平控制与翻转的电路结构。
本实用新型通过下述方案实现:一种基于微秒级脉宽的电平控制与翻转的电路结构,其包括单稳态触发器和双稳态触发器,所述单稳态触发器的一端连接到信号输入端,另一端连接触发器芯片,所述双稳态触发器的一端连接到所述触发器芯片,另一端连接到电源开关控制口。
所述连接触发器芯片上有14个引脚,引脚1为Q1,引脚2为*Q1,引脚3为CLOCK1,引脚4为RESET1,引脚5为D1,引脚6为SET1,引脚1连接电阻R54,电阻R54连接电容C50,电容C50连接到引脚6,引脚1至引脚6、R54和C50构成一个单稳态触发器,引脚7为VSS,引脚8为SET2,引脚9为D2,引脚10为RESTE2,引脚11为CLOCK2,引脚12为*Q2,引脚13为Q2,引脚8至引脚13构成一个双稳态触发器,引脚14为VDD。
所述引脚6、所述引脚7、所述引脚8、所述引脚9、所述引脚10连接DGND。
所述引脚14连接电容C49,所述电容C49连接DGND。
所述引脚3连接AUX信号输入端。
所述引脚13连接所述电源开关控制口。
本实用新型的有益效果为:
1、本实用新型相对于传统的方法,本设计采用了基于全硬件的设计方案,在脉冲的第一次上升沿到来时,长久的输出高电平,当第二次上升沿到来后,长久的输出低电平。且功耗极低,不需要任何程序上的控制;
2、本实用新型还扩宽了微秒级脉宽的脉冲,让其达到毫秒级,更容易被后级电路识别到,同时也能在一段时间内,防止脉冲抖动产生的不必要影响;
3、本实用新型设有单稳态触发器,用于将微秒级的脉冲进行拓宽,并且通过RC电路进行消抖,保证后级电路能更好的识别该脉冲;
4、本实用新型设有双稳态触发器,用于翻转电平,当感应到上升沿来到时,将输出的电平进行翻转。
附图说明
图1为本实用新型一种基于微秒级脉宽的电平控制与翻转的电路结构的结构示意图。
具体实施方式
下面结合图1对本实用新型进一步说明,但本实用新型保护范围不局限所述内容。
为了清楚,不描述实际实施例的全部特征,在下列描述中,不详细描述公知的功能和结构,因为它们会使本实用新型由于不必要的细节而混乱,应当认为在任何实际实施例的开发中,必须做出大量实施细节以实现开发者的特定目标,例如按照有关系统或有关商业的限制,由一个实施例改变为另一个实施例,另外,应当认为这种开发工作可能是复杂和耗费时间的,但是对于本领域技术人员来说仅仅是常规工作。
一种基于微秒级脉宽的电平控制与翻转的电路结构,其包括单稳态触发器和双稳态触发器,所述单稳态触发器的一端连接到信号输入端,另一端连接触发器芯片,所述双稳态触发器的一端连接到所述触发器芯片,另一端连接到电源开关控制口。
连接触发器芯片上有14个引脚,引脚1为Q1,引脚2为*Q1,引脚3为CLOCK1,引脚4为RESET1,引脚5为D1,引脚6为SET1,引脚1连接电阻R54,电阻R54连接电容C50,电容C50连接到引脚6,引脚1至引脚6、R54和C50构成一个单稳态触发器,引脚7为VSS,引脚8为SET2,引脚9为D2,引脚10为RESTE2,引脚11为CLOCK2,引脚12为*Q2,引脚13为Q2,引脚8至引脚13构成一个双稳态触发器,引脚14为VDD,引脚6、引脚7、引脚8、引脚9、引脚10连接DGND,引脚14连接电容C49,电容C49连接DGND,引脚3连接AUX信号输入,引脚13连接电源开关控制口。
如图1所示由U12的1脚到6脚,R54,C50构成一个单稳态触发器,由U12的8脚到13脚构成一个双稳态触发器,其中,AUX信号输入为一个上升沿脉冲信号,作为整个电路的触发源。电源开关控制口(U12的13脚),为电平保持输出。用于控制开关等器件。
操作过程如下:
当AUX信号输入一个上升沿脉冲进入到芯片的CLOCK1端,使得单稳态电路反转进入暂态,其输出端Q1由原来的低电平跳变为高电平。
此高电平经过R1向C2充电,使得4脚的电位上升,当上升到复位电位时,单稳态电路复位,1脚恢复低电平。相当于每次AUX信号输入一个上升沿脉冲,1脚就输出一个固定宽度的正脉冲。
Q1输出的正脉冲,直接加到11脚,既双稳态电路的CLOCK2端,使得双稳态电路反转一次,其输出端Q2动作,进而用来控制其他器件,如MOS管的开关等等。
尽管已经对本实用新型的技术方案做了较为详细的阐述和列举,应当理解,对于本领域技术人员来说,对上述实施例做出修改或者采用等同的替代方案,这对本领域的技术人员而言是显而易见,在不偏离本实用新型精神的基础上所做的这些修改或改进,均属于本实用新型要求保护的范围。

Claims (6)

1.一种基于微秒级脉宽的电平控制与翻转的电路结构,其特征在于,其包括单稳态触发器和双稳态触发器,所述单稳态触发器的一端连接到信号输入端,另一端连接触发器芯片,所述双稳态触发器的一端连接到所述触发器芯片,另一端连接到电源开关控制口。
2.根据权利要求1所述的一种基于微秒级脉宽的电平控制与翻转的电路结构,其特征在于,所述连接触发器芯片上有14个引脚,引脚1为Q1,引脚2为*Q1,引脚3为CLOCK1,引脚4为RESET1,引脚5为D1,引脚6为SET1,引脚1连接电阻R54,电阻R54连接电容C50,电容C50连接到引脚6,引脚1至引脚6、R54和C50构成一个单稳态触发器,引脚7为VSS,引脚8为SET2,引脚9为D2,引脚10为RESTE2,引脚11为CLOCK2,引脚12为*Q2,引脚13为Q2,引脚8至引脚13构成一个双稳态触发器,引脚14为VDD。
3.根据权利要求2所述的一种基于微秒级脉宽的电平控制与翻转的电路结构,其特征在于,所述引脚6、所述引脚7、所述引脚8、所述引脚9、所述引脚10连接DGND。
4.根据权利要求2所述的一种基于微秒级脉宽的电平控制与翻转的电路结构,其特征在于,所述引脚14连接电容C49,所述电容C49连接DGND。
5.根据权利要求2所述的一种基于微秒级脉宽的电平控制与翻转的电路结构,其特征在于,所述引脚3连接AUX信号输入端。
6.根据权利要求2所述的一种基于微秒级脉宽的电平控制与翻转的电路结构,其特征在于,所述引脚13连接所述电源开关控制口。
CN202321595420.XU 2023-06-21 2023-06-21 一种基于微秒级脉宽的电平控制与翻转的电路结构 Active CN220273665U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202321595420.XU CN220273665U (zh) 2023-06-21 2023-06-21 一种基于微秒级脉宽的电平控制与翻转的电路结构

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202321595420.XU CN220273665U (zh) 2023-06-21 2023-06-21 一种基于微秒级脉宽的电平控制与翻转的电路结构

Publications (1)

Publication Number Publication Date
CN220273665U true CN220273665U (zh) 2023-12-29

Family

ID=89317869

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202321595420.XU Active CN220273665U (zh) 2023-06-21 2023-06-21 一种基于微秒级脉宽的电平控制与翻转的电路结构

Country Status (1)

Country Link
CN (1) CN220273665U (zh)

Similar Documents

Publication Publication Date Title
US10269281B2 (en) Voltage control circuit and method, gate driving circuit and display device
US4806786A (en) Edge set/reset latch circuit having low device count
US20040027185A1 (en) High-speed differential sampling flip-flop
US9306545B2 (en) Master-slave flip-flop circuit and method of operating the master-slave flip-flop circuit
CN102522967B (zh) B类lxi任意波形发生器
US20210149434A1 (en) Clock control circuit and clock control method
KR20080026664A (ko) 리셋 기능을 갖는 반도체 메모리
CN105763172A (zh) 高速低功耗触发器
US7518426B1 (en) Low power flip-flop circuit and operation
CN220273665U (zh) 一种基于微秒级脉宽的电平控制与翻转的电路结构
US9024661B2 (en) Glitch free clock multiplexer
CN103208980A (zh) 一种窗口电压比较装置
JP2006196177A (ja) ビット・ライン負荷回路
US6917536B1 (en) Memory access circuit and method for reading and writing data with the same clock signal
CN104935302B (zh) 直流电压产生电路及其脉冲产生电路
CN114461463A (zh) 一次开启式上电检测电路
CN105846812B (zh) 一种电流自动切换电路及其实现方法
WO2022048246A1 (zh) 驱动电路
US6304506B1 (en) Energy-saving device for memory circuit
CN202798617U (zh) B类lxi任意波形发生器
CN205792521U (zh) 一种电流自动切换电路
SU1275738A1 (ru) Тактируемый @ -триггер @ -типа
JPH023177A (ja) 半導体集積回路
JP2563570B2 (ja) セット・リセット式フリップフロップ回路
CN220234648U (zh) 一种内置施密特电平翻转的ic芯片

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant