CN215641651U - 一种用于芯片测试的三维测试板和多工位三维测试板 - Google Patents

一种用于芯片测试的三维测试板和多工位三维测试板 Download PDF

Info

Publication number
CN215641651U
CN215641651U CN202121395651.7U CN202121395651U CN215641651U CN 215641651 U CN215641651 U CN 215641651U CN 202121395651 U CN202121395651 U CN 202121395651U CN 215641651 U CN215641651 U CN 215641651U
Authority
CN
China
Prior art keywords
test
board
motherboard
station
circuit board
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Active
Application number
CN202121395651.7U
Other languages
English (en)
Inventor
叶旭阳
高佳林
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai Awinic Technology Co Ltd
Original Assignee
Shanghai Awinic Technology Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Shanghai Awinic Technology Co Ltd filed Critical Shanghai Awinic Technology Co Ltd
Priority to CN202121395651.7U priority Critical patent/CN215641651U/zh
Application granted granted Critical
Publication of CN215641651U publication Critical patent/CN215641651U/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Tests Of Electronic Circuits (AREA)

Abstract

本申请提供了一种用于芯片测试的三维测试板和多工位三维测试板,该三维测试板包括分离设置的测试母板和单工位测试电路板;测试母板用于安装待测试芯片;测试母板连接单工位测试电路板,测试母板用于连接自动化集成电路测试机,利用自动化集成电路测试机对待测试芯片进行测试。即本申请实施例的测试板为三维结构,在自动化集成电路测试机上只预留测试母板的二维面积即可,测试母板与单工位测试电路之间形成了三维立体结构,减少了二维平面面积,提升了测试板的可靠性,且设计简单,无需设计复杂的多个电路模板,降低了出错概率,节约时间,且进行调试或维修时,只针对待调试或待维修电路板进行即可,简单易行,节约了大量的人力物力资源。

Description

一种用于芯片测试的三维测试板和多工位三维测试板
技术领域
本申请涉及集成电路设计领域,特别涉及一种用于芯片测试的三维测试板和多工位三维测试板。
背景技术
在集成电路芯片测试时,封装产品后根据芯片数据手册进行芯片所有参数的自动化测量,一台自动化集成电路测试机配置一片量产测试板,传统的量产测试板为一体化测试板。
一体化测试板,即工位测量电路均在一片测试板上,造成测试板二维面积较大,而自动化集成电路测试机固定量产测试板的面积是有限的,且面积大造成测试板易形变,容易翘曲,降低了可靠性,并且当一体化测试板上存在多工位对应测量多颗芯片时,设计人员需设计多个电路模板,且设计复杂,容易出错,且调试时间较长,若任意电路模板出现问题,易造成整片一体化测试板报废,不利于维护,耗费了大量的人力与物力资源。
实用新型内容
有鉴于此,本申请的目的在于提供一种用于芯片测试的三维测试板和多工位三维测试板,二维面积较小,可靠性较高,设计简单,降低了出错的概率,同时节约了人力与物力资源。
为实现上述目的,本申请有如下技术方案:
第一方面,本申请提供了一种用于芯片测试的三维测试板,该测试板包括:分离设置的测试母板和单工位测试电路板;
所述测试母板用于安装待测试芯片;
所述测试母板连接所述单工位测试电路板;
所述测试母板用于连接自动化集成电路测试机,利用所述自动化集成电路测试机对所述待测试芯片进行测试。
可选的,所述测试板还包括:连接线;
所述测试母板上的第一接线槽;
所述单工位测试电路板上的第二接线槽;
所述连接线的第一端连接所述测试母板上的第一接线槽;
所述连接线的第二端连接所述单工位测试电路板上的第二接线槽。
可选的,所述测试板还包括:所述测试母板上的第一焊接端口;所述单工位测试电路板上的第二焊接端口;
所述测试母板通过所述第一焊接端口焊接连接所述单工位测试电路板的所述第二焊接端口。
可选的,所述测试母板上包括:测试座;
所述测试座用于安装所述待测试芯片。
可选的,所述单工位测试电路板包括所述待测试芯片对应的测试电路。
第二方面,本申请提供了一种用于芯片测试的多工位三维测试板,包括:分离设置的测试母板和至少两个单工位测试电路板;
所述测试母板用于安装至少两个待测试芯片;所述至少两个待测试芯片与所述至少两个单工位测试电路板一一对应;
所述测试母板连接所述至少两个单工位测试电路板;
所述测试母板用于连接自动化集成电路测试机,利用所述自动化集成电路测试机对所述至少两个待测试芯片进行测试。
可选的,所述测试板还包括:至少两组连接线;
所述至少两组连接线包括:第一连接线和第二连接线;
所述至少两个单工位测试电路板包括:第一单工位测试电路板和第二单工位测试电路板;
所述第一连接线的第一端连接所述测试母板上的第一接线槽;所述第一连接线的第二端连接所述第一单工位测试电路板上的第二接线槽;
所述第二连接线的第一端连接所述测试母板上的第三接线槽;所述第二连接线的第二端连接所述第二单工位测试电路板上的第四接线槽。
可选的,所述测试板,还包括:
所述测试母板上的第一焊接端口和第二焊接端口;
所述至少两个单工位测试电路板包括:第一单工位测试电路板和第二单工位测试电路板;
所述第一单工位测试电路板上的第三焊接端口;所述第二单工位测试电路板上的第四焊接端口;
所述测试母板通过所述第一焊接端口焊接连接所述第一单工位测试电路板上的所述第三焊接端口;所述测试母板通过所述第二焊接端口焊接连接所述第二单工位测试电路板上的第四焊接端口。
可选的,所述测试母板上包括至少两个测试座:第一测试座和第二测试座;
所述第一测试座用于安装第一待测试芯片;所述第二测试座用于安装第二待测试芯片。
可选的,所述至少两个单工位测试电路板包括所述至少两个待测试芯片一一对应的测试电路。
与现有技术相比,本申请实施例提供的技术方案具有以下优点:
本申请实施例提供了一种用于芯片测试的三维测试板和多工位三维测试板,该用于芯片测试的三维测试板包括分离设置的测试母板和单工位测试电路板;测试母板用于安装待测试芯片;测试母板连接单工位测试电路板,测试母板用于连接自动化集成电路测试机,利用自动化集成电路测试机对待测试芯片进行测试。即本申请实施例的测试板为三维结构,在自动化集成电路测试机上只预留测试母板的二维面积即可,测试母板与单工位测试电路之间形成了三维立体结构,减少了二维平面面积,提升了测试板的可靠性,并且设计简单,无需设计复杂的电路,降低了出错的概率,且进行调试或维修时,只针对待调试或待维修电路板进行即可,简单易行,节约了大量的人力物力资源。
附图说明
为了更清楚地说明本申请实施例或现有技术中的技术方案,下面将对实施例或现有技术描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图是本申请的一些实施例,对于本领域普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其它的附图。
图1示出了本申请实施例提供的一种用于芯片测试的一体化测试板的示意图;
图2示出了本申请实施例提供的一种用于芯片测试的三维测试板的示意图;
图3示出了本申请实施例提供的另一种用于芯片测试的三维测试板的示意图;
图4示出了本申请实施例提供的一种用于芯片测试的多工位三维测试板的示意图;
图5示出了本申请实施例提供的另一种用于芯片测试的多工位三维测试板的示意图。
具体实施方式
为使本申请的上述目的、特征和优点能够更加明显易懂,下面结合附图对本申请的具体实施方式做详细的说明。
在下面的描述中阐述了很多具体细节以便于充分理解本申请,但是本申请还可以采用其它不同于在此描述的其它方式来实施,本领域技术人员可以在不违背本申请内涵的情况下做类似推广,因此本申请不受下面公开的具体实施例的限制。
正如背景技术中的描述,在集成电路芯片测试时,封装产品后根据芯片数据手册进行芯片所有参数的自动化测量,一台自动化集成电路测试机配置一片量产测试板,传统的量产测试板为一体化测试板。
一体化测试板,参见图1所示,图中1、2、3、4、5、6、7和8为测试座,图中A、B、C、D、E、F、G、H为测试座对应的测试电路板,即工位测量电路均在一片测试板上,造成测试板二维面积较大,而自动化集成电路测试机固定量产测试板的面积是有限的,且面积大造成测试板易形变,容易翘曲,降低了可靠性。
并且当一体化测试板上存在多工位对应测量多颗芯片时,设计人员需设计多个电路模板,且设计复杂,容易出错,且调试时间较长,若任意电路模板出现问题,易造成整片一体化测试板报废,不利于维护,耗费了大量的人力与物力资源。基于以上技术问题,本申请实施例提供了一种用于芯片测试的三维测试板和多工位三维测试板,该用于芯片测试的三维测试板包括分离设置的测试母板和单工位测试电路板;测试母板用于安装待测试芯片;测试母板连接单工位测试电路板,测试母板用于连接自动化集成电路测试机,利用自动化集成电路测试机对待测试芯片进行测试。即本申请实施例的测试板为三维结构,在自动化集成电路测试机上只预留测试母板的二维面积即可,测试母板与单工位测试电路之间形成了三维立体结构,减少了二维平面面积,提升了测试板的可靠性,并且设计简单,无需设计复杂的电路,降低了出错的概率,且进行调试或维修时,只针对待调试或待维修电路板进行即可,简单易行,节约了大量的人力物力资源。下面结合附图,详细说明本申请的各种非限制性实施方式。
示例性测试板1
参考图2所示,为本申请实施例提供的一种用于芯片测试的三维测试板,包括:分离设置的测试母板21和单工位测试电路板22;测试母板上可以用于安装待测试芯片,测试母板21连接单工位测试电路板22,测试母板21可以在测试时与自动化集成电路测试机进行连接(图中未示出),可以利用自动化集成电路测试机对待测试芯片进行测试。
图2中示出的测试母板21和单工位测试电路板22之间通过连接线23进行连接,测试母板21上可以包括第一接线槽24,单工位测试电路板22上可以包括第二接线槽25,如图2所示,连接线23的第一端连接测试母板21上的第一接线槽24,连接线23的第二端连接单工位测试电路板22上的第二接线槽25。从而通过连接线可以将测试母板和单工位测试电路板分离设置,在进行芯片测试时只需要将测试母板连接在自动化集成电路测试机上,即自动化集成电路测试机上只需预留测试母板的二维面积即可,有利于测试板的空间利用与灵活性配置,且测试板二维面积的减小同时也提高了测试板的机械与电性可靠性,测试板不易变形。
此外,测试母板21上还可以包括测试座26,测试座26上可以在测试时安装待测试芯片,单工位测试电路板22包括待测试芯片对应的测试电路,用于对待测试芯片进行测试。
本申请实施例提供了一种用于芯片测试的三维测试板,测试母板和单工位测试电路板之间采用连接线连接,减小了二维面积,提高了可靠性的同时,由于采用的是连接线连接,方便单工位测试电路板的更换,当需要测试不同的芯片时,将连接线上的单工位测试电路板更换为待测试芯片对应的电路板即可,提高了测试板的通用性。
示例性测试板2
参考图3所示,为本申请实施例提供的另一种用于芯片测试的三维测试板,包括:分离设置的测试母板31和单工位测试电路板32;测试母板上可以用于安装待测试芯片,测试母板31连接单工位测试电路板32,测试母板31可以在测试时与自动化集成电路测试机进行连接(图中未示出),可以利用自动化集成电路测试机对待测试芯片进行测试。
图3中示出的测试母板31和单工位测试电路板32之间通过焊接连接,测试母板31上可以包括第一焊接端口33,单工位测试电路板32上可以包括第二焊接端口34,如图3所示,测试母板31通过第一焊接端口33焊接连接单工位测试电路板32上的第二焊接端口34。从而通过焊接连接可以将测试母板和单工位测试电路板分离设置,形成了测试母板和单工位测试电路板之间的三维结构,在进行芯片测试时只需要将测试母板连接在自动化集成电路测试机上,即自动化集成电路测试机上只需预留测试母板的二维面积即可,有利于测试板的空间利用与灵活性配置,且测试板二维面积的减小同时也提高了测试板的机械与电性可靠性,测试板不易变形。
此外,测试母板31上还可以包括测试座35,测试座35上可以在测试时安装待测试芯片,单工位测试电路板32包括待测试芯片对应的测试电路,用于对待测试芯片进行测试。
本申请实施例提供了另一种用于芯片测试的三维测试板,测试母板和单工位测试电路板之间采用焊接连接,减小了二维面积,采用焊接连接的方式,使测试板的可靠性更高,三维空间连接,优于二维平面连接,机械应力会更好,同时空间利用率高,便于测试。
示例性测试板3
参考图4所示,为本申请实施例提供的一种用于芯片测试的多工位三维测试板,包括分离设置的测试母板41和至少两个单工位测试电路板42和43,测试母板上可以用于安装至少两个待测试芯片,至少两个待测试芯片与至少两个单工位测试电路板42和43一一对应,测试母板41连接至少两个单工位测试电路板42和43,测试母板41可以在测试时与自动化集成电路测试机进行连接(图中未示出),可以利用自动化集成电路测试机对至少两个待测试芯片进行测试。
图4中示出的测试母板41和至少两个单工位测试电路板第一单工位测试电路板42和第二单工位测试电路板43之间通过至少两组连接线连接,包括第一连接线44和第二连接线45,第一连接线44的第一端连接测试母板41上的第一接线槽46,第一连接线的第二端连接第一单工位测试电路板42上的第二接线槽47,第二连接线45的第一端连接测试母板41上的第三接线槽48,第二连接线45的第二端连接第二单工位测试电路板43上的第四接线槽49。从而通过连接线可以将测试母板和单工位测试电路板分离设置,由于测试板可以包括至少两个单工位测试电路板,因此该测试板可以对多个芯片同时进行测试,提高了测试效率。在进行芯片测试时只需要将测试母板连接在自动化集成电路测试机上,即自动化集成电路测试机上只需预留测试母板的二维面积即可,有利于测试板的空间利用与灵活性配置,且测试板二维面积的减小同时也提高了测试板的机械与电性可靠性,测试板不易变形。
此外,测试母板41上还可以包括至少两个测试座第一测试座411和第二测试座422,第一测试座411用于安装第一待测试芯片,第二测试座422用于安装第二待测试芯片。
本申请实施例提供了一种用于芯片测试的多工位三维测试板,测试母板和至少两个单工位测试电路板之间采用连接线连接,可同时对多个芯片进行测试,减小了二维面积,提高了可靠性的同时,由于采用的是连接线连接,方便单工位测试电路板的更换,当需要测试不同的芯片时,将连接线上的单工位测试电路板更换为待测试芯片对应的电路板即可,提高了测试板的通用性。并且本申请实施例的用于芯片测试的多工位三维测试板设计简单,无需设计复杂的多个电路模板,降低了出错的概率,节约设计时间,且进行调试或维修时,只针对待调试或待维修电路板进行即可,简单易行,节约了大量的人力物力资源。
示例性测试板4
参见图5所示,为本申请实施例提供的另一种用于芯片测试的多工位三维测试板,包括分离设置的测试母板51和至少两个单工位测试电路板52和53,测试母板上可以用于安装至少两个待测试芯片,至少两个待测试芯片与至少两个单工位测试电路板52和53一一对应,测试母板51连接至少两个单工位测试电路板52和53,测试母板51可以在测试时与自动化集成电路测试机进行连接(图中未示出),可以利用自动化集成电路测试机对至少两个待测试芯片进行测试。
图5中示出的测试母板51和至少两个单工位测试电路板第一单工位测试电路板52和第二单工位测试电路板53之间通过焊接连接,测试母板51上包括至少两个焊接端口第一焊接端口54和第二焊接端口55,第一单工位测试电路板52上包括第三焊接端口56,第二单工位测试电路板53上包括第四焊接端口57,测试母板51通过第一焊接端口54焊接连接第一单工位测试电路板52上的第三焊接端口56,测试母板51通过第二焊接端口55焊接连接第二单工位测试电路板53上的第四焊接端口57。从而通过焊接连接可以将测试母板和至少两个单工位测试电路板分离设置,形成了测试母板和单工位测试电路板之间的三维结构,由于测试板可以包括至少两个单工位测试电路板,因此该测试板可以对多个芯片同时进行测试,提高了测试效率。在进行芯片测试时只需要将测试母板连接在自动化集成电路测试机上,即自动化集成电路测试机上只需预留测试母板的二维面积即可,有利于测试板的空间利用与灵活性配置,且测试板二维面积的减小同时也提高了测试板的机械与电性可靠性,测试板不易变形。
此外,测试母板51上还可以包括第一测试座511和第二测试座522,第一测试座511用于安装第一待测试芯片,第二测试座522用于安装第二待测试芯片。
本申请实施例提供了另一种用于芯片测试的多工位三维测试板,测试母板和至少两个单工位测试电路板之间采用焊接连接,可同时对多个芯片进行测试,减小了二维面积,提高了可靠性的同时,由于采用的是焊接连接,使测试板的可靠性更高,三维空间连接,优于二维平面连接,机械应力会更好,同时空间利用率高,便于测试。并且本申请实施例的用于芯片测试的多工位三维测试板设计简单,无需设计复杂的多个电路模板,降低了出错的概率,节约设计时间,且进行调试或维修时,只针对待调试或待维修电路板进行即可,简单易行,节约了大量的人力物力资源。本说明书中的各个实施例均采用递进的方式描述,各个实施例之间相同相似的部分互相参见即可,每个实施例重点说明的都是与其它实施例的不同之处。
以上所述仅是本申请的优选实施方式,虽然本申请已以较佳实施例披露如上,然而并非用以限定本申请。任何熟悉本领域的技术人员,在不脱离本申请技术方案范围情况下,都可利用上述揭示的方法和技术内容对本申请技术方案做出许多可能的变动和修饰,或修改为等同变化的等效实施例。因此,凡是未脱离本申请技术方案的内容,依据本申请的技术实质对以上实施例所做的任何的简单修改、等同变化及修饰,均仍属于本申请技术方案保护的范围内。

Claims (10)

1.一种用于芯片测试的三维测试板,其特征在于,包括:分离设置的测试母板和单工位测试电路板;
所述测试母板用于安装待测试芯片;
所述测试母板连接所述单工位测试电路板;
所述测试母板用于连接自动化集成电路测试机,利用所述自动化集成电路测试机对所述待测试芯片进行测试。
2.根据权利要求1所述的测试板,其特征在于,还包括:连接线;
所述测试母板上的第一接线槽;
所述单工位测试电路板上的第二接线槽;
所述连接线的第一端连接所述测试母板上的第一接线槽;
所述连接线的第二端连接所述单工位测试电路板上的第二接线槽。
3.根据权利要求1所述的测试板,其特征在于,还包括:所述测试母板上的第一焊接端口;所述单工位测试电路板上的第二焊接端口;
所述测试母板通过所述第一焊接端口焊接连接所述单工位测试电路板的所述第二焊接端口。
4.根据权利要求1-3任一项所述的测试板,其特征在于,所述测试母板上包括:测试座;
所述测试座用于安装所述待测试芯片。
5.根据权利要求1-3任一项所述的测试板,其特征在于,所述单工位测试电路板包括所述待测试芯片对应的测试电路。
6.一种用于芯片测试的多工位三维测试板,其特征在于,包括:分离设置的测试母板和至少两个单工位测试电路板;
所述测试母板用于安装至少两个待测试芯片;所述至少两个待测试芯片与所述至少两个单工位测试电路板一一对应;
所述测试母板连接所述至少两个单工位测试电路板;
所述测试母板用于连接自动化集成电路测试机,利用所述自动化集成电路测试机对所述至少两个待测试芯片进行测试。
7.根据权利要求6所述的测试板,其特征在于,还包括:至少两组连接线;
所述至少两组连接线包括:第一连接线和第二连接线;
所述至少两个单工位测试电路板包括:第一单工位测试电路板和第二单工位测试电路板;
所述第一连接线的第一端连接所述测试母板上的第一接线槽;所述第一连接线的第二端连接所述第一单工位测试电路板上的第二接线槽;
所述第二连接线的第一端连接所述测试母板上的第三接线槽;所述第二连接线的第二端连接所述第二单工位测试电路板上的第四接线槽。
8.根据权利要求6所述的测试板,其特征在于,还包括:
所述测试母板上的第一焊接端口和第二焊接端口;
所述至少两个单工位测试电路板包括:第一单工位测试电路板和第二单工位测试电路板;
所述第一单工位测试电路板上的第三焊接端口;所述第二单工位测试电路板上的第四焊接端口;
所述测试母板通过所述第一焊接端口焊接连接所述第一单工位测试电路板上的所述第三焊接端口;所述测试母板通过所述第二焊接端口焊接连接所述第二单工位测试电路板上的第四焊接端口。
9.根据权利要求6-8任一项所述的测试板,其特征在于
所述测试母板上包括至少两个测试座:第一测试座和第二测试座;
所述第一测试座用于安装第一待测试芯片;所述第二测试座用于安装第二待测试芯片。
10.根据权利要求6-8任一项所述的测试板,其特征在于,所述至少两个单工位测试电路板包括所述至少两个待测试芯片一一对应的测试电路。
CN202121395651.7U 2021-06-22 2021-06-22 一种用于芯片测试的三维测试板和多工位三维测试板 Active CN215641651U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN202121395651.7U CN215641651U (zh) 2021-06-22 2021-06-22 一种用于芯片测试的三维测试板和多工位三维测试板

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN202121395651.7U CN215641651U (zh) 2021-06-22 2021-06-22 一种用于芯片测试的三维测试板和多工位三维测试板

Publications (1)

Publication Number Publication Date
CN215641651U true CN215641651U (zh) 2022-01-25

Family

ID=79944699

Family Applications (1)

Application Number Title Priority Date Filing Date
CN202121395651.7U Active CN215641651U (zh) 2021-06-22 2021-06-22 一种用于芯片测试的三维测试板和多工位三维测试板

Country Status (1)

Country Link
CN (1) CN215641651U (zh)

Similar Documents

Publication Publication Date Title
KR20100109662A (ko) 실장 테스트에 적합한 메인 보드 및 이를 포함하는 메모리 실장 테스트 시스템
CN215641651U (zh) 一种用于芯片测试的三维测试板和多工位三维测试板
CN214041466U (zh) 通用老化母板、转接板及测试装置
CN213068951U (zh) 射频芯片控制板和射频芯片测试系统
CN110954718A (zh) 一种smd环行器的测试方法
CN205067680U (zh) Bga芯片测试系统
CN103596364A (zh) 用于高速板上电路板测试、确认及验证的集成电路组合
CN208953665U (zh) J750ex-hd集成电路测试系统通用适配器
CN211856799U (zh) 集成电路ic载板植球后测试仪器
CN209640378U (zh) 测试治具的转接座结构
CN201255745Y (zh) 中介测试板
CN209803285U (zh) 一种用于芯片测试的垂直探针卡
CN216434274U (zh) 片式半导体器件的测试工装
CN206758677U (zh) 一种obd连接结构和obd车载终端
CN207380171U (zh) 一种连接器插座测试装置
CN215529426U (zh) Pcb封装
CN218974419U (zh) 子母板结构的ic电子元件测试夹具
CN212808508U (zh) 芯片测试组件和芯片测试装置
CN213844528U (zh) 一种多功能教学用具
CN211613499U (zh) 一种辅助测试板和测试系统
CN214748767U (zh) 摄像头调焦测试转接板
CN214585836U (zh) Sip模组的测试装置
CN220085032U (zh) 一种线束快速测试工装板
CN220752263U (zh) 一种集成电路电参数测试系统
CN209460285U (zh) 一种基于芯片测试的插座

Legal Events

Date Code Title Description
GR01 Patent grant
GR01 Patent grant