CN212463179U - 一种三态输出的关断隔离保护电路 - Google Patents
一种三态输出的关断隔离保护电路 Download PDFInfo
- Publication number
- CN212463179U CN212463179U CN202021731529.8U CN202021731529U CN212463179U CN 212463179 U CN212463179 U CN 212463179U CN 202021731529 U CN202021731529 U CN 202021731529U CN 212463179 U CN212463179 U CN 212463179U
- Authority
- CN
- China
- Prior art keywords
- transistor
- gate
- drain
- protection circuit
- source
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Images
Landscapes
- Electronic Switches (AREA)
- Logic Circuits (AREA)
Abstract
本发明公开了一种三态输出的关断隔离保护电路,包括晶体管MP0和晶体管MN0,所述晶体管MP0的栅极连接、晶体管MP2的栅极、晶体管MP3的栅极、晶体管MP4的栅极、晶体管MP5的栅极、晶体管MN4的栅极、晶体管MP4的栅极、晶体管MN1的栅极、晶体管MP0的漏极和晶体管MP1的漏极,晶体管MP0的栅极连接电源VCC,本发明三态输出的关断隔离保护电路采用多个晶体管组成隔离保护电路,能够实现三态输出,具有结构简单,性能稳定的优点。
Description
技术领域
本发明涉及电气保护技术领域,具体是一种三态输出的关断隔离保护电路。
背景技术
隔离保护器是一种采用线性光耦隔离原理,将输入信号进行转换输出。输入,输出和工作电源三者相互隔离,特别适合与需要电隔离的设备仪表配用。隔离器又名信号隔离器,是工业控制系统中重要组成部分。
现有的隔离保护器电路结构较为复杂,且输入电压范围有限,适用范围较窄。
发明内容
本发明的目的在于提供一种三态输出的关断隔离保护电路,以解决上述背景技术中提出的问题。
为实现上述目的,本发明提供如下技术方案:
一种三态输出的关断隔离保护电路,包括晶体管MP0和晶体管MN0,所述晶体管MP0的栅极连接、晶体管MP2的栅极、晶体管MP3的栅极、晶体管MP4的栅极、晶体管MP5的栅极、晶体管MN4的栅极、晶体管MN1的栅极、晶体管MP0的漏极和晶体管MP1的漏极,晶体管MP0的栅极连接电源VCC,晶体管MP1的漏极连接晶体管MP2的漏极,晶体管MP2 的漏极连接晶体管MP3的漏极、电阻R1、晶体管MP5的漏极和晶体管MP4的源极,晶体管 MP3的漏极连接晶体管MP4的漏极、晶体管MP1的栅极和晶体管MN2的栅极,晶体管MP0 的源极接地,晶体管MP4的漏极连接晶体管MN1的漏极和晶体管MP6的栅极,晶体管MP6 的源极连接晶体管MN4的源极和信号A,晶体管MP6的漏极连接晶体管MN6的漏极、晶体管MP5的源极和晶体管MP7的栅极,晶体管MN2的漏极连接晶体管MN3的栅极和信号B,电阻R1的另一端连接晶体管MN3的漏极、晶体管MN7的栅极和输出端OUT,晶体管MP7还通过电阻R2连接电压V_Sub。
作为本发明的进一步技术方案:所述晶体管MN0的源极接地。
作为本发明的进一步技术方案:所述晶体管MN1的源极接地。
作为本发明的进一步技术方案:所述晶体管MN2的源极接地。
作为本发明的进一步技术方案:所述晶体管MN3的源极接地。
作为本发明的进一步技术方案:所述晶体管MN0、晶体管MN1、晶体管MN2、晶体管MN3、晶体管MN4、晶体管MN5、晶体管MN6、晶体管MN7均是N型增强型场效应管。
作为本发明的进一步技术方案:所述晶体管MN1、晶体管MN2、晶体管MN3和晶体管MN4均是N型增强型场效应管。
与现有技术相比,本发明的有益效果是:本发明三态输出的关断隔离保护电路采用多个晶体管组成隔离保护电路,能够实现三态输出,具有结构简单,性能稳定的优点。
附图说明
图1是本发明的原理图。
图2是本发明的等效电路图。
具体实施方式
下面将结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明中的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明保护的范围。
请参阅图1-2,实施例1:一种三态输出的关断隔离保护电路,包括晶体管MP0和晶体管MN0,所述晶体管MP0的栅极连接、晶体管MP2的栅极、晶体管MP3的栅极、晶体管 MP4的栅极、晶体管MP5的栅极、晶体管MN4的栅极、晶体管MN1的栅极、晶体管MP0的漏极和晶体管MP1的漏极,晶体管MP0的栅极连接电源VCC,晶体管MP1的漏极连接晶体管MP2的漏极,晶体管MP2的漏极连接晶体管MP3的漏极、电阻R1、晶体管MP5的漏极和晶体管MP4的源极,晶体管MP3的漏极连接晶体管MP4的漏极、晶体管MP1的栅极和晶体管MN2的栅极,晶体管MP0的源极接地,晶体管MP4的漏极连接晶体管MN1的漏极和晶体管MP6的栅极,晶体管MP6的源极连接晶体管MN4的源极和信号A,晶体管MP6的漏极连接晶体管MN6的漏极、晶体管MP5的源极和晶体管MP7的栅极,晶体管MN2的漏极连接晶体管MN3的栅极和信号B,电阻R1的另一端连接晶体管MN3的漏极、晶体管MN7的栅极和输出端OUT,晶体管MP7还通过电阻R2连接电压V_Sub。
晶体管MN0的源极接地。晶体管MN1的源极接地。晶体管MN2的源极接地。晶体管MN3的源极接地。
本设计具有两种工作状态:1、正常工作状态:此时,电路中的VCC接电源电压,GND接地;MP0为二极管接法,MN0、MN1打开,MP2、MP3、MP4关断,MP1打开V_Sub 约等于电源电压;MP5、MN2关断;MP6、MN4打开,输出驱动管MN3和MP7由信号 A和B来控制;当A==B时,等效于一个反向器如图2所示;当A=1、B=0时,OUT为三态输出;前级控制电路不允许出现A=0、B=1的情况发生。
2、关断隔离保护状态:此时,电路中的VCC和GND均接地,OUT端口接电源;MP0 为二极管接法,MN0、MN1关闭,MP2、MP3、MP4打开,MP1关闭;V_Sub约等于VCC; MP5、MN2打开;MP6、MN4关闭,此时输出驱动管MP7由R1和MP5钳位到电源电压而关闭,MN3由MN2下拉到地而关闭;此时OUT到VCC和GND两端均无通路完成关断隔离保护。
实施例2,在实施例1的基础上,本设计所采用的晶体管可以使用三极管、MOS管、场效应管等,可以灵活选取使用。
对于本领域技术人员而言,显然本发明不限于上述示范性实施例的细节,而且在不背离本发明的精神或基本特征的情况下,能够以其他的具体形式实现本发明。因此,无论从哪一点来看,均应将实施例看作是示范性的,而且是非限制性的,本发明的范围由所附权利要求而不是上述说明限定,因此旨在将落在权利要求的等同要件的含义和范围内的所有变化囊括在本发明内。不应将权利要求中的任何附图标记视为限制所涉及的权利要求。
此外,应当理解,虽然本说明书按照实施方式加以描述,但并非每个实施方式仅包含一个独立的技术方案,说明书的这种叙述方式仅仅是为清楚起见,本领域技术人员应当将说明书作为一个整体,各实施例中的技术方案也可以经适当组合,形成本领域技术人员可以理解的其他实施方式。
Claims (7)
1.一种三态输出的关断隔离保护电路,包括晶体管MP0和晶体管MN0,其特征在于,所述晶体管MP0的栅极连接、晶体管MP2的栅极、晶体管MP3的栅极、晶体管MP4的栅极、晶体管MP5的栅极、晶体管MN4的栅极、晶体管MN1的栅极、晶体管MP0的漏极和晶体管MP1的漏极,晶体管MP0的栅极连接电源VCC,晶体管MP1的漏极连接晶体管MP2的漏极,晶体管MP2的漏极连接晶体管MP3的漏极、电阻R1、晶体管MP5的漏极和晶体管MP4的源极,晶体管MP3的漏极连接晶体管MP4的漏极、晶体管MP1的栅极和晶体管MN2的栅极,晶体管MP0的源极接地,晶体管MP4的漏极连接晶体管MN1的漏极和晶体管MP6的栅极,晶体管MP6的源极连接晶体管MN4的源极和信号A,晶体管MP6的漏极连接晶体管MN6的漏极、晶体管MP5的源极和晶体管MP7的栅极,晶体管MN2的漏极连接晶体管MN3的栅极和信号B,电阻R1的另一端连接晶体管MN3的漏极、晶体管MN7的栅极和输出端OUT,晶体管MP7还通过电阻R2连接电压V_Sub。
2.根据权利要求1所述的一种三态输出的关断隔离保护电路,其特征在于,所述晶体管MN0的源极接地。
3.根据权利要求1所述的一种三态输出的关断隔离保护电路,其特征在于,所述晶体管MN1的源极接地。
4.根据权利要求1所述的一种三态输出的关断隔离保护电路,其特征在于,所述晶体管MN2的源极接地。
5.根据权利要求3所述的一种三态输出的关断隔离保护电路,其特征在于,所述晶体管MN3的源极接地。
6.根据权利要求3所述的一种三态输出的关断隔离保护电路,其特征在于,所述晶体管MN0、晶体管MN1、晶体管MN2、晶体管MN3、晶体管MN4、晶体管MN5、晶体管MN6、晶体管MN7均是N型增强型场效应管。
7.根据权利要求3所述的一种三态输出的关断隔离保护电路,其特征在于,所述晶体管MN1、晶体管MN2、晶体管MN3和晶体管MN4均是N型增强型场效应管。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021731529.8U CN212463179U (zh) | 2020-08-18 | 2020-08-18 | 一种三态输出的关断隔离保护电路 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN202021731529.8U CN212463179U (zh) | 2020-08-18 | 2020-08-18 | 一种三态输出的关断隔离保护电路 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN212463179U true CN212463179U (zh) | 2021-02-02 |
Family
ID=74473479
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN202021731529.8U Active CN212463179U (zh) | 2020-08-18 | 2020-08-18 | 一种三态输出的关断隔离保护电路 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN212463179U (zh) |
-
2020
- 2020-08-18 CN CN202021731529.8U patent/CN212463179U/zh active Active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US11418189B2 (en) | High voltage output circuit with low voltage devices using data dependent dynamic biasing | |
CN113114210B (zh) | 一种自偏置过温保护电路 | |
CN110703010A (zh) | 测试电路 | |
CN115567049A (zh) | 一种电平移位电路及高压模拟开关 | |
CN108123708B (zh) | 一种用于io电路的上拉电路 | |
CN116827320B (zh) | 一种快速响应的自适应电源转换电路 | |
CN103269217A (zh) | 输出缓冲器 | |
CN212463179U (zh) | 一种三态输出的关断隔离保护电路 | |
WO2023198037A1 (zh) | 一种无偏置电流的高压输入级电路 | |
CN111884633A (zh) | 一种三态输出的关断隔离保护电路 | |
CN115425958B (zh) | 一种用于控制高压模拟开关的栅源电压保持电路 | |
CN108418573B (zh) | 电源采样电路及包括其的零功耗上电复位电路 | |
CN114337339B (zh) | 一种带有端口短路检测的整流桥驱动电路 | |
CN108227799B (zh) | 一种稳压电路 | |
CN108566085B (zh) | 一种高压器件控制电路的负电源产生电路 | |
CN111721986A (zh) | 一种宽输入共模电压范围电流检测放大器电路 | |
CN103326676B (zh) | 功率放大器 | |
CN113346892B (zh) | 一种电平移动电路 | |
CN113131885A (zh) | 一种输出级电路和ab类放大器 | |
CN105007052A (zh) | 一种高增益甲乙类运算放大器电路 | |
CN220651150U (zh) | 一种基于dummy管的双相电流路径电流源电路 | |
CN217282880U (zh) | 一种晶振io口的esd漏电保护结构 | |
CN114625196B (zh) | 一种宽输入共模范围的ldo电路 | |
CN116366039A (zh) | 一种用于高压功率芯片端口控制的迟滞电路 | |
CN116736924B (zh) | 一种宽输入范围低功耗的稳压源电路和电子设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |