CN206629050U - 一种用于汞离子微波频标的高速脉冲信号计数装置 - Google Patents
一种用于汞离子微波频标的高速脉冲信号计数装置 Download PDFInfo
- Publication number
- CN206629050U CN206629050U CN201720259852.1U CN201720259852U CN206629050U CN 206629050 U CN206629050 U CN 206629050U CN 201720259852 U CN201720259852 U CN 201720259852U CN 206629050 U CN206629050 U CN 206629050U
- Authority
- CN
- China
- Prior art keywords
- circuit
- counting
- rising edge
- microwave frequency
- mercury ion
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Landscapes
- Measurement Of Radiation (AREA)
Abstract
本实用新型公开了一种用于汞离子微波频标的高速脉冲信号计数装置,涉及汞离子微波频标信号检测领域。本计数装置是:LVDS接收电路(10)、上升沿检测电路(20)、计数电路(30)和控制电路(40)依次连接;LVDS接收电路10)分别与上升沿检测电路(20)、计数电路(30)和控制电路(40)连接。本实用新型主要电路在FPGA中实现,功能实现方式灵活;采用了LVDS接收电路,可以降低装置的工作时钟,减小FPGA时序设计的要求,降低设计难度,能够提高脉冲分辨率;具有集成度高和体积小的优点;用于汞离子微波频标信号检测领域,很容易推广到基于单光子计数的微弱信号检测领域。
Description
技术领域
本实用新型涉及汞离子微波频标信号检测领域,尤其涉及一种用于汞离子微波频标的高速脉冲信号计数装置及其方法,具体是指对汞离子微波频标中的高速脉冲信号计数。
背景技术
汞离子微波频标是现有微波频标中稳定度高、漂移小的微波频标之一。其钟跃迁频率高达40.5GHz,线宽可以压缩到几十个毫赫兹,因此其Q值非常高。在汞离子微波频标中,需要将199Hg+离子囚禁在离子阱中,囚禁在离子阱中的离子不会与壁体发生碰撞,其碰撞频移较小;另一方面,汞离子对磁场的敏感度和温度敏感度较低,因此汞离子微波频标具有较强的环境适应性。但是在典型情况下,离子阱中囚禁的离子数为106-107量级,无法直接探测吸收信号,必须通过光—微波双共振的方法,通过荧光检测的方法来探询钟跃迁信号。
荧光信号属于比较微弱的光信号,一般通过光电倍增管将微弱的光信号转换成电信号,然后进行放大、甄别等,甄别后的信号为高速的脉冲信号,需要高速脉冲计数电路对这些脉冲信号进行计数,实现汞离子微波频标的信号检测功能。中国专利CN101860358A将比较器输出的信号直接通过FPGA(Field-Programmable Gate Array,现场可编程门阵列)计数,该电路在捕获较窄的脉冲时,需要非常高的FPGA的工作时钟,不利于FPGA的时序设计。本实用新型对FPGA的时序设计要求较低,使得FPGA更容易正常的工作;另一方面,本实用新型能够捕获更窄的脉冲信号,可以提高计数器的脉冲分辨率。
实用新型内容
本实用新型的目的就在于克服现有技术存在的缺点和不足,提供一种用于汞离子微波频标的高速脉冲信号计数装置。
本实用新型的目的是这样实现的:
用于汞离子微波频标的高速脉冲信号计数装置(简称装置)
本装置包括LVDS接收电路、上升沿检测电路、计数电路和控制电路;
LVDS接收电路、上升沿检测电路、计数电路和控制电路依次连接;
LVDS接收电路分别与上升沿检测电路、计数电路和控制电路连接。
本实用新型具有下列优点和积极效果:
①主要电路在FPGA中实现,功能实现方式灵活;
②采用了LVDS接收电路,可以降低装置的工作时钟,减小FPGA时序设计的要求,降低设计难度,能够提高脉冲分辨率;
③具有集成度高和体积小的优点;
④用于汞离子微波频标信号检测领域,很容易推广到基于单光子计数的微弱信号检测领域。
附图说明
图1为本装置的结构方框图;
图2为上升沿检测电路原理图;
图3为计数电路原理图;
图4为控制电路原理图;
图5为控制电路输出控制信号的时序图。
图中:
10—LVDS接收电路;
20—上升沿检测电路,
Q—触发器,
M—非门,M1、M2、……MN-1、MN—第1、2、……N-1、N非门,
P—二输入与门,P1、P2、……PN-1、PN—第1、2、……N-1、N非门,
N为自然数,1≤N≤20;
30—计数电路,
31—加法器,32—32位累加器;
40—控制电路,
41—计数时序产生电路,42—数据寄存器,43—串口通信电路。
具体实施方式
下面结合附图和实施例详细说明:
一、装置
1、总体
如图1,本实用新型包括LVDS接收电路10、上升沿检测电路20、计数电路30和控制电路40;
LVDS接收电路10、上升沿检测电路20、计数电路30和控制电路40依次连接;
LVDS接收电路10分别与上升沿检测电路20、计数电路30和控制电路40连接。
工作原理:
本实用新型主要实现的功能是对外部输入的高速脉冲信号进行计数。一个脉冲信号只有一个上升沿,因此通过对上升沿的个数进行计数也就实现了对高速脉冲的计数;一般来说高速脉冲信号的脉冲宽度只有几个纳秒,脉冲与脉冲之间的间隔也只有几个纳秒,脉冲宽度小,脉冲间隔短,计数装置必须具有窄脉冲捕获能力才能实现对这些窄脉冲进行计数;本实用新型首先通过解串因子为N的LVDS接收电路将外部输入的高速串行脉冲信号转换成N位的并行信号D[N-1..0],这样可以降低处理N位并行数据的时钟,并行信号D[N-1..0]在上升沿检测电路U2的触发器、非门和二输入与门的作用下,将并行信号D[N-1..0]中的上升沿跳变检测出来,检测结果在S[N-1..0]中,如果S[i](i=0,1,…,N-1)为高电平,则意味着有一个上升沿被检测到了,也即是有一个脉冲信号被检测到了。当控制模块输出的使能信号即En信号为高电平时,计数电路的累加器模块在时钟CLK的作用下,需要根据S[N-1..0]的值累加一个数值K,其中K=。当控制模块输出的开始信号即Start信号为高电平时,累加器清零,当控制模块输出的停止信号即Stop信号时为高电平时,停止计数,并且将累加器的计数结果输出给控制模块。控制电路根据所需的时间参数产生Start信号,Stop信号和En信号,实现对计数电路进行控制,使计数电路清除计数,开始计数和停止计数并且保存计数结果。
2、功能电路
1)LVDS接收电路10
如图1,LVDS接收电路10是一种FPGA内嵌的高速专用接收器,其中FPGA可以选用Altera公司的EP4CE10C22,LVDS接收电路10的解串因子N可以设置,1≤N≤20。
2)上升沿检测电路20
如图2,上升沿检测电路20包括依次连接的触发器Q、非门M和二输入与门P。
(1)触发器Q
触发器Q是一种FPGA内部的通用的触发器。
(2)非门M
非门M包括第1、2、……N-1、N非门M1、M2、……MN-1、MN,
N为自然数,1≤N≤20。
(3)二输入与门P
二输入与门包括第1、2、……N-1、N非门P1、P2、……PN-1、PN,
N为自然数,1≤N≤20;
具体地,触发器Q连接到第N非门MN。
3)计数电路30
如图3,计数电路30由加法器31和32位累加器32前后连接。
加法器31是一种FPGA内部的加法器;
32位累加器32是一种FPGA内部的累加器。
4)控制电路40
如图4,控制电路40由计数时序产生电路41、数据寄存器42和串口通信电路43组成;
计数时序产生电路41和数据寄存器42分别与串口通信电路43连接。
计数时序产生电路41是一种FPGA内部的计数器电路;
数据寄存器电路41是一种FPGA内部的寄存器;
串口通信电路43是一种FPGA内嵌的串口IP核。
二、实施例
FPGA芯片选用Altera公司的EP4CE10C22;
FPGA的主要工作时钟CLK为80MHz,由外部晶体振荡器提供;
LVDS接收电路10由FPGA生成,具体实施时,LVDS的解串因子设为N=8。
理论上,本实用新型提出的计数装置能够捕获的最窄脉冲宽度和最窄脉冲对的间隔均为1.5625ns,具有非常高的性能指标;LVDS的输出数据为8位,即D[7..0],高速的脉冲信号转换成低速的并行数据D[7..0],该并行数据由D[0],D[1],D[2],D[3],D[4],D[5],D[6],D[7]这个8个数据组成;上升沿检测电路20由一个触发器Q,8个非门M1,M2,M3,M4,M5,M5,M7,M8和8个二输入与门P1,P2,P3,P4,P5,P6,P7,P8组成;LVDS接收器输出的数据D[1],D[2],D[3],D[4],D[5],D[6],D[7]这7个信号分别和7个非门M1,M2,M3,M4,M5,M5,M7相连,7个非门M1,M2,M3,M4,M5,M5,M7的输出分别与7个二输入的与门P1,P2,P3,P4,P5,P6,P7,的一个端口相连,D[0],D[1],D[2],D[3],D[4],D[5],D[6]这7个信号分别与7个二输入的与门P1,P2,P3,P4,P5,P6,P7的另一个端口相连,D[0]与触发器Q的输入端相连,触发器的输出和非门M8相连,非门M8的输出和二输入与门P8的一个端口相连,二输入与门P8的另一个端口与D[7]相连。8个与门P1,P2,P3,P4,P5,P6,P7,P8的输出S[0],S[1], S[2],S[3], S[4],S[5], S[6],S[7],组成了上升沿的检测输出的8位数据S[7..0]。如果S[i](i=0,1,…,7)为高电平,则意味着有一个上升沿被检测到了,也即是有一个脉冲信号被检测到了;计数电路30在控制电路40的控制信号作用下对上升沿进行计数,同时将计数结果通过串口通信电路43发送到外部。
Claims (4)
1.一种用于汞离子微波频标的高速脉冲信号计数装置,其特征在于:
包括LVDS接收电路(10)、上升沿检测电路(20)、计数电路(30)和控制电路(40);
LVDS接收电路(10)、上升沿检测电路(20)、计数电路(30)和控制电路(40)依次连接;
LVDS接收电路(10)分别与上升沿检测电路(20)、计数电路(30)和控制电路(40)连接。
2.按权利要求1所述的高速脉冲信号计数装置,其特征在于:
所述的上升沿检测电路(20)包括依次连接的触发器(Q)、非门(M)和二输入与门(P);
非门(M)包括第1、2、……N-1、N非门(M1、M2、……MN-1、MN),
二输入与门(P)包括第1、2、……N-1、N非门(P1、P2、……PN-1、PN),
N为自然数,1≤N≤20;
触发器(Q)连接到第N非门(MN)。
3.按权利要求1所述的高速脉冲信号计数装置,其特征在于:
所述的计数电路(30)由加法器(31)和32位累加器(32)前后连接。
4.按权利要求1所述的高速脉冲信号计数装置,其特征在于:
所述的控制电路(40)由计数时序产生电路(41)、数据寄存器(42)和串口通信电路(43)组成;
计数时序产生电路(41)和数据寄存器(42)分别与串口通信电路(43)连接。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201720259852.1U CN206629050U (zh) | 2017-03-16 | 2017-03-16 | 一种用于汞离子微波频标的高速脉冲信号计数装置 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201720259852.1U CN206629050U (zh) | 2017-03-16 | 2017-03-16 | 一种用于汞离子微波频标的高速脉冲信号计数装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206629050U true CN206629050U (zh) | 2017-11-10 |
Family
ID=60208026
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201720259852.1U Active CN206629050U (zh) | 2017-03-16 | 2017-03-16 | 一种用于汞离子微波频标的高速脉冲信号计数装置 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN206629050U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106953630A (zh) * | 2017-03-16 | 2017-07-14 | 中国科学院武汉物理与数学研究所 | 用于汞离子微波频标的高速脉冲信号计数装置及其方法 |
-
2017
- 2017-03-16 CN CN201720259852.1U patent/CN206629050U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN106953630A (zh) * | 2017-03-16 | 2017-07-14 | 中国科学院武汉物理与数学研究所 | 用于汞离子微波频标的高速脉冲信号计数装置及其方法 |
CN106953630B (zh) * | 2017-03-16 | 2023-03-31 | 中国科学院武汉物理与数学研究所 | 用于汞离子微波频标的高速脉冲信号计数装置及其方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN101685135B (zh) | 用于测试电路板的测试装置和方法 | |
Plackett et al. | Merlin: a fast versatile readout system for Medipix3 | |
CN103036670B (zh) | 一种时钟恢复电路及并行输出电路 | |
CN206117612U (zh) | 一种数字式信号抗干扰滤波电路 | |
CN104202040B (zh) | 位电平检测电路以及方法 | |
CN102545876A (zh) | 一种数据采集串并转换储存装置及方法 | |
CN104535918B (zh) | 一种跨时钟域同步器内部常数测试电路和方法 | |
CN103505236A (zh) | 用于医疗成像系统的时间至数字转换器 | |
CN104793918B (zh) | 确定性fifo缓冲器 | |
CN105141294B (zh) | 双预置甄别门控型恒比定时甄别器及数字恒比定时甄别方法 | |
CN104883160B (zh) | 对脉冲边沿信号具有检测、计数和验证功能的电路 | |
CN206629050U (zh) | 一种用于汞离子微波频标的高速脉冲信号计数装置 | |
CN105116318A (zh) | 一种逻辑分析仪中实现毛刺检测的方法 | |
CN106953630A (zh) | 用于汞离子微波频标的高速脉冲信号计数装置及其方法 | |
TWI447691B (zh) | 觸發源極驅動器的方法 | |
CN108964637A (zh) | 一种基于fpga的超高通过率电流型数字化脉冲处理方法 | |
CN104881268A (zh) | 一种光量子随机源装置及随机位提取方法 | |
CN105372491A (zh) | 一种测量旋进频率的方法及装置 | |
CN104215307B (zh) | 用于流量标准装置的双计时脉冲插值计数器及其实现方法 | |
CN102621538B (zh) | 雷达信号处理机中的截位电路及其截位方法 | |
CN110133708B (zh) | 一种核脉冲信号的测量装置及测量方法 | |
CN109238480B (zh) | 一种多光子符合计数方法及装置 | |
CN202694547U (zh) | 一种宽频编码信号检测电路及其无线遥控信号解码电路 | |
US8190956B2 (en) | Quadrature decoder filtering circuitry for motor control | |
Zhao et al. | An fpga-based hardware accelerator of ransac algorithm for matching of images feature points |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |