CN206210828U - 一种led器件 - Google Patents
一种led器件 Download PDFInfo
- Publication number
- CN206210828U CN206210828U CN201621044636.7U CN201621044636U CN206210828U CN 206210828 U CN206210828 U CN 206210828U CN 201621044636 U CN201621044636 U CN 201621044636U CN 206210828 U CN206210828 U CN 206210828U
- Authority
- CN
- China
- Prior art keywords
- led
- led support
- area
- support
- line
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Active
Links
Classifications
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/01—Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
- H01L2224/42—Wire connectors; Manufacturing methods related thereto
- H01L2224/47—Structure, shape, material or disposition of the wire connectors after the connecting process
- H01L2224/48—Structure, shape, material or disposition of the wire connectors after the connecting process of an individual wire connector
- H01L2224/4805—Shape
- H01L2224/4809—Loop shape
- H01L2224/48091—Arched
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2224/00—Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
- H01L2224/93—Batch processes
- H01L2224/95—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips
- H01L2224/97—Batch processes at chip-level, i.e. with connecting carried out on a plurality of singulated devices, i.e. on diced chips the devices being connected to a common substrate, e.g. interposer, said common substrate being separable into individual assemblies after connecting
-
- H—ELECTRICITY
- H01—ELECTRIC ELEMENTS
- H01L—SEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
- H01L2924/00—Indexing scheme for arrangements or methods for connecting or disconnecting semiconductor or solid-state bodies as covered by H01L24/00
- H01L2924/15—Details of package parts other than the semiconductor or other solid state devices to be connected
- H01L2924/181—Encapsulation
Landscapes
- Led Device Packages (AREA)
Abstract
本实用新型公开了一种LED器件,所述LED器件包括LED支架、LED芯片、封装胶层;所述LED芯片设置于LED支架上,所述封装胶层包覆LED芯片;所述LED支架的未被封装胶层覆盖的至少部分金属区域设置有锡层。相对于现有技术,本实用新型的LED器件在LED支架的未被封装胶层覆盖的金属区域采用电镀锡处理,在LED支架的金属区域表面形成锡层,与锡膏兼容性好,提高可焊性。并且,镀锡与镀金相比,具有价格优势,且能保护线路基板电极不被氧化,镀锡与镀银相比,能够解决氧化和上锡不良的问题。
Description
技术领域
本实用新型涉及发光技术领域,尤其涉及一种LED器件。
背景技术
近些年来,LED技术已经得到了显著的改进,已广泛应用到各个领域。现有的LED器件引脚电极的表面区域目前主要有镀金层和镀银层两种结构。然而,现有技术的这种LED器件结构具有以下缺点:(1)镀银层易氧化影响外观,且镀银层造成上锡不良;(2)镀金层虽能够解决易氧化的问题,但同样具有上锡不良的问题,且镀金层的成本很高。
实用新型内容
本实用新型的目的在于克服现有技术的缺点和不足,提供一种在引脚电极区的表面区域镀锡层的LED器件,成本低,上锡性好,且不易氧化。
本实用新型是通过以下技术方案实现的:一种LED器件,包括LED支架、LED芯片、封装胶层,所述LED芯片设置于所述LED支架上,所述封装胶层包覆LED芯片,所述LED支架的未被封装胶层覆盖的至少部分金属区域设置有锡层。
相对于现有技术,本实用新型的LED器件在LED支架的未被封装胶层覆盖的金属区域采用电镀锡处理,在LED支架的金属区域表面形成锡层,与锡膏兼容性好,提高可焊性。并且,镀锡与镀金相比,具有价格优势,且能保护线路基板电极不被氧化,镀锡与镀银相比,能够解决氧化和上锡不良的问题。
进一步,所述LED支架为PCB线路基板或金属支架,所述LED支架至少包括两个相互电性绝缘的电极区。
进一步,所述LED支架为PCB线路基板,所述PCB线路基板包括两个相互电性绝缘的电极区,每一个电极区分别包括顶部电极区、侧面电极区和底部电极区,所述侧面电极区将顶部电极区和底部电极区连接成一体结构。
进一步,所述顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的金属区域均镀有锡层。
进一步,所述侧面电极区为自外向所述支架内部凹陷的1/2圆柱侧面。
或者,所述LED支架为TOP-LED支架,所述TOP-LED支架包括金属支架以及包裹所述金属支架的杯罩;所述金属支架包括金属引脚和金属管脚;所述金属引脚嵌入杯罩内,所述金属管脚外露在杯罩之外。
进一步,所述金属引脚和金属管脚表面设置有锡层。
进一步,所述锡层的厚度为(1-7)μm。
进一步,所述封装胶层为透明封装胶层或所述LED芯片为蓝光芯片时,所述封装胶层中混有黄色荧光粉。
一种用于制造LED器件的LED支架阵列,所述LED支架阵列包括多个LED支架,所述LED支架至少包括两个相互电性绝缘的电极区,每一个电极区分别包括顶部电极区、侧面电极区和底部电极区,所述侧面电极区将顶部电极区和底部电极区连接成一体结构实现电性连接,所述LED支架的顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的至少部分金属区域均设置有锡层。
进一步,所述LED支架为PCB线路基板,所述相邻PCB线路基板之间设置有锣槽,所述LED支架阵列的底部电极区、锣槽侧面和线路基板顶部边缘区设置有锡层。
或者,所述LED支架为PCB线路基板,所述横向或纵向相邻的PCB线路基板之间开设有贯穿所述LED支架阵列的贯穿孔,所述贯穿孔侧壁为PCB线路基板的侧面电极区,所述LED支架阵列的底部电极区、贯穿孔侧壁和线路基板顶部贯穿孔边缘区设置有锡层。
为了更好地理解和实施,下面结合附图详细说明本实用新型。
附图说明
图1是本实用新型实施例1中片式LED器件的结构示意图;
图2是本实用新型实施例1中的PCB线路板的结构示意图;
图3是实施例1中在封装胶体之前镀锡各步骤对应的结构示意图;其中,图3(a)和图3(b)分别是S11中在LED支架阵列镀锡后的LED支架阵列的正面图和背面图;
图4是实施例1中在封装胶体之后镀锡各步骤对应的结构示意图;其中,图4(a)和图4(b)分别是S24中在LED支架阵列镀锡后的单个线路基板的正面图和背面图;
图5是本实用新型实施例2中的PCB线路板的结构示意图;
图6是实施例2中在封装胶体之前镀锡各步骤对应的结构示意图;
图7是实施例2中在封装胶体之后镀锡各步骤对应的结构示意图;其中,图7(a)和图7(b)分别是S31中在LED支架阵列镀锡后的LED支架阵列的正面图和背面图;
图8是实施例2中片式LED器件的结构示意图;其中,图8(a)和图8(b)分别是LED支架阵列镀锡后的单个线路基板的正面图和背面图;
图9是本实用新型实施例3中TOP-LED器件的结构示意图。
具体实施方式
实施例1
请参阅图1,其是本实用新型实施例1中片式LED器件的结构示意图。所述LED器件包括LED支架10、LED芯片20、封装胶层30。所述LED芯片20设置于LED支架10上,所述封装胶层30设置于LED支架10上,并且封装胶层30包覆LED芯片20。所述LED支架10的未被封装胶层覆盖的至少部分金属区域镀设置有锡层40。
所述LED支架可以为PCB线路基板或者是金属支架,所述LED支架至少包括两个相互电性绝缘的电极区。本实施例中,所述LED支架是PCB线路基板,所述PCB线路基板包括两个相互电性绝缘的电极区13,每一个电极区分别包括顶部电极区131、侧面电极区132和底部电极区133,所述侧面电极区132将顶部电极区131和底部电极区133连接成一体结构可实现电性连接。所述LED器件的顶部电极区131、侧面电极区132和底部电极区133未被封装胶层覆盖的金属区域均设置有锡层40,所述锡层40的厚度为(1-7)μm,若锡层40的厚度小于1μm,锡层40的厚度太薄会导致锡层40不能均匀覆盖在金属层上而出现上锡不良等问题,若锡层40的厚度太厚,会浪费材料导致成本增加。
所述LED器件为单色器件、双色器件、全彩器件或白色器件。所述LED器件为发白光的LED器件时,白光实现方式不做限制,本实施例中,优选所述LED芯片20为蓝光芯片,所述封装胶层30中混有黄色荧光粉。所述LED器件为单色的LED器件时,所述LED芯片20可以为任意颜色,比如所述LED芯片为红光LED芯片、橙色LED芯片、黄色LED芯片、绿光LED芯片或蓝光LED芯片等,LED芯片的颜色不限于本实施例,所述封装胶层30为透明封装胶层。所述LED器件为双色器件时,所述LED芯片中的任意两种颜色混合,所述封装胶层30为透明封装胶层。所述LED器件为全彩器件时,所述LED芯片为红光LED芯片、绿光LED芯片和蓝光LED芯片混合,所述封装胶层30为透明封装胶层。
本实施例中,所述LED器件上形成锡层的方法主要包括两种,在封装胶体之前或在封装胶体之后。所述LED器件是由封装完的LED支架阵列通过切割形成的单个器件。若是所述LED器件上形成锡层在封装胶体之前,则是在LED支架阵列上形成锡层,具体结构如下:所述LED支架阵列包括多个LED支架,所述LED支架至少包括两个相互电性绝缘的电极区。本实施例中,所述LED支架是PCB线路基板但不局限于此,所述PCB线路基板包括两个相互电性绝缘的电极区,每一个电极区分别包括顶部电极区、侧面电极区和底部电极区,所述侧面电极区将顶部电极区和底部电极区连接成一体结构可实现电性连接。所述LED支架的顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的金属区域均设置有锡层。
请参阅图2,其是所述PCB线路板的结构示意图。所述LED支架阵列由多个PCB线路基板按阵列方式均匀排布而成,所述相邻PCB线路基板之间设置有锣槽14。
具体的,在封装胶体之前镀锡的方法包括以下几个步骤:
S11:在LED支架阵列的底部电极区、锣槽14侧面和线路基板顶部边缘区设置有锡层;
S12:在LED支架阵列顶部固晶区固定LED芯片,然后进行焊线;
S13:在LED支架阵列顶部封装胶体,形成封装胶层,使封装胶层包覆LED芯片;
S14:将S13封装完成的LED支架阵列进行横向划片,得到单个器件。此时,所述LED支架阵列中的锣槽的侧面为切割形成的器件中的PCB线路基板的侧面电极区。
请参阅图3,其是在封装胶体之前镀锡各个步骤对应的结构示意图,图3(a)和3(b)分别是S11中在LED支架阵列镀锡后的LED支架阵列的正面图和背面图。
在封装胶体后镀锡的方法包括以下几个步骤:
S21:在LED支架阵列顶部固晶区固定LED芯片,然后进行焊线;
S22:在LED支架阵列顶部封装胶体,形成封装胶层,使封装胶层包覆LED芯片;
S23:将S22封装完成的LED支架阵列进行横向划片,得到单个器件;
S24:将S23中得到的单个器件进行镀锡处理,使单个器件的所有外漏的金属区域表面设置有锡层40。
所述步骤S23和S24顺序可以交换。
请参阅图4,其是在封装胶体之后镀锡各个步骤对应的结构示意图,图4(a)和4(b)分别是S24中在LED支架阵列镀锡后的单个线路基板的正面图(图中未示LED芯片、焊线及封装胶层)和背面图。
S24步骤中,可以通过滚镀方式将单个器件放入锡槽中,使单个器件的所有外漏的金属区域表面设置有锡层40。
通过上述两种方式得到的LED器件,所述LED器件未被封装胶层覆盖的金属区域均设置有锡层。即,所述PCB线路基板的顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的金属区域均设置有锡层。
相对于现有技术,本实用新型的LED器件在线路基板的未被封装胶层覆盖的所有金属区域采用电镀锡处理,在线路基板的金属区域表面形成锡层,与锡膏兼容性好,提高可焊性。并且,镀锡与镀金相比,具有价格优势,且能保护线路基板电极不被氧化,镀锡与镀银相比,能够解决氧化和上锡不良的问题。
实施例2
本实施例所述的LED器件的制造方法与实施例1中所述的LED器件的制造方法大致相同,其不同之处在于所述LED支架阵列的结构不同。上述实施例中,所述LED器件上形成锡层的方法包括两种,分别为封装前和封装后;本实施例中,所述LED器件上形成锡层的方法包括两种,分别也是封装前和封装后。
请参阅图5,其是本实用新型实施例2中LED器件的结构示意图。所述LED器件包括LED支架10、LED芯片20、封装胶层30。所述LED芯片20设置于LED支架10上,所述封装胶层30设置于LED支架10上,并且封装胶层30包覆LED芯片20。所述LED支架10的未被封装胶层覆盖的至少部分金属区域设置有锡层40。
所述LED支架的两个相对的侧面至少包括两个相互电性绝缘的电极区,本实施例中,所述LED支架包括两个相互电性绝缘的电极区13,每一个电极区分别包括顶部电极区131、侧面电极区(图未示)和底部电极区133,所述两个侧面电极区的横截面是通过切割贯穿孔而形成的弧形。在本实施例中,所述侧面电极区为自外向所述支架内部凹陷的1/2圆柱侧面。所述LED器件未被封装胶层覆盖的金属区域均设置有锡层40,在本实施例中,所述LED器件的顶部电极区131、侧面电极区和底部电极区133未被封装胶层覆盖的金属区域均设置有锡层40,所述锡层40的厚度为(1-7)μm,若锡层40的厚度小于1μm,锡层40的厚度太薄会导致锡层40不能均匀覆盖在金属层上而出现上锡不良等问题,若锡层40的厚度太厚,会浪费材料导致成本增加。
本实施例中,所述LED器件上形成锡层的方法主要包括两种,在封装胶体之前或在封装胶体之后。所述LED器件是由封装完的LED支架阵列通过切割形成的单个器件。若是所述LED器件上形成锡层在封装胶体之前,则是在LED支架阵列上形成锡层,所述LED支架阵列包括多个LED支架,所述LED支架至少包括两个相互电性绝缘的电极区。本实施例中,所述LED支架是PCB线路基板但不局限于此,所述PCB线路基板包括两个相互电性绝缘的电极区,每一个电极区分别包括顶部电极区、侧面电极区和底部电极区,所述侧面电极区将顶部电极区和底部电极区连接成一体结构可实现电性连接。所述LED支架的顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的金属区域均设置有锡层。
请参阅图6,其是所述PCB线路板的结构示意图。所述LED支架阵列由多个PCB线路基板按阵列方式均匀排布而成,所述横向或纵向相邻的PCB线路基板之间开设有贯穿所述LED支架阵列的贯穿孔16。
在本实施例中,具体的,在封装胶体之前镀锡的方法包括以下几个步骤:
S31:在LED支架阵列的底部电极区、贯穿孔16侧壁和线路基板顶部贯穿孔16边缘区设置有锡层;
S32:在LED支架阵列的顶部固晶区固定LED芯片,然后进行焊线;
S33:在LED支架阵列顶部封装胶体,形成封装胶层,使封装胶层包覆LED芯片;
S34:将S33封装完成的LED支架阵列进行横向和纵向划片,得到单个器件。此时,所述LED支架阵列中的贯穿孔的1/2圆柱侧壁为切割形成的器件中的PCB线路基板的侧面电极区。
请参阅图7,其是在封装胶体之前镀锡各个步骤对应的结构示意图,图7(a)和7(b)分别是S31中在LED支架阵列镀锡后的LED支架阵列的正面图和背面图。
在封装胶体后镀锡的方法包括以下几个步骤:
S41:在LED支架阵列顶部固晶区固定LED芯片,然后进行焊线;
S42:在LED支架阵列顶部封装胶体,形成封装胶层,使封装胶层包覆LED芯片;
S43:将S42封装完成的LED支架阵列进行横向和纵向划片,得到单个器件;
S44:将S43中得到的单个器件进行镀锡处理,使单个器件的所有外漏的金属区域表面设置有锡层40。
所述步骤S43和S44顺序可以交换。
请参阅图8,其是在封装胶体之后镀锡各个步骤对应的结构示意图,图8(a)和8(b)分别是LED支架阵列镀锡后的单个线路基板的正面图(图中未示LED芯片、焊线及封装胶层)和背面图。
所述片式LED器件是通过上述方法纵向沿贯穿孔16的中间和横向沿着相邻的PCB线路基板的中间位置进行切割,形成单个器件。
通过上述两种方法得到的LED器件,所述LED器件未被封装胶层覆盖的至少部分金属区域均设置有锡层40。在本实施例中,所述LED器件的顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的金属区域均设置有锡层40。
实施例3
请参阅图9,其是本实用新型实施例3中TOP-LED器件。所述LED器件包括LED支架10、LED芯片20、封装胶层30。所述LED芯片20设置于LED支架10上,所述封装胶层30设置于LED支架10上,并且封装胶层30包覆LED芯片20。所述LED支架10的未被封装胶层覆盖的至少部分金属区域设置有锡层40。
在本实施例中,所述LED支架10为TOP-LED支架但不局限于此。所述TOP-LED支架包括金属支架11以及包裹所述金属支架11的杯罩12。所述金属支架11包括金属引脚111和金属管脚112。所述金属引脚111嵌入杯罩12内,所述金属管脚112外露在杯罩12之外。所述金属引脚111用于承载LED芯片20,所述金属管脚112作为电极。所述杯罩12设置有反射杯121,所述LED芯片20设置于反射杯121内。所述封装胶层30覆盖LED芯片20并设置于反射杯121内。所述金属支架11的金属引脚111和金属管脚112表面均设置有锡层40。所述锡层的厚度为(1-7)μm。
相对于现有技术,本实用新型的LED器件在TOP-LED支架的的未被封装胶层覆盖的所有金属区域采用电镀锡处理,在金属引脚和金属管脚表面形成锡层,与锡膏兼容性好,提高可焊性。并且,镀锡与镀金相比,具有价格优势,且能保护线路基板电极不被氧化,镀锡与镀银相比,能够解决氧化和上锡不良的问题。
本实用新型并不局限于上述实施方式,如果对本实用新型的各种改动或变形不脱离本实用新型的精神和范围,倘若这些改动和变形属于本实用新型的权利要求和等同技术范围之内,则本实用新型也意图包括这些改动和变形。
Claims (12)
1.一种LED器件,包括LED支架、LED芯片、封装胶层,所述LED芯片设置于所述LED支架上,所述封装胶层包覆LED芯片,其特征在于:所述LED支架的未被封装胶层覆盖的至少部分金属区域设置有锡层。
2.根据权利要求1所述的LED器件,其特征在于:所述LED支架为PCB线路基板或金属支架,所述LED支架至少包括两个相互电性绝缘的电极区。
3.根据权利要求2所述的LED器件,其特征在于:所述LED支架为PCB线路基板,所述PCB线路基板包括两个相互电性绝缘的电极区,每一个电极区分别包括顶部电极区、侧面电极区和底部电极区,所述侧面电极区将顶部电极区和底部电极区连接成一体结构。
4.根据权利要求3所述的LED器件,其特征在于:所述顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的金属区域均设置有锡层。
5.根据权利要求3所述的LED器件,其特征在于:所述侧面电极区为自外向所述支架内部凹陷的1/2圆柱侧面。
6.根据权利要求1所述的LED器件,其特征在于:所述LED支架为TOP-LED支架,所述TOP-LED支架包括金属支架以及包裹所述金属支架的杯罩;所述金属支架包括金属引脚和金属管脚,所述金属引脚嵌入杯罩内,所述金属管脚外露在杯罩之外。
7.根据权利要求6所述的LED器件,其特征在于:所述金属引脚和金属管脚表面设置有锡层。
8.根据权利要求1-7任一权利要求所述的LED器件,其特征在于,所述锡层的厚度为(1-7)μm。
9.根据权利要求1-7任一权利要求所述的LED器件,其特征在于,所述封装胶层为透明封装胶层或所述LED芯片为蓝光芯片时,所述封装胶层中混有黄色荧光粉。
10.一种用于制造权利要求1-5任一所述的LED器件的LED支架阵列,其特征在于:所述LED支架阵列包括多个LED支架,所述LED支架至少包括两个相互电性绝缘的电极区,
每一个电极区分别包括顶部电极区、侧面电极区和底部电极区,所述侧面电极区将顶部电极区和底部电极区连接成一体结构实现电性连接,所述LED支架的顶部电极区、侧面电极区和底部电极区未被封装胶层覆盖的至少部分金属区域均设置有锡层。
11.根据权利要求10所述的LED支架阵列,所述LED支架为PCB线路基板,所述相邻PCB线路基板之间设置有锣槽,所述LED支架阵列的底部电极区、锣槽侧面和线路基板顶部边缘区设置有锡层。
12.根据权利要求10所述的LED支架阵列,其特征在于:所述LED支架为PCB线路基板,所述横向或纵向相邻的PCB线路基板之间开设有贯穿所述LED支架阵列的贯穿孔,所述贯穿孔侧壁为PCB线路基板的侧面电极区,所述LED支架阵列的底部电极区、贯穿孔侧壁和线路基板顶部贯穿孔边缘区设置有锡层。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201621044636.7U CN206210828U (zh) | 2016-09-08 | 2016-09-08 | 一种led器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201621044636.7U CN206210828U (zh) | 2016-09-08 | 2016-09-08 | 一种led器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN206210828U true CN206210828U (zh) | 2017-05-31 |
Family
ID=58759380
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201621044636.7U Active CN206210828U (zh) | 2016-09-08 | 2016-09-08 | 一种led器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN206210828U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110277378A (zh) * | 2019-04-25 | 2019-09-24 | 深圳市聚飞光电股份有限公司 | 一种集合基板、发光装置及其制造方法 |
-
2016
- 2016-09-08 CN CN201621044636.7U patent/CN206210828U/zh active Active
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN110277378A (zh) * | 2019-04-25 | 2019-09-24 | 深圳市聚飞光电股份有限公司 | 一种集合基板、发光装置及其制造方法 |
CN110277378B (zh) * | 2019-04-25 | 2023-11-14 | 深圳市聚飞光电股份有限公司 | 一种集合基板、发光装置及其制造方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN100559577C (zh) | 具有阵列接垫的晶片封装构造及其制造方法 | |
CN106449554A (zh) | 带有封闭空腔的芯片嵌入式封装结构及其制作方法 | |
TW201110285A (en) | Package structure having embedded semiconductor element and method of forming the same | |
CN109817769B (zh) | 一种新型led芯片封装制作方法 | |
CN104009006B (zh) | 半导体封装件的制法 | |
CN104134741B (zh) | Led显示屏模组的封装方法 | |
CN103165484B (zh) | 堆迭式封装及其制造方法 | |
CN207587722U (zh) | 一种smt全彩led模组及其构成的led显示屏 | |
CN106992169A (zh) | 一种倒装rgb‑led封装模组及其显示屏 | |
CN206312887U (zh) | 带有封闭空腔的芯片嵌入式封装结构 | |
CN109244102A (zh) | 一种led显示单元组及显示面板 | |
CN109243311A (zh) | 一种立体堆叠封装led显示屏模块和立体堆叠封装方法 | |
CN106711136A (zh) | 一种实现超高密显示的垂直结构led芯片封装结构 | |
CN102368494A (zh) | 一种抗电磁干扰的芯片封装结构 | |
CN206210828U (zh) | 一种led器件 | |
CN108133929A (zh) | 一种高对比度led光源封装结构 | |
CN101131978A (zh) | 集成电路封装构造及其使用的多层导线架 | |
CN100481420C (zh) | 堆叠型芯片封装结构、芯片封装体及其制造方法 | |
CN106206326A (zh) | 用于制造表面安装类型半导体器件的方法以及对应的半导体器件 | |
CN201448671U (zh) | 一种简易led灯串结构 | |
CN104518066B (zh) | 一种具有过渡基板的led器件及其封装方法 | |
CN107123721A (zh) | 一种带透镜式led封装结构及封装方法 | |
CN106531644A (zh) | 一种芯片的封装工艺和封装结构 | |
CN107681037A (zh) | 一种可实现超高密显示led光源器件的封装方法 | |
CN104465969B (zh) | Led器件及led器件的制作方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
GR01 | Patent grant | ||
GR01 | Patent grant |