CN205303451U - 一种联合封装的功率半导体器件 - Google Patents
一种联合封装的功率半导体器件 Download PDFInfo
- Publication number
- CN205303451U CN205303451U CN201521143678.1U CN201521143678U CN205303451U CN 205303451 U CN205303451 U CN 205303451U CN 201521143678 U CN201521143678 U CN 201521143678U CN 205303451 U CN205303451 U CN 205303451U
- Authority
- CN
- China
- Prior art keywords
- upper cover
- semiconductor chip
- power semiconductor
- cpu
- annular seal
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Landscapes
- Cooling Or The Like Of Semiconductors Or Solid State Devices (AREA)
Abstract
本实用新型公开一种联合封装的功率半导体器件,包括上盖、基座、第一半导体芯片、第二半导体芯片和CPU,所述上盖上面设置有热管,所述热管嵌入于上盖设置,所述上盖内设置有铜管,所述铜管与上盖为一体式设置,所述铜管为波浪状设置,所述上盖下面设置有隔热板,所述上盖、基座和隔热板之间形成有第一密封腔、第二密封腔和第三密封腔,所述第一半导体芯片位于第一密封腔内,所述第二半导体芯片位于第二密封腔内,所述CPU位于第三密封腔内,所述第一半导体芯片、第二半导体芯片和CPU均与基座电性连接,所述第一半导体芯片、第二半导体芯片均与CPU连接;该联合封装的功率半导体器件具有优秀的散热效果。
Description
技术领域
本实用新型涉及一种联合封装的功率半导体器件。
背景技术
半导体生产流程由晶圆制造、晶圆测试、芯片封装和封装后测试组成。塑封之后,还要进行一系列操作,如后固化(PostMoldCure)、切筋和成型(Trim&Form)、电镀(Plating)以及打印等工艺。典型的封装工艺流程为:划片装片键合塑封去飞边电镀打印切筋和成型外观检查成品测试包装出货。
半导体封装正向着联合封装方面发展,即是同时将多个半导体芯片同时进行塑封,然而目前的功率型半导体封装由于自身功率较大发热量大,而散热性能一般,多个半导体芯片同时进行塑封寿命短。
实用新型内容
本实用新型要解决的技术问题是提供一种具有优秀的散热效果的联合封装的功率半导体器件。
为解决上述问题,本实用新型采用如下技术方案:
一种联合封装的功率半导体器件,包括上盖、基座、第一半导体芯片、第二半导体芯片和CPU,所述上盖上面设置有热管,所述热管嵌入于上盖设置,所述上盖内设置有铜管,所述铜管与上盖为一体式设置,所述铜管为波浪状设置,所述上盖下面设置有隔热板,所述上盖、基座和隔热板之间形成有第一密封腔、第二密封腔和第三密封腔,所述第一半导体芯片位于第一密封腔内,所述第二半导体芯片位于第二密封腔内,所述CPU位于第三密封腔内,所述第一半导体芯片、第二半导体芯片和CPU均与基座电性连接,所述第一半导体芯片、第二半导体芯片均与CPU连接。
作为优选,所述热管设置有一个以上。
作为优选,所述热管呈矩形阵列分布。
作为优选,所述铜管表面为镀银设置,不仅可以防止铜管被氧化,而还可以提升导热效果。
作为优选,所述热管与上盖之间设置有导热硅脂,可以加快热管与上盖之间的热传递速度。
作为优选,所述上盖与基座为一体式设置,整体性好,结构稳定。
作为优选,所述隔热板上设置有过线孔,可以方便接线。
作为优选,所述隔热板设置有2块。
本实用新型的有益效果为:通过在上盖上面设置有热管,具有良好的潜热效果,而且上盖内设置有波浪状的铜管,冷空气可以不断进行到铜管内,将外壳内的热量带出,同时第一半导体芯片、第二半导体芯片和CPU均位于独立的密封腔内,防止互相影响。
附图说明
图1为本实用新型一种联合封装的功率半导体器件的整体结构示意图。
具体实施方式
如图1所示,一种联合封装的功率半导体器件,包括上盖1、基座2、第一半导体芯片3、第二半导体芯片4和CPU5,所述上盖1上面设置有热管6,所述热管6嵌入于上盖1设置,所述上盖1内设置有铜管7,所述铜管7与上盖1为一体式设置,所述铜管7为波浪状设置,所述上盖1下面设置有隔热板8,所述上盖1、基座2和隔热板8之间形成有第一密封腔9、第二密封腔10和第三密封腔11,所述第一半导体芯片3位于第一密封腔9内,所述第二半导体芯片4位于第二密封腔内10,所述CPU5位于第三密封腔11内,所述第一半导体芯片3、第二半导体芯片4和CPU5均与基座2电性连接,所述第一半导体芯片3、第二半导体芯片4均与CPU5连接
所述热管6设置有一个以上。
所述热管6呈矩形阵列分布。
所述铜管7表面为镀银设置,不仅可以防止铜管7被氧化,而还可以提升导热效果。
所述热管6与上盖1之间设置有导热硅脂(未图示),可以加快热管6与上盖1之间的热传递速度。
所述上盖1与基座2为一体式设置,整体性好,结构稳定。
所述隔热板8上设置有过线孔(未图示),可以方便接线。
所述隔热板8设置有2块。
本实用新型的有益效果为:通过在上盖上面设置有热管,具有良好的潜热效果,而且上盖内设置有波浪状的铜管,冷空气可以不断进行到铜管内,将外壳内的热量带出,同时第一半导体芯片、第二半导体芯片和CPU均位于独立的密封腔内,防止互相影响。
以上所述,仅为本实用新型的具体实施方式,但本实用新型的保护范围并不局限于此,任何不经过创造性劳动想到的变化或替换,都应涵盖在本实用新型的保护范围之内。
Claims (8)
1.一种联合封装的功率半导体器件,其特征在于:包括上盖、基座、第一半导体芯片、第二半导体芯片和CPU,所述上盖上面设置有热管,所述热管嵌入于上盖设置,所述上盖内设置有铜管,所述铜管与上盖为一体式设置,所述铜管为波浪状设置,所述上盖下面设置有隔热板,所述上盖、基座和隔热板之间形成有第一密封腔、第二密封腔和第三密封腔,所述第一半导体芯片位于第一密封腔内,所述第二半导体芯片位于第二密封腔内,所述CPU位于第三密封腔内,所述第一半导体芯片、第二半导体芯片和CPU均与基座电性连接,所述第一半导体芯片、第二半导体芯片均与CPU连接。
2.根据权利要求1所述的联合封装的功率半导体器件,其特征在于:所述热管设置有一个以上。
3.根据权利要求2所述的联合封装的功率半导体器件,其特征在于:所述热管呈矩形阵列分布。
4.根据权利要求3所述的联合封装的功率半导体器件,其特征在于:所述铜管表面为镀银设置。
5.根据权利要求4所述的联合封装的功率半导体器件,其特征在于:所述热管与上盖之间设置有导热硅脂。
6.根据权利要求5所述的联合封装的功率半导体器件,其特征在于:所述上盖与基座为一体式设置。
7.根据权利要求6所述的联合封装的功率半导体器件,其特征在于:所述隔热板上设置有过线孔。
8.根据权利要求7所述的联合封装的功率半导体器件,其特征在于:所述隔热板设置有2块。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201521143678.1U CN205303451U (zh) | 2015-12-31 | 2015-12-31 | 一种联合封装的功率半导体器件 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN201521143678.1U CN205303451U (zh) | 2015-12-31 | 2015-12-31 | 一种联合封装的功率半导体器件 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN205303451U true CN205303451U (zh) | 2016-06-08 |
Family
ID=56469531
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN201521143678.1U Expired - Fee Related CN205303451U (zh) | 2015-12-31 | 2015-12-31 | 一种联合封装的功率半导体器件 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN205303451U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111128981A (zh) * | 2020-01-06 | 2020-05-08 | 珠海格力电器股份有限公司 | 一种igbt模块封装结构和封装方法 |
-
2015
- 2015-12-31 CN CN201521143678.1U patent/CN205303451U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN111128981A (zh) * | 2020-01-06 | 2020-05-08 | 珠海格力电器股份有限公司 | 一种igbt模块封装结构和封装方法 |
CN111128981B (zh) * | 2020-01-06 | 2021-07-30 | 珠海格力电器股份有限公司 | 一种igbt模块封装结构和封装方法 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN103811430B (zh) | 层叠封装结构及其形成方法 | |
TW200623365A (en) | Heat dissipating semiconductor package and fabrication method thereof | |
CN104241218A (zh) | 一种带有散热结构的倒装芯片塑封结构及制造方法 | |
CN104241217A (zh) | 一种芯片背面裸露的扇出型封装结构及制造方法 | |
CN205303451U (zh) | 一种联合封装的功率半导体器件 | |
CN204011394U (zh) | 双岛sop封装结构 | |
CN206340542U (zh) | 一种qfn表面贴装式rgb‑led封装模组 | |
CN103441085B (zh) | 一种芯片倒装bga封装方法 | |
CN206864451U (zh) | 一种双面铜箔封装基板的防裂开槽结构 | |
CN203733783U (zh) | 一种引线框架 | |
CN203774281U (zh) | 一种整体注塑封装的智能功率模块 | |
CN207441685U (zh) | 一种新型堆叠式芯片封装结构 | |
CN103441106A (zh) | 一种芯片倒装bga封装结构 | |
CN103441080A (zh) | 一种芯片正装bga封装方法 | |
CN203826369U (zh) | 一种半导体引线框架 | |
CN107256829A (zh) | 一种利用薄膜技术制备氮化铝覆铜基板的方法 | |
CN103441108A (zh) | 一种芯片正装bga封装结构 | |
CN202259261U (zh) | 一种含有热沉的引线框架 | |
CN102931319A (zh) | 一种高导热led封装基板的制作方法 | |
CN204271072U (zh) | 引线框架封装结构 | |
CN206194730U (zh) | 一种芯片上表面齐平的功率模块 | |
Imakiire et al. | Investigation of prototype SiC power module structure for low inductance and high heat operation | |
CN212967687U (zh) | 引线框架 | |
CN208903996U (zh) | 功率芯片的封装结构 | |
CN220569657U (zh) | 一种半导体绝缘封装件 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20160608 Termination date: 20191231 |
|
CF01 | Termination of patent right due to non-payment of annual fee |