CN203589001U - 一种防止芯片凸点短路的封装件 - Google Patents

一种防止芯片凸点短路的封装件 Download PDF

Info

Publication number
CN203589001U
CN203589001U CN201320267936.1U CN201320267936U CN203589001U CN 203589001 U CN203589001 U CN 203589001U CN 201320267936 U CN201320267936 U CN 201320267936U CN 203589001 U CN203589001 U CN 203589001U
Authority
CN
China
Prior art keywords
chip
copper
copper post
columns
ring
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Expired - Lifetime
Application number
CN201320267936.1U
Other languages
English (en)
Inventor
王虎
朱文辉
谌世广
钟环清
刘卫东
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Shanghai M Microtech Electronics Co ltd
Original Assignee
Huatian Technology Xian Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Huatian Technology Xian Co Ltd filed Critical Huatian Technology Xian Co Ltd
Priority to CN201320267936.1U priority Critical patent/CN203589001U/zh
Application granted granted Critical
Publication of CN203589001U publication Critical patent/CN203589001U/zh
Anticipated expiration legal-status Critical
Expired - Lifetime legal-status Critical Current

Links

Images

Classifications

    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01LSEMICONDUCTOR DEVICES NOT COVERED BY CLASS H10
    • H01L2224/00Indexing scheme for arrangements for connecting or disconnecting semiconductor or solid-state bodies and methods related thereto as covered by H01L24/00
    • H01L2224/01Means for bonding being attached to, or being formed on, the surface to be connected, e.g. chip-to-package, die-attach, "first-level" interconnects; Manufacturing methods related thereto
    • H01L2224/10Bump connectors; Manufacturing methods related thereto
    • H01L2224/11Manufacturing methods

Landscapes

  • Wire Bonding (AREA)

Abstract

本实用新型公开了一种防止芯片凸点短路的封装件,所述封装件主要包括铜线路、环状铜柱,铜柱、铜板、芯片凸点、芯片、溶化后的芯片凸点、塑封体、背面蚀刻后余留铜柱、绿油层、锡球。所述铜板上有铜线路、环状铜柱和铜柱,所述环状铜柱内粘接有溶化后的芯片凸点,芯片凸点上有芯片,铜板背面蚀刻后为余留铜柱,铜板背面有绿油层,锡球在背面蚀刻后余留铜柱上。所述的塑封体包围了铜板的上表面、铜线路、环状铜柱、铜柱、芯片,形成了电路整体。芯片及其上的芯片凸点、环状铜柱、以及背面蚀刻后余留铜柱构成了电源和信号通道。本实用新型中两个芯片凸点之间可避免短路,提高产品可靠性。

Description

一种防止芯片凸点短路的封装件
技术领域
本实用新型涉及电子信息自动化元器件制造技术领域,具体是一种防止芯片凸点短路的封装件。 
背景技术
Flip Chip既是一种芯片互连技术,又是一种理想的芯片粘接技术。早在30年前IBM公司已研发使用了这项技术。但直到近几年来,Flip-Chip已成为高端器件及高密度封装领域中经常采用的封装形式。今天,Flip-Chip封装技术的应用范围日益广泛,封装形式更趋多样化,对Flip-Chip封装技术的要求也随之提高。同时,Flip-Chip也向制造者提出了一系列新的严峻挑战,为这项复杂的技术提供封装,组装及测试的可靠支持。以往的一级封闭技术都是将芯片的有源区面朝上,背对基板和贴后键合,如引线键合和载带自动键合(TAB)。FC则将芯片有源区面对基板,通过芯片上呈阵列排列的焊料凸点实现芯片与衬底的互连。硅片直接以倒扣方式安装到PCB从硅片向四周引出I/O,互联的长度大大缩短,减小了RC延迟,有效地提高了电性能。显然,这种芯片互连方式能提供更高的I/O密度。倒装占有面积几乎与芯片大小一致。在所有表面安装技术中,倒装芯片可以达到最小、最薄的封装。但是由于以往传统封装的局限性芯片凸点在回流过程中熔化塌陷,两个芯片凸点之间因锡连接造成短路,芯片与框架之间的高度因塌陷也会降低,塑封料在填充过程中不充分容易造成空洞,影响产品可靠性。
实用新型内容
为了克服上述现有技术存在的问题,本实用新型提供了一种防止芯片凸点短路的封装件,其将传统芯片凸点的焊盘改为环状铜柱焊盘,这样在凸点熔化时,锡将留在环状铜柱内,或充满环状铜柱以缓解凸点在回流过程中的塌陷溢出,避免短路。
一种防止芯片凸点短路的封装件主要包括铜线路、环状铜柱,铜柱、铜板、芯片凸点、芯片、溶化后的芯片凸点、塑封体、背面蚀刻后余留铜柱、绿油层、锡球。所述铜板上有铜线路、环状铜柱和铜柱,所述环状铜柱内粘接有溶化后的芯片凸点,芯片凸点上有芯片,铜板背面蚀刻后为余留铜柱,铜板背面有绿油层,锡球在背面蚀刻后余留铜柱上。所述的塑封体包围了铜板的上表面、铜线路、环状铜柱、铜柱、芯片,形成了电路整体。芯片及其上的芯片凸点、环状铜柱、以及背面蚀刻后余留铜柱构成了电源和信号通道。
一种防止芯片凸点短路的封装件的工艺流程如下:
晶圆减薄                                               
Figure 827419DEST_PATH_IMAGE002
   晶圆划片 
Figure 26451DEST_PATH_IMAGE002
倒装上芯 回流清洗 
Figure 732556DEST_PATH_IMAGE002
  塑封
Figure 546928DEST_PATH_IMAGE002
 蚀刻分离引脚
Figure 900549DEST_PATH_IMAGE002
 绿漆填充 钢网印刷植球
Figure 897641DEST_PATH_IMAGE002
  打印切割  
Figure 340309DEST_PATH_IMAGE002
 包装
Figure 94639DEST_PATH_IMAGE002
  发货。
本实用新型所要解决的技术问题是在传统工艺技术的基础上开发出一种防止芯片凸点短路的FCQFN框架设计及其制造方法.该方法是在多排FCQFN封装技术的基础上,自行摸索试验攻关,突破其技术难点,该封装技术实现焊点阵列布置,大大增加I/O数。它结合倒装工艺与蚀刻工艺的优势,利用铜引线框架作为承载芯片和连接信号通路的主要材料,使连接效率更高,缩短了电流和信号传输距离,提高了电性能和产品可靠性。此外,这种方法具有小型化、高可靠性、低成本等众多优势,可满足高密度、高性能、多功能及高I/O数封装的要求。
附图说明
图1框架单元设计图样图;
图2以图1红线为横截面的剖面图;
图3倒装上芯后剖面图;
图4回流焊后剖面图;
图5塑封后剖面图;
图6背面蚀刻后剖面图;
图7绿油印刷后剖面图;
图8锡膏印刷回流焊后剖面图。
图中,1为铜线路,2 为环状铜柱,3为铜柱,4为铜板,5为芯片凸点,6为芯片,7为溶化后芯片凸点,8为塑封体,9为背面蚀刻后余留铜柱,10为绿油层,11为锡球。
具体实施方式
下面结合附图对本实用新型做进一步详细叙述。
如图8所示,一种防止芯片凸点短路的封装件主要包括铜线路1、环状铜柱2,铜柱3、铜板4、芯片凸点5、芯片6、溶化后的芯片凸点7、塑封体8、背面蚀刻后余留铜柱9、绿油层10、锡球11。所述铜板4上有铜线路1、环状铜柱2和铜柱3,所述环状铜柱2内粘接有溶化后的芯片凸点7,芯片凸点7上有芯片6,铜板4背面蚀刻后为余留铜柱9,铜板4背面有绿油层10,锡球11在背面蚀刻后余留铜柱9上。所述的塑封体8包围了铜板4的上表面、铜线路1、环状铜柱2、铜柱3、芯片6,形成了电路整体。芯片6及其上的芯片凸点5、环状铜柱2、以及背面蚀刻后余留铜柱9构成了电源和信号通道。
本实用新型重点在于框架结构设计与倒装工艺的结合,实现封装后完成引脚分离。
一种防止芯片凸点短路的封装件的工艺流程如下:
晶圆减薄 
Figure 362809DEST_PATH_IMAGE002
  晶圆划片  
Figure 886194DEST_PATH_IMAGE002
倒装上芯 
Figure 847197DEST_PATH_IMAGE002
 回流清洗  塑封 
Figure 895104DEST_PATH_IMAGE002
 蚀刻分离引脚  绿漆填充
Figure 155633DEST_PATH_IMAGE002
  钢网印刷植球
Figure 884554DEST_PATH_IMAGE002
  打印切割
Figure 992505DEST_PATH_IMAGE002
  包装 
Figure 295310DEST_PATH_IMAGE002
 发货。
如图所示,一种防止芯片凸点短路的封装件的制作工艺,按照以下步骤进行:
1、晶圆减薄:晶圆减薄先粗磨后精磨,从原始晶圆片厚度减薄到最终厚度,精磨速度:10μm/s-20μm/s,采用防止碎片工艺。为了使减薄胶膜能牢固吸附晶圆正面,防止露真空,要求胶层厚度能达到芯片凸点5的高度,以高度0.13㎜的芯片凸点5为例说明晶圆减薄:晶圆厚度735μm,最终减薄厚度为210μm。具体实施方式:将胶层厚度为0.13㎜的减薄胶膜通过自动贴片机粘接在晶圆正面,然后先精磨在粗磨,使晶圆最终厚度为210μm。最后胶膜在UV紫外光的照射下,胶层黏结性会逐渐降低,致使胶膜能够被接掉。
2、晶圆划片:150μm以上晶圆同普通划片工艺,但厚度在150μm以下晶圆,使用双刀划片机及其工艺。
3、倒装上芯,回流和清洗:把芯片6倒装在铜板4上,芯片凸点5与对应的环状铜柱2内的铜面结合,在回流焊的作用下形成有效焊接结,如图4所示的剖面图。
具体实施方式为:通过蚀刻工艺将铜板材加工成图1 所示的框架设计,然后,芯片凸点5蘸助焊剂,通过倒装上芯机将芯片凸点5与对应环状铜柱2内的铜面结合,在回流焊的作用下形成有效焊接结,芯片凸点直径为0.2㎜,芯片凸点高度为0.13㎜,材料是Sn96.5%Ag3.0%Cu0.5%。最后,用电阻率为1.0m/Ω.mm以上的等离子水清洗芯片凸点5上的残留助焊剂。回流温度260℃,回流时间50~70s,清洗温度是42℃,压力是40psi,清洗传递速度0.8m/min。
几种所用材料的作用:环状铜柱2的作用是防止芯片凸点5在回流过程中因熔化而塌陷,造成芯片凸点5短路。环状铜柱2能很好地将芯片凸点5在熔化后保留在铜柱空间内;助焊剂的主要作用是在回流过程中去除芯片凸点5上氧化物,促进芯片凸点5与环状铜柱2内的铜面有效焊接。 
4、塑封和后固化:将倒装上芯好的芯片6进行塑封,并进行后固化。塑封后由于材料热膨胀系数之间的差异,导致框架与塑封体因应力作用有少许翘曲。解决办法是框架被塑封后,用大约1公斤的盖板先将其压住,然后送往烘箱,用175℃/240min的参数对产品进行后固化,使材料应力得到释放,将框架翘曲降到最低,同时也减小材料之间的分层。
5、引脚分离、框架腐蚀:将铜板4(厚度定为0.152㎜)背面通过化学药水(主要是三氯化铁溶液)进行腐蚀,通过对蚀刻精度的控制,最后形成的效果图如图6所示。 
6、填充绿漆、保护背面电路:将铜板4背面(除背面蚀刻后余留铜柱9外)通过丝网印刷进行绿油覆盖,形成绿油层10。
7、植球:在背面蚀刻后余留铜柱9上钢网印刷0.12㎜厚度的锡膏,然后在255℃的温度下回流,形成直径0.25㎜,高度0.20㎜的锡球11。

Claims (1)

1.一种防止芯片凸点短路的封装件,其特征在于:所述封装件主要包括铜线路(1)、环状铜柱(2),铜柱(3)、铜板(4)、芯片凸点(5)、芯片(6)、溶化后的芯片凸点(7)、塑封体(8)、背面蚀刻后余留铜柱(9)、绿油层(10)、锡球(11);所述铜板(4)上有铜线路(1)、环状铜柱(2)和铜柱(3),所述环状铜柱(2)内粘接有溶化后的芯片凸点(7),芯片凸点(7)上有芯片(6),铜板(4)背面蚀刻后为余留铜柱(9),铜板(4)背面有绿油层(10),锡球(11)在背面蚀刻后余留铜柱(9)上;所述的塑封体(8)包围了铜板(4)的上表面、铜线路(1)、环状铜柱(2)、铜柱(3)、芯片(6),形成了电路整体;芯片(6)及其上的芯片凸点(5)、环状铜柱(2)、以及背面蚀刻后余留铜柱(9)构成了电源和信号通道。
CN201320267936.1U 2013-05-16 2013-05-16 一种防止芯片凸点短路的封装件 Expired - Lifetime CN203589001U (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN201320267936.1U CN203589001U (zh) 2013-05-16 2013-05-16 一种防止芯片凸点短路的封装件

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN201320267936.1U CN203589001U (zh) 2013-05-16 2013-05-16 一种防止芯片凸点短路的封装件

Publications (1)

Publication Number Publication Date
CN203589001U true CN203589001U (zh) 2014-05-07

Family

ID=50586870

Family Applications (1)

Application Number Title Priority Date Filing Date
CN201320267936.1U Expired - Lifetime CN203589001U (zh) 2013-05-16 2013-05-16 一种防止芯片凸点短路的封装件

Country Status (1)

Country Link
CN (1) CN203589001U (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103311205A (zh) * 2013-05-16 2013-09-18 华天科技(西安)有限公司 一种防止芯片凸点短路的封装件及其制造工艺

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN103311205A (zh) * 2013-05-16 2013-09-18 华天科技(西安)有限公司 一种防止芯片凸点短路的封装件及其制造工艺

Similar Documents

Publication Publication Date Title
CN103311205A (zh) 一种防止芯片凸点短路的封装件及其制造工艺
CN102456677B (zh) 球栅阵列封装结构及其制造方法
US7964946B2 (en) Semiconductor package having discrete components and system containing the package
CN102543937B (zh) 一种芯片上倒装芯片封装及制造方法
CN102446882B (zh) 一种半导体封装中封装系统结构及制造方法
CN104882417B (zh) 集成无源倒装芯片封装
CN102543907B (zh) 一种热增强型四边扁平无引脚倒装芯片封装及制造方法
CN104851841A (zh) 包括嵌入式表面贴装器件的半导体封装件及其形成方法
US7863717B2 (en) Package structure of integrated circuit device and manufacturing method thereof
CN105679681A (zh) 集成电路封装焊盘以及形成方法
CN104916592A (zh) 半导体装置的制造方法及半导体装置
US10943842B2 (en) Semiconductor device with a protection mechanism and associated systems, devices, and methods
CN101958298A (zh) 半导体器件及其制造方法
US7498199B2 (en) Method for fabricating semiconductor package
CN103985723A (zh) 封装方法以及封装结构
CN103400812A (zh) 一种底填料填充的fcqfn封装件及其制作工艺
CN103325758B (zh) 一种防锡球塌陷的fcqfn封装件及其制作工艺
TWI397164B (zh) 矽穿孔連通延伸之晶片封裝構造
CN203589001U (zh) 一种防止芯片凸点短路的封装件
CN103050465A (zh) 一种带有铜柱的晶圆减薄的单芯片封装件及其制作工艺
CN101783331A (zh) 系统级封装结构及封装方法
CN203589010U (zh) 一种防锡球塌陷的fcqfn封装件
TWI435429B (zh) 孔對孔貫穿之半導體封裝構造
CN203339142U (zh) 一种底填料填充的fcqfn封装件
CN1996564A (zh) 封装方法及其结构

Legal Events

Date Code Title Description
C14 Grant of patent or utility model
GR01 Patent grant
C41 Transfer of patent application or patent right or utility model
TR01 Transfer of patent right

Effective date of registration: 20160513

Address after: 201203 Shanghai Guo Shou Jing Road, Pudong New Area Zhangjiang hi tech Park No. 351

Patentee after: SHANGHAI M-MICROTECH ELECTRONICS CO.,LTD.

Address before: 710018 No. five, No. 105, Fengcheng economic and Technological Development Zone, Shaanxi, Xi'an

Patentee before: HUATIAN TECHNOLOGY (XI'AN) Co.,Ltd.

CX01 Expiry of patent term
CX01 Expiry of patent term

Granted publication date: 20140507