CN202916739U - 一种高电源抑制比的基准电压源 - Google Patents
一种高电源抑制比的基准电压源 Download PDFInfo
- Publication number
- CN202916739U CN202916739U CN2012205735689U CN201220573568U CN202916739U CN 202916739 U CN202916739 U CN 202916739U CN 2012205735689 U CN2012205735689 U CN 2012205735689U CN 201220573568 U CN201220573568 U CN 201220573568U CN 202916739 U CN202916739 U CN 202916739U
- Authority
- CN
- China
- Prior art keywords
- pipe
- circuit
- pmos pipe
- drain electrode
- links
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Expired - Fee Related
Links
Images
Landscapes
- Control Of Electrical Variables (AREA)
Abstract
本实用新型公开了一种高电源抑制比的基准电压源,包括偏置电路、零温度系数电压产生电路、运放电路、基准电压产生电路和调节电路;偏置电路第一输出端连接零温度系数电压产生电路的第一输入端、运放电路的输出端、基准电压产生电路的第一输入端和调节电路的第一输入端;偏置电路第二输出端连接零温度系数电压产生电路的第二输入端和基准电压产生电路的第二输入端;偏置电路的第三输出端连接运放电路的第三输入端,零温度系数电压产生电路的第一输出端连接运放电路的第一输入端,零温度系数电压产生电路的第二输出端连接运放电路的第二输入端,基准电压产生电路的输出端连接调节电路的第二输入端,调节电路的输出端连接偏置电路的第一输出端。
Description
技术领域
本实用新型涉及一种基准电压源的改进,具体的说是一种高电源抑制比的基准电压源。
背景技术
随着集成电路工艺的不断发展,以及电路系统结构的复杂化,对模数转换器、数模转换器、锁相环等模拟电路提出了更高的要求,高精度、高稳定性越来越受到重视,基准电压源是这些模拟电路的基本模块,其精度和稳定度直接关系到电路的工作状态和电路的性能,因此一个高精度的基准电压源是十分重要的。一个高精度基准电压源要求输出电压稳定,温度系数小,电源抑制比高。
目前常用的电压源是带隙基准电压源,如图1,采用双极型器件实现。双极晶体管的基极-发射极电压Vbe具有负温度系数,两个工作在不同电流密度下的双极晶体管的基极-发射极电压差△Vbe具有正温度系数,对Vbe和△Vbe进行适当的加权就可以得到零温度系数的输出电压。这种传统的带隙基准电压源结构很难获得很高的电源抑制比,而高精度的模拟电路又要求具有很高的电源抑制比。
发明内容
本实用新型的目的在于提供一种高电源抑制比的高精度基准电压源,用于解决传统带隙基准电压源很难获得高电源抑制比的问题。
为了达到以上目的,本实用新型所采用的技术方案是:该一种高电源抑制比的基准电压源,包括偏置电路、零温度系数电压产生电路、运放电路和基准电压产生电路,其特征在于:还设有调节电路;所述偏置电路的第一输出端分别与所述零温度系数电压产生电路的第一输入端、所述运放电路的输出端、所述基准电压产生电路的第一输入端和所述调节电路的第一输入端连接;所述偏置电路的第二输出端分别与所述零温度系数电压产生电路的第二输入端和所述基准电压产生电路的第二输入端连接;所述偏置电路的第三输出端与运放电路的第三输入端连接,所述零温度系数电压产生电路的第一输出端与所述运放电路的第一输入端连接,所述零温度系数电压产生电路的第二输出端与所述运放电路的第二输入端连接,所述基准电压产生电路的输出端与所述调节电路的第二输入端连接,所述调节电路的输出端与所述偏置电路的第一输出端连接。
本实用新型还通过如下措施实施:所述偏置电路,包括NMOS管M1A、M1B、M2A、M2B和PMOS管M3A、M3B、M4,其中NMOS管M1A的漏极和栅极、NMOS管M1B的栅极与NMOS管M2A的源极相连作为所述偏置电路的第三输出端,NMOS管M1B的漏极与NMOS管M2B的源极相连,NMOS管M2A的漏极和栅极、NMOS管M2B的栅极与PMOS管M3B的漏极相连,PMOS管M4的漏极和栅极、PMOS管M3B的栅极与NMOS管M2B的漏极相连作为所述偏置电路的第二输出端,PMOS管M3B的源极与M3A的漏极相连,PMOS管M3A、PMOS管M4的源极接直流电输入端,PMOS管M3A的栅极作为所述偏置电路的第一输出端,NMOS管M1A的源极和NMOS管M1B的源极接地。
所述零温度系数电压产生电路,包括PMOS管M5A、M5B、M6A、M6B、M7A、M7B、M12A、M12B、M13A、M13B,NMOS管M8,PNP管Q1、Q2、Q3、Q4和电阻R1A、R1B、R2;其中,PMOS管M5A、M6A、M7A、M12A和M13A的栅极相连作为所述零温度系数电压产生电路的第一输入端,PMOS管M5B、M6B、M7B、M12B、M13B的栅极相连接作为所述零温度系数电压产生电路的第二输入端,PMOS管M5A的漏极与PMOS管M5B的源极相连,PMOS管M6A的漏极与PMOS管M6B的源极相连,PMOS管M7A的漏极与PMOS管M7B的源极相连,PMOS管M12A的漏极与PMOS管M12B的源极相连,PMOS管M13A的漏极与PMOS管M13B的源极相连,NMOS管M8的栅极和漏极、PNP管Q1的基极、PNP管Q3的基极、电阻R1A的负端和电阻R1B的负端与M5B的漏极相连,PNP管Q1的发射极和PNP管Q2的基极与PMOS管M6B的漏极相连,PNP管Q2的发射极和电阻R1A的正端与PMOS管M7B的漏极相连作为所述零温度系数电压产生电路的第一输出端,PNP管Q3的发射极、PNP管Q4的基极与PMOS管M13B的漏极相连,PNP管Q4的发射极与电阻R2的负端相连,电阻R2的正端、电阻R1B的正端与PMOS管M12B的漏极相连作为所述零温度系数电压产生电路的第二输出端,NMOS管M8、PNP管Q1的集电极、PNP管Q2的集电极、PNP管Q3的集电极和PNP管Q4的集电极接地,PMOS管M5A、M6A、M7A、M12A和M13A的源极接直流电输入端。
所述运放电路3,包括NMOS管M9、M10A、M10B和PMOS管M11A、M11B,其中,NMOS管M10A的源极、NMOS管M11B的源极和NMOS管M9的漏极相连,NMOS管M10A的栅极作为所述运放电路的第一输入端,NMOS管M10B的栅极作为所述运放电路的第二输入端,NMOS管M9的栅极作为所述运放电路的第三输入端,NMOS管M9的源极接地,PMOS管M11A的栅极和漏极、PMOS管M11B的栅极与NMOS管M10A的漏极相连,PMOS管M11B的漏极与NMOS管M10B的漏极相连作为所述运放电路的输出端,PMOS管M11A和M11B的源极接直流电输入端。
所述基准电压产生电路,包括PMOS管M14A、M14B和电阻R3,其中PMOS管M14A的栅极作为所述基准电压产生电路的第一输入端,PMOS管M14B的栅极作为所述基准电压产生电路的第二输入端,PMOS管M14A的漏极与PMOS管M14B的源极相连,PMOS管M14A的源极接直流电输入端,PMOS管M14B的漏极与电阻R3的正端相连作为所述基准电压产生电路的输出端,电阻R3的负端接地。
所述调节电路,包括NMOS管M15、M19A、M19B、M22和PMOS管M16、M17、M18A、M18B、M20、M21,其中,PMOS管M16的栅极与NMOS管M15的栅极相连作为所述调节电路的第二输入端,PMOS管M16的漏极、PMOS管M17的源极与PMOS管M18B的栅极相连,PMOS管M17的栅极和漏极与NMOS管M15的漏极相连,PMOS管M18A的栅极作为所述调节电路的第一输入端,PMOS管M18A的漏极与PMOS管M18B的源极相连,PMOS管M18B的漏极、PMOS管M20的漏极、PMOS管M21的栅极、NMOS管M22的栅极与NMOS管M19A的栅极和漏极相连,NMOS管M19A的源极与NMOS管M19B的漏极相连,PMOS管M20的栅极与NMOS管M19B的栅极接直流电输入端,PMOS管M21的漏极与NMOS管M22的漏极相连作为所述调节电路的输出端,PMOS管M16、P18A、M20和M21的源极接直流电输入端,NMOS管M15、M19B和M22的源极接地。
本实用新型的有益效果是:与现有技术相比,输出基准电压精度高,电源抑制比高,方便在不同工艺间进行移植,可以广泛应用于模数转换器、数模转换器、锁存器等需要高精度基准电压的模拟电路。
附图说明
图1为传统的带隙基准电压源结构图;
图2为本实用新型的结构框图;
图3为本实用新型的电路示意图;
图中:1、偏置电路;2、零温度系数电压产生电路;3、运放电路;4、基准电压产生电路;5、调节电路。
具体实施方式
下面结合附图和优选实施例对本实用新型作更进一步的详细描述。
参照图2、图3所示,该一种高电源抑制比的基准电压源,包括偏置电路1、零温度系数电压产生电路2、运放电路3和基准电压产生电路4,其特征在于:还设有调节电路5;所述偏置电路1的第一输出端分别与所述零温度系数电压产生电路2的第一输入端、所述运放电路3的输出端、所述基准电压产生电路4的第一输入端和所述调节电路5的第一输入端连接;所述偏置电路1的第二输出端分别与所述零温度系数电压产生电路2的第二输入端和所述基准电压产生电路4的第二输入端连接;所述偏置电路1的第三输出端与运放电路3的第三输入端连接,所述零温度系数电压产生电路2的第一输出端与所述运放电路3的第一输入端连接,所述零温度系数电压产生电路2的第二输出端与所述运放电路3的第二输入端连接,所述基准电压产生电路4的输出端与所述调节电路5的第二输入端连接,所述调节电路5的输出端与所述偏置电路1的第一输出端连接。
所述偏置电路1,包括NMOS管M1A、M1B、M2A、M2B和PMOS管M3A、M3B、M4,其中NMOS管M1A的漏极和栅极、NMOS管M1B的栅极与NMOS管M2A的源极相连作为所述偏置电路1的第三输出端,NMOS管M1B的漏极与NMOS管M2B的源极相连,NMOS管M2A的漏极和栅极、NMOS管M2B的栅极与PMOS管M3B的漏极相连,PMOS管M4的漏极和栅极、PMOS管M3B的栅极与NMOS管M2B的漏极相连作为所述偏置电路1的第二输出端,PMOS管M3B的源极与M3A的漏极相连,PMOS管M3A、PMOS管M4的源极接直流电输入端,PMOS管M3A的栅极作为所述偏置电路1的第一输出端,NMOS管M1A的源极和NMOS管M1B的源极接地。
所述零温度系数电压产生电路2,包括PMOS管M5A、M5B、M6A、M6B、M7A、M7B、M12A、M12B、M13A、M13B,NMOS管M8,PNP管Q1、Q2、Q3、Q4和电阻R1A、R1B、R2;其中,PMOS管M5A、M6A、M7A、M12A和M13A的栅极相连作为所述零温度系数电压产生电路2的第一输入端,PMOS管M5B、M6B、M7B、M12B、M13B的栅极相连接作为所述零温度系数电压产生电路2的第二输入端,PMOS管M5A的漏极与PMOS管M5B的源极相连,PMOS管M6A的漏极与PMOS管M6B的源极相连,PMOS管M7A的漏极与PMOS管M7B的源极相连,PMOS管M12A的漏极与PMOS管M12B的源极相连,PMOS管M13A的漏极与PMOS管M13B的源极相连,NMOS管M8的栅极和漏极、PNP管Q1的基极、PNP管Q3的基极、电阻R1A的负端和电阻R1B的负端与M5B的漏极相连,PNP管Q1的发射极和PNP管Q2的基极与PMOS管M6B的漏极相连,PNP管Q2的发射极和电阻R1A的正端与PMOS管M7B的漏极相连作为所述零温度系数电压产生电路2的第一输出端,PNP管Q3的发射极、PNP管Q4的基极与PMOS管M13B的漏极相连,PNP管Q4的发射极与电阻R2的负端相连,电阻R2的正端、电阻R1B的正端与PMOS管M12B的漏极相连作为所述零温度系数电压产生电路2的第二输出端,NMOS管M8、PNP管Q1的集电极、PNP管Q2的集电极、PNP管Q3的集电极和PNP管Q4的集电极接地,PMOS管M5A、M6A、M7A、M12A和M13A的源极接直流电输入端。
所述运放电路3,包括NMOS管M9、M10A、M10B和PMOS管M11A、M11B,其中,NMOS管M10A的源极、NMOS管M11B的源极和NMOS管M9的漏极相连,NMOS管M10A的栅极作为所述运放电路3的第一输入端,NMOS管M10B的栅极作为所述运放电路3的第二输入端,NMOS管M9的栅极作为所述运放电路3的第三输入端,NMOS管M9的源极接地,PMOS管M11A的栅极和漏极、PMOS管M11B的栅极与NMOS管M10A的漏极相连,PMOS管M11B的漏极与NMOS管M10B的漏极相连作为所述运放电路3的输出端,PMOS管M11A和M11B的源极接直流电输入端。
所述基准电压产生电路4,包括PMOS管M14A、M14B和电阻R3,其中PMOS管M14A的栅极作为所述基准电压产生电路4的第一输入端,PMOS管M14B的栅极作为所述基准电压产生电路4的第二输入端,PMOS管M14A的漏极与PMOS管M14B的源极相连,PMOS管M14A的源极接直流电输入端,PMOS管M14B的漏极与电阻R3的正端相连作为所述基准电压产生电路4的输出端,电阻R3的负端接地。
所述调节电路5,包括NMOS管M15、M19A、M19B、M22和PMOS管M16、M17、M18A、M18B、M20、M21,其中,PMOS管M16的栅极与NMOS管M15的栅极相连作为所述调节电路5的第二输入端,PMOS管M16的漏极、PMOS管M17的源极与PMOS管M18B的栅极相连,PMOS管M17的栅极和漏极与NMOS管M15的漏极相连,PMOS管M18A的栅极作为所述调节电路5的第一输入端,PMOS管M18A的漏极与PMOS管M18B的源极相连,PMOS管M18B的漏极、PMOS管M20的漏极、PMOS管M21的栅极、NMOS管M22的栅极与NMOS管M19A的栅极和漏极相连,NMOS管M19A的源极与NMOS管M19B的漏极相连,PMOS管M20的栅极与NMOS管M19B的栅极接直流电输入端,PMOS管M21的漏极与NMOS管M22的漏极相连作为所述调节电路5的输出端,PMOS管M16、P18A、M20和M21的源极接直流电输入端,NMOS管M15、M19B和M22的源极接地。
当电源电压有低频纹波时,首先,纹波通过所述基准电压产生电路4的PMOS管M14A的源极进入并被放大后影响到VREF上,在VREF上产生与电源电压纹波同向的纹波;其次,通过所述零温度系数电压产生电路2的PMOS管M5A、M6A、M7A、M12A和M13A的源极进入并被放大后,通过所述运放电路3的同相放大作用加到所述基准电压产生电路2的第二输入端,在VREF上产生于电源电压纹波反向的纹波;第三,通过所述调节电路5的PMOS管M16进入并被放大后作用到PMOS管M18B的栅极上,通过PMOS管M18A进入并被放大后作用到PMOS管M18B的源极上,通过PMOS管M18B的放大作用到PMOS管M21的栅极上,通过PMOS管M21的源极进入并被放大后作用到所述PMOS管M14A的栅极并被放大后影响到VREF上,在VREF上产生于电源电压纹波反向的纹波,作用到所述零温度系数电压产生电路2的PMOS管M5A、M6A、M7A、M12A和M13A的源极进入并被放大后,通过所述运放电路3的同相放大作用加到所述基准电压产生电路4的第二输入端,在VREF上产生于电源电压纹波同向的纹波,从而达到基准输出电压对电源电压低频纹波的极高抑制能力。
Claims (6)
1.一种高电源抑制比的基准电压源,包括偏置电路(1)、零温度系数电压产生电路(2)、运放电路(3)和基准电压产生电路(4),其特征在于:还设有调节电路(5);所述偏置电路(1)的第一输出端分别与所述零温度系数电压产生电路(2)的第一输入端、所述运放电路(3)的输出端、所述基准电压产生电路(4)的第一输入端和所述调节电路(5)的第一输入端连接;所述偏置电路(1)的第二输出端分别与所述零温度系数电压产生电路(2)的第二输入端和所述基准电压产生电路(4)的第二输入端连接;所述偏置电路(1)的第三输出端与运放电路(3)的第三输入端连接,所述零温度系数电压产生电路(2)的第一输出端与所述运放电路(3)的第一输入端连接,所述零温度系数电压产生电路(2)的第二输出端与所述运放电路(3)的第二输入端连接,所述基准电压产生电路(4)的输出端与所述调节电路(5)的第二输入端连接,所述调节电路(5)的输出端与所述偏置电路(1)的第一输出端连接。
2.根据权利要求1所述的一种高电源抑制比的基准电压源,其特征在于:所述偏置电路(1),包括NMOS管M1A、M1B、M2A、M2B和PMOS管M3A、M3B、M4,其中NMOS管M1A的漏极和栅极、NMOS管M1B的栅极与NMOS管M2A的源极相连作为所述偏置电路(1)的第三输出端,NMOS管M1B的漏极与NMOS管M2B的源极相连,NMOS管M2A的漏极和栅极、NMOS管M2B的栅极与PMOS管M3B的漏极相连,PMOS管M4的漏极和栅极、PMOS管M3B的栅极与NMOS管M2B的漏极相连作为所述偏置电路(1)的第二输出端,PMOS管M3B的源极与M3A的漏极相连,PMOS管M3A、PMOS管M4的源极接直流电输入端,PMOS管M3A的栅极作为所述偏置电路(1)的第一输出端,NMOS管M1A的源极和NMOS管M1B的源极接地。
3.根据权利要求1所述的一种高电源抑制比的基准电压源,其特征在于:所述零温度系数电压产生电路(2),包括PMOS管M5A、M5B、M6A、M6B、M7A、M7B、M12A、M12B、M13A、M13B,NMOS管M8,PNP管Q1、Q2、Q3、Q4和电阻R1A、R1B、R2;其中,PMOS管M5A、M6A、M7A、M12A和M13A的栅极相连作为所述零温度系数电压产生电路(2)的第一输入端,PMOS管M5B、M6B、M7B、M12B、M13B的栅极相连接作为所述零温度系数电压产生电路(2)的第二输入端,PMOS管M5A的漏极与PMOS管M5B的源极相连,PMOS管M6A的漏极与PMOS管M6B的源极相连,PMOS管M7A的漏极与PMOS管M7B的源极相连,PMOS管M12A的漏极与PMOS管M12B的源极相连,PMOS管M13A的漏极与PMOS管M13B的源极相连,NMOS管M8的栅极和漏极、PNP管Q1的基极、PNP管Q3的基极、电阻R1A的负端和电阻R1B的负端与M5B的漏极相连,PNP管Q1的发射极和PNP管Q2的基极与PMOS管M6B的漏极相连,PNP管Q2的发射极和电阻R1A的正端与PMOS管M7B的漏极相连作为所述零温度系数电压产生电路(2)的第一输出端,PNP管Q3的发射极、PNP管Q4的基极与PMOS管M13B的漏极相连,PNP管Q4的发射极与电阻R2的负端相连,电阻R2的正端、电阻R1B的正端与PMOS管M12B的漏极相连作为所述零温度系数电压产生电路(2)的第二输出端,NMOS管M8、PNP管Q1的集电极、PNP管Q2的集电极、PNP管Q3的集电极和PNP管Q4的集电极接地,PMOS管M5A、M6A、M7A、M12A和M13A的源极接直流电输入端。
4.根据权利要求1所述的一种高电源抑制比的基准电压源,其特征在于:所述运放电路(3),包括NMOS管M9、M10A、M10B和PMOS管M11A、M11B,其中,NMOS管M10A的源极、NMOS管M11B的源极和NMOS管M9的漏极相连,NMOS管M10A的栅极作为所述运放电路(3)的第一输入端,NMOS管M10B的栅极作为所述运放电路(3)的第二输入端,NMOS管M9的栅极作为所述运放电路(3)的第三输入端,NMOS管M9的源极接地,PMOS管M11A的栅极和漏极、PMOS管M11B的栅极与NMOS管M10A的漏极相连,PMOS管M11B的漏极与NMOS管M10B的漏极相连作为所述运放电路(3)的输出端,PMOS管M11A和M11B的源极接直流电输入端。
5.根据权利要求1所述的一种高电源抑制比的基准电压源,其特征在于:所述基准电压产生电路(4),包括PMOS管M14A、M14B和电阻R3,其中PMOS管M14A的栅极作为所述基准电压产生电路(4)的第一输入端,PMOS管M14B的栅极作为所述基准电压产生电路(4)的第二输入端,PMOS管M14A的漏极与PMOS管M14B的源极相连,PMOS管M14A的源极接直流电输入端,PMOS管M14B的漏极与电阻R3的正端相连作为所述基准电压产生电路(4)的输出端,电阻R3的负端接地。
6.根据权利要求1所述的一种高电源抑制比的基准电压源,其特征在于:所述调节电路(5),包括NMOS管M15、M19A、M19B、M22和PMOS管M16、M17、M18A、M18B、M20、M21,其中,PMOS管M16的栅极与NMOS管M15的栅极相连作为所述调节电路(5)的第二输入端,PMOS管M16的漏极、PMOS管M17的源极与PMOS管M18B的栅极相连,PMOS管M17的栅极和漏极与NMOS管M15的漏极相连,PMOS管M18A的栅极作为所述调节电路(5)的第一输入端,PMOS管M18A的漏极与PMOS管M18B的源极相连,PMOS管M18B的漏极、PMOS管M20的漏极、PMOS管M21的栅极、NMOS管M22的栅极与NMOS管M19A的栅极和漏极相连,NMOS管M19A的源极与NMOS管M19B的漏极相连,PMOS管M20的栅极与NMOS管M19B的栅极接直流电输入端,PMOS管M21的漏极与NMOS管M22的漏极相连作为所述调节电路(5)的输出端,PMOS管M16、P18A、M20和M21的源极接直流电输入端,NMOS管M15、M19B和M22的源极接地。
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012205735689U CN202916739U (zh) | 2012-11-03 | 2012-11-03 | 一种高电源抑制比的基准电压源 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
CN2012205735689U CN202916739U (zh) | 2012-11-03 | 2012-11-03 | 一种高电源抑制比的基准电压源 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN202916739U true CN202916739U (zh) | 2013-05-01 |
Family
ID=48165036
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2012205735689U Expired - Fee Related CN202916739U (zh) | 2012-11-03 | 2012-11-03 | 一种高电源抑制比的基准电压源 |
Country Status (1)
Country | Link |
---|---|
CN (1) | CN202916739U (zh) |
Cited By (1)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102929324A (zh) * | 2012-11-03 | 2013-02-13 | 山东力创科技有限公司 | 一种高电源抑制比的基准电压源 |
-
2012
- 2012-11-03 CN CN2012205735689U patent/CN202916739U/zh not_active Expired - Fee Related
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102929324A (zh) * | 2012-11-03 | 2013-02-13 | 山东力创科技有限公司 | 一种高电源抑制比的基准电压源 |
CN102929324B (zh) * | 2012-11-03 | 2014-11-05 | 山东力创科技有限公司 | 一种高电源抑制比的基准电压源 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN106959723A (zh) | 一种宽输入范围高电源抑制比的带隙基准电压源 | |
CN202394144U (zh) | 一种指数温度补偿的低温漂cmos带隙基准电压源 | |
CN102495659B (zh) | 一种指数温度补偿的低温漂cmos带隙基准电压源 | |
CN105786077B (zh) | 一种无运放高阶温漂补偿的带隙基准电路 | |
CN202383552U (zh) | 一种改进的带隙基准电压源 | |
CN205983278U (zh) | 一种高精度低温漂带隙基准电压源 | |
CN106020318B (zh) | 一种高精度低温漂带隙基准电压源 | |
CN1529216A (zh) | 低温度系数和低电源电压系数的参考电流源 | |
CN104199501A (zh) | 一种高输出阻抗电流源电路 | |
CN109407747A (zh) | 一种二阶温度补偿的高电源抑制比的带隙基准电路 | |
CN205692085U (zh) | 一种无运放高阶温漂补偿的带隙基准电路 | |
CN106940580B (zh) | 一种低功耗带隙基准源及电源装置 | |
CN204808098U (zh) | 一种低压低功耗的带隙基准电路 | |
CN202916739U (zh) | 一种高电源抑制比的基准电压源 | |
CN210983126U (zh) | 一种基于开关电容的电压基准源电路 | |
CN203870501U (zh) | 一种与温度无关的集成电路电流基准源 | |
CN101276227A (zh) | 基准电流电路 | |
CN103677056A (zh) | 一种提供零温度系数电压的方法及电路 | |
CN101976094B (zh) | 一种精确的电流产生电路 | |
CN102929324B (zh) | 一种高电源抑制比的基准电压源 | |
CN102931833A (zh) | 一种模拟电路中的高压转低压电路 | |
CN204808103U (zh) | 一种无运放低功耗高电源抑制比的带隙基准电路 | |
CN101739056B (zh) | 一种参考电流产生电路 | |
CN101320279A (zh) | 电流产生器 | |
CN205750617U (zh) | 一种无运放超低温漂的带隙基准电路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20130501 Termination date: 20161103 |
|
CF01 | Termination of patent right due to non-payment of annual fee |