CN1977458A - 用于连续时间的增量累加模数转换器的混合调谐电路 - Google Patents
用于连续时间的增量累加模数转换器的混合调谐电路 Download PDFInfo
- Publication number
- CN1977458A CN1977458A CNA2005800215712A CN200580021571A CN1977458A CN 1977458 A CN1977458 A CN 1977458A CN A2005800215712 A CNA2005800215712 A CN A2005800215712A CN 200580021571 A CN200580021571 A CN 200580021571A CN 1977458 A CN1977458 A CN 1977458A
- Authority
- CN
- China
- Prior art keywords
- continuous time
- time integrator
- switch
- control signal
- dac
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/38—Calibration
- H03M3/386—Calibration over the full range of the converter, e.g. for correcting differential non-linearity
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J1/00—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general
- H03J1/0008—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor
- H03J1/0091—Details of adjusting, driving, indicating, or mechanical control arrangements for resonant circuits in general using a central processing unit, e.g. a microprocessor provided with means for scanning over a band of frequencies
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J2200/00—Indexing scheme relating to tuning resonant circuits and selecting resonant circuits
- H03J2200/10—Tuning of a resonator by means of digitally controlled capacitor bank
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03M—CODING; DECODING; CODE CONVERSION IN GENERAL
- H03M3/00—Conversion of analogue values to or from differential modulation
- H03M3/30—Delta-sigma modulation
- H03M3/458—Analogue/digital converters using delta-sigma modulation as an intermediate step
Landscapes
- Physics & Mathematics (AREA)
- Nonlinear Science (AREA)
- Engineering & Computer Science (AREA)
- Theoretical Computer Science (AREA)
- Compression, Expansion, Code Conversion, And Decoders (AREA)
- Analogue/Digital Conversion (AREA)
- Filters That Use Time-Delay Elements (AREA)
- Transmission Systems Not Characterized By The Medium Used For Transmission (AREA)
Abstract
使用一种由数字有限状态机和模拟调谐电路构成的混合调谐电路以在过程、温度、电源和采样速率改变的情况下仍保持连续时间积分器的RC乘积恒定。因为该实现是连续的,所以跟踪比传统技术更为精确。使用仔细选择的计时方案,该技术就能消除反馈DAC中的码间串扰。该技术不使用基准频率,由此就无需用户识别基准频率。
Description
优先权信息
本申请要求于2004年6月29日提交的美国临时专利申请第60/583,756号以及于2004年9月8日提交的美国临时专利申请第10/936,179号的优先权,这两个申请全文结合于此作为参考。
发明领域
本发明涉及增量累加(sigma-delta)噪声整形型混合信号转换器,尤其涉及利用混合的连续时间和离散时间电路的混合信号模数转换器。
发明背景
增量累加模数转换器(ADC)提供了一种以与传统的耐奎斯特(Nyquist)转换器相比相对较低的成本来实现高分辨率和低失真的手段。高分辨率可以通过对输入信号进行过采样并将感兴趣的频带内的量化噪声整形成更高频率区而实现。于是就能通过后续的数字滤波器级数字滤除更高频率的噪声。随后在转换器的输出处将所得信号欠采样至期望的采样频率。
通常,使用诸如开关电容器等离散时间电路来实现音频增量累加ADC是出于下列原因。通常在第一积分器实现中使用的开关电容器电路对时钟颤动的灵敏度较低并且容易地用采样速率缩放。此外,由于电容器的良好匹配使得系数的跟踪固有地良好。但由于离散时间的特性,该转换器就会遭受主要由第一积分器的采样电容器所捕捉的信号相关假信号脉冲(glitch)所引发的谐波失真。在诸如数字信号处理器(DSP)等带有片上转换器的高度集成的电路中,由于DSP以比转换器高得多的时钟速率来运行,因而很难包含这些非期望的假信号脉冲。此外,对于信噪比(SNR)超过100dB的高性能转换器来说,采样电容器必须很大以降低热噪声。当这些大电容器对输入电压进行采样时,它们就把电流假信号脉冲发回信号源,而这就导致电磁干扰(EMI)。
第一积分器可以诸如连续时间积分器实现中那样使用真实的电阻器和电容器来实现,而非通过开关电容器来实现该积分器。Sooch等人的美国专利5,079,550(其后称为Sooch)提供了在增量累加ADC中这一连续时间和离散时间积分器的组合。
图1示出了概述Sooch的设置100的框图,该设置100包括加法器电路101、连续时间积分器102、离散时间积分器104、量化器106和电流反馈数模转换器(DAC)108。模拟输入信号连接至加法电路或加法器101的正输入,而加法器101的输出则连接至环路滤波器105的输入,该输入同时也是连续时间积分器102的输入。连续时间积分器102的输出被转换成离散时间信号。连接至连续时间积分器102另一侧的是离散时间积分器104,其中离散时间积分器104的输出形成模拟环路滤波器105的输出并连接至量化器106的输入,而该量化器在本示例中是一位模数转换器。量化器106的输出形成输出,同时还形成DAC 108的输入,而DAC 108的输出则连接至加法器101的负输入。
由于第一级连续时间设置的特性,在第一级内发生的任何假信号脉冲就被平均到整个时钟周期上而不是被采样。这样就大大降低了这些假信号脉冲对转换器性能的消极影响。这也是连续时间相对离散时间实现的主要优点。此外,因为输入阻抗是纯电阻性的(如果消除了来自输入的前馈路径),所以该电路无法将高频电流假信号脉冲发回至外部源。Sooch的设置产生与开关电容器实现相比大幅降低的电磁干扰(EMI)。但是,图1的Sooch设置仍有许多缺陷,如下将对其中的一些做出阐述。
与连续时间和离散时间组合实现相关联的一个主要缺点是RC时间常数,或积分器增益会随着过程、温度和电源的变化而显著变化。RC乘积的变化还改变环路的噪声传递函数并导致转换器性能的劣化。
与这一实现相关联的另一缺点是RC时间常数还会随着对第二级内的开关电容器网络计时的转换器主时钟的周期的变化而变化。这从本质上把转换器操作限制在一个特定采样速率上。
与连续时间实现相关联的另一缺点是连续时间反馈DAC具有会支配ADC整体性能的谐波失真的码间串扰(ISI)。
在Xia等人题为″An automatic tuning structure for continuous-time sigma-deltaADC and high precision filters″的论文中提出了为解决这一问题做出的尝试。Xia等人通过离散调谐方法解决了RC乘积的稳定化问题。图2示出了由Xia等人教示的现有调谐技术的简图。图2的设置包括基准电流源202、可编程电容器组204、固定电容器206、比较器208和调谐逻辑电路210。通过将电容器输出处的电压校准至固定电压,该电路生成同时控制调谐电路的可编程电容器阵列以及第一级连续时间积分器的可编程电容器阵列两者的控制码。Xia的技术的缺点是计数器的粗略量化步长,这不适于高精度增量累加ADC。此外,可编程电容器阵列204的使用还将调谐限制在窄范围内,因而不适于音频ADC要求的大幅变化的采样速率。
图3示出了增量累加ADC内的连续时间第一级的传统微分实现。它由放大器300、一对电容器302和304、一对输入电阻器306和308以及反馈DAC 310构成。在正常工作模式中,输入电压经由输入电阻器306和308转换成电流。反馈DAC 310由转换器的数字输出控制。如上所述,数字输出的低频内容与输入一致。因而,作为输入电流和DAC的输出之差的误差电流大部分是高频整形噪声。该噪声由电容器302和304积分,并在随后由后续的开关电容器积分器采样。
无论以上讨论的现有技术实现有什么明确的优点、特征和优势,但它们都无法达到或实现本发明的目的。
发明概述
本发明提供了一种方法,包括如下步骤:(a)补偿连续时间积分器内的RC乘积的变化以及采样频率的变化;以及(b)基于所述补偿调节所述连续时间积分器的积分区间;以及(c)基于所述补偿调节所述积分电容器。在一个实施例中,本发明的方法基于同时对连续时间积分器的输入和反馈信号应用归零技术来消除码间串扰。在另一个实施例中,本发明的方法通过对输入和反馈信号之差应用归零技术来消除码间串扰问题。
本发明还提供一种降低在转入和转出归零周期期间在电流源的漏极处的假信号脉冲的方法,其中该方法包括如下步骤:(a)将输入电阻器和反馈DAC与积分器断开连接(b)在归零周期期间将DAC的输出和输入电阻器都连接至一已知电压;(c)将DAC输出电压保持在已知电平;(d)在归零周期期间改变DAC输入码。
本发明还提供了一种与改进的连续时间积分器协同工作的混合调谐电路,其中该改进的连续时间积分器包括第一多个开关和第一可编程电容器阵列。该混合调谐电路包括:(a)通过控制第一多个开关来生成并连续调节积分控制信号并具有第二可编程电容器阵列和第二多个开关的模拟控制电路,其中积分控制信号控制连续时间积分器的积分时间;以及(b)监视积分控制信号的有限状态机,其中该有限状态机递减和递增所述连续时间积分器和所述模拟控制电路的电容器阵列内的电容器大小。
本发明还提供一种改进的连续时间积分器,包括:(a)数模转换器(DAC);(b)多个输入电阻器;(c)运算放大器;(d)可经由混合调谐电路控制的多个开关;(e)多个可编程电容器阵列;(f)固定电容器;并且其中,要么在积分周期中开关将输入电阻器和DAC输出连接到运算放大器的相应求和结点,要么开关将电阻器和DAC输出与运算放大器断开连接,并且将输入电阻器和DAC输出连接至一已知电压。
本发明还提供一种有限状态机,包括:(a)用于监视来自模拟控制电路的积分控制信号的装置;以及(b)用于在需要时递减连续时间积分器内的电容器大小的装置;(c)用于在需要时递增连续时间积分器内的电容器大小的装置。
附图简述
图1示出了现有技术的增量累加ADC的连续时间和离散时间实现的组合。
图2示出了现有的离散调谐技术。
图3示出了连续时间积分器的常规微分实现。
图4示出了本发明的带有连续时间第一级的四位增量累加模数转换器的框图。
图5示出了本发明的一个示例性实施例,其中描述的电路消除了上述现有技术的问题。
图6示出了调谐电路的数字有限状态机的一个示例性实施例。
图7示出了模拟控制电路的一个示例性实施例。
图8示出了描述开关方案的时序图。
图9示出了积分器电压与积分时间之间的关系的曲线图。
本发明的详细描述
虽然本发明是参考其若干较佳实施例来示出和描述的,但是可以对本发明的形式和细节做出各种变化、省略和附加而不背离本发明的精神和范围。
本发明使用包括数字有限状态机和模拟控制电路的混合调谐电路,以保持连续时间积分器的RC乘积在工序、温度、供应和采样速率变化的情况下仍恒定。因为本发明的实现本质上是连续的,所以跟踪比前述传统技术要精确的多。此外,本发明允许采样速率的大范围变化,而这在现有技术中是不可能的。
根据本发明的另一个方面,提供了一种仔细选择的计时方案,其中该方案消除了反馈DAC中的码间串扰(ISI),而该码间串扰(ISI)是与现有技术的连续时间ADC设计相关联的主要缺陷。应该注意到,本发明的技术不使用基准频率来进行校准,因此无需用户识别该基准。
图4示出了在本发明中使用的带有连续时间第一级的4位2阶增量累加模数转换器的简化模型。该设置主要包括连续时间积分器402、开关电容器DAC 406、开关电容器积分器404、电流导引DAC 408、16级闪存ADC 410、二进制-温度计代码编码器412、以及以数据为导向的扰频器414。
图5示出了本发明的一个示例性实施例,其中图5的电路500消除了上述与现有技术相关的问题。电路500由两个部分构成:改进的连续时间积分器502和调谐电路504。所述改进的连续时间积分器具有与输入电阻器510和512串联的一对开关506和508、放大器518、DAC 526和电压缓冲器520。开关506和508由调谐电路504控制。可编程电容器阵列514和516也由调谐电路504控制。
调谐电路504包括有限状态机和模拟控制块。图6示出了调谐电路304的有限状态机的一个示例性实施例。该有限状态机由用来执行图4的流程图所描述的任务的多个D触发器和组合逻辑、用来控制模拟调谐电路中的电容器阵列以及所述连续时间积分器内的电容器阵列的4位二进制计数器构成。该有限状态机可以用硬件描述语言或简单地由手动设计来实现。
图7示出了上述模拟控制电路的一个示例性实施例。该模拟控制电路由组合了RESET-SET(RS)触发器702的脉冲发生器、由DAC的相同偏压偏置的电流源704、可编程电容器阵列706、开关阵列708、固定电容器710、比较器712、一对开关714和716、分路开关718构成。可编程电容器的和与固定电容器之比与改进的连续时间积分器502中的相等。调谐电路和所述连续时间积分器内的可编程电容器都由来自有限状态机的同一数字码控制。模拟电路的输入由主时钟、全部ADC的时钟、来自所述有限级的数字码构成。模拟控制电路生成控制图5中的开关506和508的积分控制信号。
回到对图5的讨论;一个目标是与RC乘积的改变成比例地改变积分周期,即积分器内的两个开关506和508闭合的周期,,使得积分器输出处的最终电压在过程、电源、温度和采样速率改变的情况下仍为常数。这一动作可以通过增大或减小积分控制信号而在模拟控制电路内自动完成。另一个目标是依据来自调谐电路504的有限状态机的指令削减积分器内的反馈电容器(514和516)。
如下将讨论调谐电路的工作。一通电,该模拟控制电路就处于复位状态。在此状态下,比较器输出为0,控制电路500和积分器502内的所有电容器都被接通,而积分器内的开关506和508都闭合。这一构造形成了未调谐的连续时间积分器。当复位信号被取消赋值(de-assert)时,调谐电路504就开始工作。图8示出了这一情况。在主时钟的上升沿,脉冲发生器产生一个触发RESET-SET触发器电路的脉冲。该触发器的输出随后接通连续时间积分器内的两个开关506和508以开始积分周期。与此同时,(图7中的)成比例电流源704开始对电容器充电。当电容器阵列输出处的电压越过比较器的阈值时,比较器将启动(trip)。随后它复位RS触发器并结束积分周期。开关714随后对调谐电路中电容器的电压放电。在这期间,开关718将电流源704的输出接地,从而将该结点处的寄生电容器捕捉的任何电压都放电。
图7中的模拟控制电路被设计成使得积分周期在时钟的下一个上升沿之前结束。在非积分时间期间,即积分器内的两个开关全都断开时,DAC的各位可以变为下一值(如图8所示)。当下一个积分周期开始时,DAC的各位就已经被设置为正确的值。这意味着积分器对DAC的先前的数据没有记忆。因而,积分器就能免于码间串扰。本领域的普通技术人员可以认为这是应用于作为馈入和反馈电流之差的误差信号的归零方案。该方案的益处如下:(a)RTZ被应用于流经积分器内各开关的小误差信号,因而就不会对积分器内的运算放大器施加任何额外压力;并且(b)开关不会传导任何与信号相关的电流,因而就不会引发转换器性能的失真。这是与传统上对仅DAC的实现应用RTZ相比的主要优点。
图6的有限状态机恒定地监视积分控制信号。在电容器由于过程变化而小于正常值的情况下,模拟控制电路内电容器阵列输出处的电压将比正常情况下更早达到比较器阈值。积分器的输出也比正常情况下上升得更快。但是当比较器启动时,它缩短了积分周期。因此,积分器输出处的最终电压就仍然与正常情况下的相同;这一情况在图9中示出。
在电容器由于过程变化而大于正常值的情况下,模拟控制电路内电容器阵列输出处的电压将比正常情况下更晚达到比较器阈值。积分器的输出也比正常情况下上升的更慢。因此就需要更长的时间使比较器启动。积分周期就变得比正常的长。调谐电路连续跟踪,直到积分周期变得长于一个时钟周期。当这一情况发生时,有限状态机就递减模拟控制电路内的可编程电容器阵列。它将连续进行这样的操作直到积分周期比一个时钟周期短。此时,调谐电路把连续时间积分器内的可编程电容器变为与模拟控制电路内使用的代码相同。因此,采样速率变化的上限是可编程电容器阵列与调谐电路内的可编程和固定电容器之和的比率。
在校准完成之后,调谐电路就处于监视状态,在该状态中,它连续检查积分控制信号并在必要时重启校准。为确保连续时间积分器的不中断工作,开关506和508在校准期间始终闭合。同样,连续时间积分器内的电容器阵列也仅在校准周期结束时被更新。
Claims (27)
1.一种与改进的连续时间积分器协同工作的混合调谐电路,所述改进的连续时间积分器包括第一多个开关和第一可编程电容器阵列,所述混合调谐电路包括:
通过控制所述第一多个开关来生成并连续调节积分控制信号且具有第二可编程电容器阵列和第二多个开关的模拟控制电路;所述积分控制信号控制所述连续时间积分器的积分时间;以及
监视所述积分控制信号的有限状态机,其中所述有限状态机递减和递增所述连续时间积分器和所述模拟控制电路的电容器阵列内的电容器大小。
2.如权利要求1所述的与改进的连续时间积分器协同工作的混合调谐电路,其特征在于,所述第一多个开关与RC乘积的变化成比例地闭合,使得所述连续时间积分器处的最终电压在存在过程、电源、温度和采样速率改变的情况下恒定。
3.如权利要求2所述的与改进的连续时间积分器协同工作的混合调谐电路,其特征在于,所述第一多个开关通过增大或减小所述积分控制信号而成比例地闭合。
4.如权利要求1所述的与改进的连续时间积分器协同工作的混合调谐电路,其特征在于,所述改进的连续时间积分器还包括第一固定电容器,并且所述第一多个开关或者在所述积分周期期间将输入电阻器和连续时间积分器的DAC输出连接至运算放大器的相应求和结点,或者所述第一多个开关将电阻器和DAC输出与所述运算放大器断开,并且将所述输入电阻器和DAC输出连接至一已知电压。
5.如权利要求1所述的与改进的连续时间积分器协同工作的混合调谐电路,其特征在于,所述模拟控制电路还包括:
脉冲发生器;
RS触发器;
用电流导引DAC偏置电路偏置的电流源;
第二固定大小电容器;以及
比较器。
6.如权利要求1所述的与改进的连续时间积分器协同工作的混合调谐电路,其特征在于,所述改进的连续时间积分器和模拟控制电路还分别包括第一和第二固定电容器,并且所述第一可编程电容器阵列之和与所述第一固定电容器的比率等于所述第二可编程电容器阵列之和与所述第二固定电容器的比率。
7.一种实现与改进的连续时间积分器部件协同工作的混合调谐电路的集成电路,所述改进的连续时间积分器包括第一多个开关和第一多个可编程电容器阵列,所述混合调谐电路包括:
通过控制所述第一多个开关来生成并连续调节积分控制信号且具有第二可编程电容器阵列和第二多个开关的模拟控制电路部件;所述积分控制信号控制所述连续时间积分器的积分时间;以及
监视所述积分控制信号的有限状态机部件,其中所述有限状态机递减和递增所述连续时间积分器和所述模拟控制电路的电容器阵列内的电容器大小。
8.如权利要求7所述的实现与改进的连续时间积分器部件协同工作的混合调谐电路的集成电路,其特征在于,所述第一多个开关与RC乘积的变化成比例地闭合,使得所述连续时间积分器处的最终电压在存在过程、电源、温度和采样速率改变的情况下恒定。
9.如权利要求8所述的一种实现与改进的连续时间积分器部件协同工作的混合调谐电路的集成电路,其特征在于,所述第一多个开关通过递大或递小所述积分控制信号而成比例地闭合。
10.如权利要求7所述的实现与改进的连续时间积分器部件协同工作的混合调谐电路的集成电路,其特征在于,所述改进的连续时间积分器部件还包括第一固定电容器,并且所述第一多个开关或者在所述积分周期期间将输入电阻器和所述连续时间积分器部件的DAC输出连接到运算放大器的相应求和结点,或者所述第一多个开关将电阻器和DAC输出与所述运算放大器断开,并且将所述输入电阻器和DAC输出连接至一已知电压。
11.如权利要求7所述的实现与改进的连续时间积分器部件协同工作的混合调谐电路的集成电路,其特征在于,所述模拟控制电路部件还包括:
脉冲发生器;
RS触发器;
用电流导引DAC偏置电路偏置的电流源;
第二固定大小电容器;以及
比较器。
12.如权利要求7所述的实现与改进的连续时间积分器部件协同工作的混合调谐电路的集成电路,其特征在于,所述改进的连续时间积分器部件和模拟控制电路部件还分别包括第一和第二固定电容器,并且所述第一可编程电容器阵列之和与所述第一固定电容器的比率等于所述第二可编程电容器阵列之和与所述第二固定电容器的比率。
13.一种改进的连续时间积分器,包括:
数模转换器(DAC);
多个输入电阻器;
运算放大器;
可经由混合调谐电路控制的多个开关;
多个可编程电容器阵列;
固定电容器;并且
其中所述开关或者在积分周期期间将所述输入电阻器和DAC输出连接至所述运算放大器的相应求和结点,或者所述开关将所述电阻器和DAC输出与所述运算放大器断开,并且将所述输入电阻器和DAC输出连接至一已知电压。
14.如权利要求13所述的改进的连续时间积分器,其特征在于,所述混合调谐电路还包括:
通过控制所述第一多个开关来生成并连续调节积分控制信号且具有第二可编程电容器阵列和第二多个开关的模拟控制电路;所述积分控制信号控制所述连续时间积分器的积分时间;以及
监视所述积分控制信号的有限状态机,其中所述有限状态机递减和递增所述连续时间积分器和所述模拟控制电路的电容器阵列内的电容器大小。
15.如权利要求14所述的改进的连续时间积分器,其特征在于,所述第一多个开关与RC乘积的变化成比例地闭合,使得所述连续时间积分器处的最终电压在存在过程、电源、温度和采样速率改变的情况下恒定。
16.如权利要求15所述的改进的连续时间积分器,其特征在于,所述第一多个开关通过增大或减小所述积分控制信号而被成比例地闭合。
17.如权利要求14所述的改进的连续时间积分器,其特征在于,所述改进的连续时间积分器部件还包括第一固定电容器,并且所述第一多个开关或者在所述积分周期期间将输入电阻器和连续时间积分器的DAC输出连接至运算放大器的相应求和结点,或者所述第一多个开关将所述电阻器和DAC输出与所述运算放大器断开,并且将所述输入电阻器和DAC输出连接至一已知电压。
18.一种连同模拟调谐块一起在调谐电路中实现的有限状态机,所述调谐电路与改进的连续时间积分器协同工作,所述改进的连续时间积分器包括第一多个开关和第一多个可编程电容器阵列,所述有限状态机包括:
用于监视来自所述模拟增益调谐块的积分控制信号的装置,以及
用于基于对所述积分控制信号的所述监视递减和递增所述连续时间积分器内的所述第一可编程电容器阵列的电容器大小的装置。
19.如权利要求18所述的有限状态机,其特征在于,所述模拟增益调谐块包括通过控制所述第一多个开关来生成并连续调节积分控制信号且具有第二可编程电容器阵列和第二多个开关的模拟控制电路;所述积分控制信号控制所述连续时间积分器的积分时间。
20.如权利要求18所述的有限状态机,其特征在于,所述第一多个开关与RC乘积的变化成比例地闭合,使得所述连续时间积分器处的最终电压在存在过程、电源、温度和采样速率改变的情况下恒定。
21.如权利要求20所述的有限状态机,其特征在于,所述第一多个开关通过增大或减小所述积分控制信号而成比例地闭合。
22.如权利要求18所述的有限状态机,其特征在于,所述模拟调谐块包括:
脉冲发生器;
RS触发器;
用电流导引DAC偏置电路偏置的电流源;
控制所述电流源的一对开关;
固定大小电容器;
可由来自所述有限状态机的数字码编程的可编程电容器阵列;以及
比较器。
23.一种调节连续时间积分器内的积分周期的方法,所述方法包括如下步骤:
生成积分控制信号;
接通和断开所述连续时间积分器的馈入和反馈电流之差;以及
通过所述积分控制信号控制所述连续时间积分器的积分周期。
24.如权利要求23所述的方法,其特征在于,所述方法还包括如下用于降低反馈DAC的码间串扰的步骤:
断开所述积分控制信号;
在断开阶段改变DAC码;以及
接通所述积分控制电路。
25.一种调节连续时间积分器内的积分周期的方法,所述方法包括如下步骤:
生成积分控制信号;
分别接通和断开所述连续时间积分器的馈入和反馈电流;以及
通过所述积分控制信号控制所述连续时间积分器的积分周期。
26.如权利要求25所述的方法,其特征在于,所述方法还包括如下用于降低反馈DAC的码间串扰的步骤:
断开所述积分控制信号;
在断开阶段改变DAC码;以及
接通所述积分控制信号。
27.一种降低在转入和转出归零阶段期间在电流导引DAC的输出处的假信号脉冲的方法,所述方法包括如下步骤:
在归零阶段期间将DAC的输出和输入电阻器都连接至一已知电压;以及
使用缓冲器将DAC输出电压保持在一已知电压。
Applications Claiming Priority (5)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
US58375604P | 2004-06-29 | 2004-06-29 | |
US60/583,756 | 2004-06-29 | ||
US10/936,179 | 2004-09-08 | ||
US10/936,179 US7095345B2 (en) | 2004-06-29 | 2004-09-08 | Hybrid tuning circuit for continuous-time sigma-delta analog-to-digital converter |
PCT/US2005/012913 WO2006006993A1 (en) | 2004-06-29 | 2005-04-14 | A hybrid tuning circuit for continuous-time sigma-delta analog-to-digital converter |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1977458A true CN1977458A (zh) | 2007-06-06 |
CN1977458B CN1977458B (zh) | 2012-09-05 |
Family
ID=34966424
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2005800215712A Active CN1977458B (zh) | 2004-06-29 | 2005-04-14 | 用于连续时间的增量累加模数转换器的混合调谐电路 |
Country Status (7)
Country | Link |
---|---|
US (1) | US7095345B2 (zh) |
EP (1) | EP1766782B1 (zh) |
JP (2) | JP4564058B2 (zh) |
CN (1) | CN1977458B (zh) |
AT (1) | ATE415013T1 (zh) |
DE (1) | DE602005011140D1 (zh) |
WO (1) | WO2006006993A1 (zh) |
Cited By (6)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102594352A (zh) * | 2012-03-02 | 2012-07-18 | 西北工业大学 | 采样保持电路和采用该电路的流水线模数转换器动态范围扩展方法 |
CN105375929A (zh) * | 2014-08-25 | 2016-03-02 | 联发科技股份有限公司 | 共振设备 |
CN105591653A (zh) * | 2014-11-10 | 2016-05-18 | 亚德诺半导体集团 | 具有跨导器网络用于动态调整环路滤波器系数的△-σ调制器 |
CN110023750A (zh) * | 2016-10-28 | 2019-07-16 | 西门子股份公司 | 以数字形式提供气相色谱测量的气相色谱(gc)检测器 |
CN110086466A (zh) * | 2018-01-26 | 2019-08-02 | 华为技术有限公司 | 一种dac误差测量方法及装置 |
CN114285415A (zh) * | 2020-09-28 | 2022-04-05 | 上海复旦微电子集团股份有限公司 | 模数转换装置 |
Families Citing this family (33)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US7693491B2 (en) | 2004-11-30 | 2010-04-06 | Broadcom Corporation | Method and system for transmitter output power compensation |
US7321325B2 (en) * | 2005-07-07 | 2008-01-22 | Realtek Semiconductor Corp. | Background calibration of continuous-time delta-sigma modulator |
US7324028B2 (en) * | 2005-09-23 | 2008-01-29 | Realtek Semiconductor Corp. | Self-calibrating continuous-time delta-sigma modulator |
US7277032B2 (en) * | 2005-10-21 | 2007-10-02 | Realtek Semiconductor Corp. | Low-pass filter based delta-sigma modulator |
KR20080097442A (ko) * | 2006-01-25 | 2008-11-05 | 엔엑스피 비 브이 | 연속 시간 시그마-델타 아날로그-디지털 변환기, 이 변환기를 포함하는 집적 회로 및 트랜시버 장치, 이 집적 회로를 포함하는 수신 장치, 이들을 포함하는 이동 무선 통신 장비 |
WO2007087669A1 (en) * | 2006-01-31 | 2007-08-09 | Christopher Thomas | Programmable analog circuit with control logic and microprocessor |
US7446687B2 (en) * | 2006-10-27 | 2008-11-04 | Realtek Semiconductor Corp. | Method and apparatus to reduce internal circuit errors in a multi-bit delta-sigma modulator |
US7609189B1 (en) * | 2007-04-19 | 2009-10-27 | Marvell International Ltd. | Interface for hybrid sigma-delta data converter |
US7486214B1 (en) * | 2007-09-04 | 2009-02-03 | Infineon Technologies Ag | Tuning methods for loop-filters of continuous-time sigma-delta modulators |
GB2452524A (en) * | 2007-09-06 | 2009-03-11 | Cambridge Silicon Radio Ltd | A jitter insensitive sigma-delta modulator |
KR100983032B1 (ko) | 2008-03-13 | 2010-09-17 | 삼성전기주식회사 | Gm-C 필터의 디지털 튜닝 회로 |
US8018365B1 (en) * | 2010-03-14 | 2011-09-13 | Mediatek Inc. | Continuous-time delta-sigma ADC with compact structure |
PL220486B1 (pl) * | 2010-06-05 | 2015-10-30 | Akademia Górniczo Hutnicza Im Stanisława Staszica W Krakowie | Sposób i układ do przetwarzania wielkości ładunku elektrycznego na słowo cyfrowe |
US8456340B2 (en) | 2011-04-13 | 2013-06-04 | Analog Devices, Inc. | Self-timed digital-to-analog converter |
US8487659B2 (en) | 2011-04-22 | 2013-07-16 | Analog Devices, Inc. | Comparator with adaptive timing |
US8779958B1 (en) * | 2013-01-22 | 2014-07-15 | Analog Devices Technology | Continuous time input stage |
DE102013007030A1 (de) | 2013-04-24 | 2014-10-30 | Micronas Gmbh | Zeitkontinuierlicher Delta-Sigma-Modulator |
US9054733B2 (en) | 2013-06-12 | 2015-06-09 | Microchip Technology Incorporated | Quantization noise coupling delta sigma ADC with a delay in the main DAC feedback |
EP3059868B1 (en) * | 2015-02-19 | 2020-06-03 | Stichting IMEC Nederland | Circuit and method for comparator offset error detection and correction in an adc |
WO2016155825A1 (en) | 2015-04-01 | 2016-10-06 | Epcos Ag | Sigma-delta modulator arrangement, method and control apparatus for calibrating a continuous-time sigma-delta modulator |
US9419642B1 (en) | 2015-06-11 | 2016-08-16 | Analog Devices, Inc. | Ultra low power dual quantizer architecture for oversampling delta-sigma modulator |
US9571115B1 (en) | 2015-11-13 | 2017-02-14 | International Business Machines Corporation | Analog to digital converter with high precision offset calibrated integrating comparators |
US9755817B2 (en) | 2016-02-02 | 2017-09-05 | Qualcomm Incorporated | Compact phase interpolator |
US10135459B2 (en) | 2016-10-25 | 2018-11-20 | Analog Devices, Inc. | ADC with capacitive difference circuit and digital sigma-delta feedback |
US10298252B2 (en) | 2016-11-13 | 2019-05-21 | Analog Devices, Inc. | Dynamic anti-alias filter for analog-to-digital converter front end |
US10327659B2 (en) | 2016-11-13 | 2019-06-25 | Analog Devices, Inc. | Quantization noise cancellation in a feedback loop |
US10355709B1 (en) | 2018-08-24 | 2019-07-16 | Analog Devices, Inc. | Multiplexed sigma-delta analog-to-digital converter |
CN109286398B (zh) * | 2018-09-19 | 2021-10-26 | 电子科技大学 | 一种用于电流舵数模转换器校正的电流比较器及比较方法 |
US10425100B1 (en) | 2018-10-03 | 2019-09-24 | Microsoft Technology Licensing, Llc | Continuous time sigma delta analog to digital converter |
US11251807B1 (en) | 2020-11-10 | 2022-02-15 | Analog Devices International Unlimited Company | Wide bandwidth ADC with inherent anti-aliasing and high DC precision |
KR102617310B1 (ko) * | 2022-01-07 | 2023-12-22 | 한양대학교 에리카산학협력단 | 델타-시그마 변조기 및 변조 방법 |
US20240250692A1 (en) * | 2023-01-20 | 2024-07-25 | Analog Devices, Inc. | Continuous-time delta-sigma analog-to-digital converter |
CN115776301B (zh) * | 2023-02-10 | 2023-04-28 | 深圳市华普微电子股份有限公司 | 一种连续时间sigma-delta模数转换器电阻电容时间常数的校准电路 |
Family Cites Families (11)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
US5079550A (en) * | 1989-10-27 | 1992-01-07 | Crystal Semiconductor Corporation | Combining continuous time and discrete time signal processing in a delta-sigma modulator |
US5124593A (en) | 1990-09-26 | 1992-06-23 | National Semiconductor Corporation | Continuous-time filter tuning circuit and method |
US5404142A (en) * | 1993-08-05 | 1995-04-04 | Analog Devices, Incorporated | Data-directed scrambler for multi-bit noise shaping D/A converters |
US5625316A (en) * | 1994-07-01 | 1997-04-29 | Motorola, Inc. | Tuning circuit for an RC filter |
US5574678A (en) * | 1995-03-01 | 1996-11-12 | Lattice Semiconductor Corp. | Continuous time programmable analog block architecture |
US6069505A (en) * | 1997-03-20 | 2000-05-30 | Plato Labs, Inc. | Digitally controlled tuner circuit |
US5914633A (en) * | 1997-08-08 | 1999-06-22 | Lucent Technologies Inc. | Method and apparatus for tuning a continuous time filter |
US6163287A (en) * | 1999-04-05 | 2000-12-19 | Sonic Innovations, Inc. | Hybrid low-pass sigma-delta modulator |
GB9917567D0 (en) * | 1999-07-28 | 1999-09-29 | Koninkl Philips Electronics Nv | Variable order sigma-delta modulator |
US6424209B1 (en) * | 2000-02-18 | 2002-07-23 | Lattice Semiconductor Corporation | Integrated programmable continuous time filter with programmable capacitor arrays |
US6639534B2 (en) * | 2002-02-14 | 2003-10-28 | Silicon Laboratories, Inc. | Digital-to-analog converter switching circuitry |
-
2004
- 2004-09-08 US US10/936,179 patent/US7095345B2/en not_active Expired - Lifetime
-
2005
- 2005-04-14 DE DE602005011140T patent/DE602005011140D1/de not_active Expired - Fee Related
- 2005-04-14 CN CN2005800215712A patent/CN1977458B/zh active Active
- 2005-04-14 AT AT05737428T patent/ATE415013T1/de not_active IP Right Cessation
- 2005-04-14 WO PCT/US2005/012913 patent/WO2006006993A1/en active Application Filing
- 2005-04-14 JP JP2007519197A patent/JP4564058B2/ja active Active
- 2005-04-14 EP EP05737428A patent/EP1766782B1/en active Active
-
2009
- 2009-12-15 JP JP2009284201A patent/JP4777455B2/ja active Active
Cited By (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
CN102594352A (zh) * | 2012-03-02 | 2012-07-18 | 西北工业大学 | 采样保持电路和采用该电路的流水线模数转换器动态范围扩展方法 |
CN105375929A (zh) * | 2014-08-25 | 2016-03-02 | 联发科技股份有限公司 | 共振设备 |
CN105375929B (zh) * | 2014-08-25 | 2019-05-31 | 联发科技股份有限公司 | 共振设备 |
CN105591653A (zh) * | 2014-11-10 | 2016-05-18 | 亚德诺半导体集团 | 具有跨导器网络用于动态调整环路滤波器系数的△-σ调制器 |
CN105591653B (zh) * | 2014-11-10 | 2019-05-14 | 亚德诺半导体集团 | 具有跨导器网络用于动态调整环路滤波器系数的△-σ调制器 |
CN110023750A (zh) * | 2016-10-28 | 2019-07-16 | 西门子股份公司 | 以数字形式提供气相色谱测量的气相色谱(gc)检测器 |
CN110023750B (zh) * | 2016-10-28 | 2021-09-24 | 西门子股份公司 | 以数字形式提供气相色谱测量的气相色谱(gc)检测器 |
US11327057B2 (en) | 2016-10-28 | 2022-05-10 | Siemens Aktiengesellschaft | Gas Chromatograph (GC) detector to provide GC measurement in digital form |
CN110086466A (zh) * | 2018-01-26 | 2019-08-02 | 华为技术有限公司 | 一种dac误差测量方法及装置 |
CN110086466B (zh) * | 2018-01-26 | 2020-11-24 | 华为技术有限公司 | 一种dac误差测量方法及装置 |
US11139826B2 (en) | 2018-01-26 | 2021-10-05 | Huawei Technologies Co., Ltd. | DAC error measurement method and apparatus |
CN114285415A (zh) * | 2020-09-28 | 2022-04-05 | 上海复旦微电子集团股份有限公司 | 模数转换装置 |
Also Published As
Publication number | Publication date |
---|---|
EP1766782A1 (en) | 2007-03-28 |
EP1766782B1 (en) | 2008-11-19 |
US20050285763A1 (en) | 2005-12-29 |
WO2006006993A1 (en) | 2006-01-19 |
DE602005011140D1 (de) | 2009-01-02 |
CN1977458B (zh) | 2012-09-05 |
ATE415013T1 (de) | 2008-12-15 |
US7095345B2 (en) | 2006-08-22 |
JP2008505534A (ja) | 2008-02-21 |
JP2010063180A (ja) | 2010-03-18 |
JP4777455B2 (ja) | 2011-09-21 |
JP4564058B2 (ja) | 2010-10-20 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1977458A (zh) | 用于连续时间的增量累加模数转换器的混合调谐电路 | |
US5055843A (en) | Sigma delta modulator with distributed prefiltering and feedback | |
US8570201B2 (en) | Direct feedback for continuous-time oversampled converters | |
US5471209A (en) | Sigma-delta converter having a digital logic gate core | |
CN1956341B (zh) | 连续时间delta-sigma调制器的背景校正电路和方法 | |
US7944378B1 (en) | Circuits and methods for calibrating analog and digital circuits | |
CN106209104A (zh) | 模数转换器 | |
AU758094B2 (en) | Method and apparatus for eliminating clock jitter in continuous-time delta-sigma analog-to-digital converters | |
CN101635571B (zh) | 一种高速流水线模数转换器及其时钟调整方法 | |
CN102377421A (zh) | 开关电容电路 | |
EP3840226B1 (en) | Device and method for enhancing voltage regulation performance | |
US10763887B2 (en) | Sigma delta analog to digital converter | |
CN113552793B (zh) | 一种自校准的高精度数字时间转换电路 | |
CN116208163A (zh) | Δ-∑模数转换器的增益可编程技术 | |
EP0190694A2 (en) | Oversampling converter | |
CN114285415A (zh) | 模数转换装置 | |
CN106571828A (zh) | 一种连续时间Sigma-Delta调制器 | |
EP1890383B1 (en) | A hybrid tuning circuit for continuous-time sigma-delta analog-to-digital converter | |
Asish et al. | High speed error correction in continuous-time ramp generators using loop gain optimization | |
US11742872B2 (en) | Ad converter | |
US20210239781A1 (en) | Method and system for full cycle error correction of inductor current measurement for switching regulators | |
CN116865764A (zh) | 增量型Sigma-Delta转换器结构、系统结构及扩展计数方法 | |
CN107294537B (zh) | 一种基于Sigma Delta Modulator的模数转换器 | |
CN205179024U (zh) | 一种连续时间Sigma-Delta调制器 | |
CN114616757A (zh) | 用于减少开关电容器模数转换器中的电荷损失的电路和方法 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant |