CN1924981A - 电流驱动电路及使用它的显示装置 - Google Patents
电流驱动电路及使用它的显示装置 Download PDFInfo
- Publication number
- CN1924981A CN1924981A CNA2006100752117A CN200610075211A CN1924981A CN 1924981 A CN1924981 A CN 1924981A CN A2006100752117 A CNA2006100752117 A CN A2006100752117A CN 200610075211 A CN200610075211 A CN 200610075211A CN 1924981 A CN1924981 A CN 1924981A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- current
- power supply
- supply potential
- node
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Granted
Links
Images
Classifications
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
- G09G3/3275—Details of drivers for data electrodes
- G09G3/3283—Details of drivers for data electrodes in which the data driver supplies a variable data current for setting the current through, or the voltage across, the light-emitting elements
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G3/00—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
- G09G3/20—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
- G09G3/22—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources
- G09G3/30—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels
- G09G3/32—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED]
- G09G3/3208—Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters using controlled light sources using electroluminescent panels semiconductive, e.g. using light-emitting diodes [LED] organic, e.g. using organic light-emitting diodes [OLED]
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2310/00—Command of the display device
- G09G2310/02—Addressing, scanning or driving the display screen or processing steps related thereto
- G09G2310/0264—Details of driving circuits
- G09G2310/027—Details of drivers for data electrodes, the drivers handling digital grey scale data, e.g. use of D/A converters
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/02—Improving the quality of display appearance
- G09G2320/0252—Improving the response speed
-
- G—PHYSICS
- G09—EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
- G09G—ARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
- G09G2320/00—Control of display operating conditions
- G09G2320/06—Adjustment of display parameters
- G09G2320/066—Adjustment of display parameters for control of contrast
Landscapes
- Engineering & Computer Science (AREA)
- Physics & Mathematics (AREA)
- Computer Hardware Design (AREA)
- General Physics & Mathematics (AREA)
- Theoretical Computer Science (AREA)
- Control Of Indicators Other Than Cathode Ray Tubes (AREA)
- Control Of El Displays (AREA)
Abstract
在电流驱动型显示装置等中设置的电流驱动电路,谋求低灰度显示时误差的校正和动作速度的提高。电流驱动电路(130)具有NMOS(151、154)和PMOS(152、153)。NMOS(154)利用从基准电压生成电路(140)施加的显示电压(Vdata)进行栅极控制,从输出端子(OUT)向接地端子(GND)引入输出电流(Iout)。PMOS(151)利用校正电压(Voffset)进行栅极控制,在漏源之间流过校正电流。与该校正电流成比例的校正电流(Ioffset)利用构成电流镜像电路的PMOS(152、153),流过该PMOS(153)的源漏之间。由此,从电源端子(VDD)向输出端子(OUT)注入校正电流(Ioffset),校正向接地端子(GND)引入的输出电流(Iout)的误差量。
Description
技术领域
本发明涉及用来驱动有机EL(电致发光)显示装置等电流驱动型显示装置等的电流驱动电路,特别涉及能够校正灰度调整等的输出电流的电流驱动电路及使用它的显示装置。
背景技术
过去,作为有机EL显示装置等电流驱动型显示装置,例如,有下面的文献记载的装置。
【专利文献1】特开2000-293245号公报
图9是专利文献1等记载的具有现有的电流驱动电路的电流驱动型显示装置的概略结构图。
该电流驱动型显示装置是有机EL显示装置,具有图像显示用的EL显示面板10。EL显示面板10具有多根行线11和与其正交的多根列线12,在这些行线11和列线12的交叉点上分别连接有机EL元件13,呈矩阵状配置。多根行线11与行选择电路20连接,同时,多根列线12与电流驱动电路30连接。行选择电路20是用来根据由未图示的控制电路施加的控制信号选择多根行线11的电路,具有用来选择各行线11的多个开关元件21。
电流驱动电路30是使与显示数据(例如灰度数据)对应的恒定电流流向多个输出端子OUT1、OUT2、OUT3、...,驱动列线12,点亮驱动有机EL元件13的电路。具有未图示的控制电路、基准电压生成电路40和多个驱动器单元50-1、50-2、50-3、...。基准电压生成电路40是连接在电源端子VDD和接地端子GND之间,根据从基准电压端子VEL施加的基准电压Vvel,使电源端子VDD和接地端子GND之间流过基准电流Iref,生成与显示数据对应的基准显示电压Vdata的电路。其输出侧与多个驱动器单元50-1、50-2、50-3、...连接。各驱动器单元50-1、50-2、50-3、...是利用电流镜像电路使分别与各列线12连接的驱动器输出端子OUT1、OUT2、OUT3、...流过与基准电流Iref成比例的恒定电流Iout1、Iout2、Iout3、...的电路。
图10是表示图9中的基准电压生成电路40的概略结构图。
该基准电压生成电路40具有串联连接在电源端子VDD和接地端子GND之间的负载电阻41和N沟道型MOS晶体管(以下称作‘NMOS’)43,该NMOS43的栅极由电压跟随的放大器(以下称作‘运算放大器’)42控制。运算放大器42的非反相输入端子连接在负载电阻41和NMOS43的连接点上。反相输入端子与基准电压端子VEL连接,输出端子与NMOS43的栅极和显示电压端子DATA连接。
电源端子VDD和显示电压端子DATA之间流过的基准电流Iref由输入到基准电压端子VEL的基准电压Vvel和负载电阻41决定。负载电阻41的端子电压Vr因运算放大器42的电压跟随动作,而变成和基准电压Vvel相同的电压。其结果是使基准电流Iref的电流值变为(基准电压Vvel/负载电阻41的电阻值r),从显示电压端子DATA输出基准的显示电压Vdata,再供给多个驱动器单元50-1、...。
图11是表示图9的驱动器单元50-1的结构图。
驱动器单元50-1和其他驱动器单元50-2、50-3、...电路结构相同,由NMOS51构成。NMOS51的栅极与显示电压端子DATA连接,漏极与输出端子OUT1连接,源极与接地端子GND连接。若NMOS51是和图10中的NMOS43等同的元件,则流过输出端子OUT1的输出电流Iout1的电流值变得和基准电流Iref相等。
当利用这样的输出电流Iout1驱动列线12时,输出电流Iout1、...沿着行选择电路20的电源端子VDD→ON状态的开关元件21→行线11→有机EL元件13→列线12→输出端子OUT1、...的路径流动,该有机EL元件13按照与显示数据对应的灰度(亮度)发光。
图12是具有现有的其他电流驱动电路的电流驱动型显示装置的概略结构图,对和图9中的要素通用的要素附加通用的符号。
该电流驱动型显示装置是有机EL显示装置,具有和图9同样的EL显示面板10、行选择电路20和与图9不同的电流驱动电路60。电流驱动电路60由按预定的时序输出开关切换用的控制信号sw1、sw2等的控制电路61、生成基准电流Iref再输出基准电压Vref的基准电流生成电路62、将显示电流用的数字显示数据Din变换成模拟显示电流Snk的电流数字/模拟变换器(以下称作‘电流DAC’)70和驱动多根(N)列线12的多个驱动器单元80-1、80-2、80-3、...、80-N等构成。
图13是表示图12中的电流DAC70的概略结构图。
该电流DAC70是根据从基准电流生成电路62施加的基准电压Vref输出例如与8位的显示数据Din成比例的显示电流Snk(=Iref×Din)的电路,由输入基准电压Vref的NMOS71、负载用的P沟道型MOS晶体管(以下称作‘PMOS’)72和电流变换部73等构成。NMOS71和PMOS72串联连接在接地端子GND和电源端子VDD之间。电流变换部73由和PMOS72一起构成电流镜像电路的多个PMOS等构成。
图14是表示图12中的驱动器单元80-1的结构图。
驱动器单元80-1和其他驱动器单元80-2、80-3、...、80-N的电路结构相同,是锁存来自电流DAC70的显示电流Snk,向输出端子OUT1流过用来驱动列线12的输出电流Iout1的电路。该驱动器单元80-1由利用控制信号sw1、sw2进行ON/OFF动作的开关81、83、负载用的NMOS82、控制栅极电压Vgn的电流/电压变换(以下称作‘I/V变换’)用的电容器84和向输出端子OUT1流过与栅极电压Vgn对应的输出电流Iout1的NMOS85构成。
图15是图12、图14的时序图。
在图14的驱动器单元80-1中,在电流写入时间T1的期间,开关81、83处于ON状态,与显示数据Din(D1、D2、...DN)中的数据D1成比例的显示电流Snk流过NMOS82和电容器84,产生与该电流成比例的栅极电压Vgn。该电流写入时间T1由显示电流Snk、栅极电压Vgn和电容器84的电容Cap决定,由T1=(Cap×Vgn)/Snk来表示。在下一个电流保持时间T2的期间,开关81、83处于OFF状态,利用电容器84保持的栅极电压Vgn,使NMOS85的漏源之间流过输出电流Iout1,经输出端子OUT1驱动列线12,点亮有机EL元件13。
对于其他的驱动器单元80-2、...、80-N也一样,进行与显示数据D2、...DN成比例的显示电流Snk的写入和保持,按顺序使输出端子OUT2、...OUTN流过输出电流Iout2、...IoutN,点亮其余的有机EL元件13。
但是,图9、图12所示的现有的电流驱动电路30、60存在下面(1)、(2)中的问题。
(1)图9的电流驱动电路30
在图10的基准电压生成电路40中,基准的显示电压Vdata由运算放大器42的工作输出电压范围决定。因此,当显示电压Vdata是接近接地电位VSS(=0V)的电压时(显示低灰度的黑色或与此相近的颜色时),因运算放大器42的偏移电压而使输出的显示电压Vdata相对输入的基准电压Vvel的误差增大。此外,在图11的驱动器单元50-1中,输出电流Iout1用的输出端子OUT1因进行对电流引入(基准电流Iref>0)的电流输出,故当NMOS51流过阈值之下的电流(=源漏间的漏电流)时,使低灰度显示时(基准电流Iref>>0)的调整变得困难。
(2)图12的电流驱动电路60
在图14的驱动器单元80-1中,对电容器84的电流写入时间T1(=(Cap×Vgn)/Snk)由写入用的显示电流Snk、栅极电压Vgn和电容器84的容量Cap决定。其中,因电容器84的大小一定,故驱动器单元80-1的动作速度由写入用的显示电流Snk的电流值决定。因此,存在当低灰度写入时(显示电流Snk微小时)驱动器单元80-1的动作速度低的问题。为了解决这一问题,当使写入时间T1高速时,栅极电压Vgn降低,这时低灰度时的输出电流Iout1的电流误差增大。
发明内容
本发明的第1技术方面的电流驱动电路,包括:连接在输出端子和第1电源电位节点之间,以和输入信号的大小对应的导电率从上述输出端子向上述第1电源电位节点引入输出电流的第1晶体管;连接在第1节点和上述第1电源电位节点之间,导电率与校正信号的大小对应变化的第2晶体管;连接在第2电源电位节点和上述第1节点之间,经上述第1节点和上述第2晶体管,从上述第2电源电位节点向上述第1电源电位节点流过第1校正电流的负载用的第3晶体管;连接在上述第2电源电位节点和上述输出端子之间,从上述第2电源电位节点向上述输出端子注入与上述第1校正电流对应的第2校正电流,校正向上述第1电源电位节点引入的上述输出电流的误差量的第4晶体管。
本发明的第2技术方面的电流驱动电路,包括:连接在输出节点和第1电源电位节点之间,与基准电压的大小对应从上述输出节点向上述第1电源电位节点引入电流的第1晶体管;使上述输出节点上的电压跟随输入信号的大小,输出上述基准电压再施加给上述输出节点的电压跟随放大器;连接在第1节点和上述第1电源电位节点之间,导电率与校正信号的大小对应变化的第2晶体管;连接在第2电源电位节点和上述第1节点之间,经上述第1节点和上述第2晶体管,从上述第2电源电位节点向上述第1电源电位节点流过第1校正电流的负载用的第3晶体管;连接在上述第2电源电位节点和上述输出节点之间,从上述第2电源电位节点向上述输出节点注入与上述第1校正电流对应的第2校正电流,校正从上述输出节点向上述第1电源电位节点引入的上述电流的误差量的第4晶体管;驱动上述输出节点上的电压,生成输出电流的驱动装置。
本发明的第3技术方面的电流驱动电路,包括:经第1开关取入输入信号,保持该输入信号的电荷,并输出与该保持的电荷对应的第1控制电压的第1电容器;经第2开关取入校正信号,保持该校正信号的电荷,并输出与该保持的电荷对应的第2控制电压的第2电容器;连接在输出端子和第1电源电位节点之间,以和上述第1控制电压的大小对应的导电率从上述输出端子向上述第1电源电位节点引入输出电流的第1晶体管;连接在第2电源电位节点和上述输出端子之间,以和上述第2控制电压的大小对应的导电率,从上述第2电源电位节点向上述输出端子注入校正电流,校正向上述第1电源电位节点引入的上述输出电流的误差量的第2晶体管。
本发明的第4技术方面的显示装置,包括:权利要求1~3项中任何一项所记载的电流驱动电路;和由上述电流驱动电路驱动的显示面板。
本发明的第5技术方面是在第4技术方面的显示装置,上述输入信号是和在上述显示面板上显示的显示数据对应的信号,上述校正信号是与上述显示数据的灰度校正量对应的信号。
若按照本发明的第1、2、4、5技术方面,采用电流推挽结构,当对输出端子引入第1晶体管的输出电流时,进行第4晶体管的校正电流的注入,所以,可以通过校正信号,使施加给第1晶体管的输入信号的大小偏移任意的值。因此,例如,在显示装置中,可以校正作为低灰度显示时误差产生原因的第1晶体管的漏电流。
若按照本发明的第3、4、5技术方面,采用电流推挽结构,当对输出端子引入第1晶体管的输出电流时,进行第4晶体管的校正电流的注入,所以,通过该校正电流可以缩短向电容器的写入时间,可以提高电流驱动电路的工作速度。因此,可以减小写入速度高速化时产生的输出电流误差。
附图说明
图1是表示具有本发明实施例1的电流驱动电路的电流驱动型显示装置的概略结构的图。
图2是用来说明图1的动作的图1中的NMOS151、154和PMOS153的特性图。
图3是表示具有本发明实施例2的电流驱动电路的概略结构的图。
图4是具有本发明实施例3的电流驱动电路的电流驱动型显示装置的概略结构的图。
图5是表示图4中的基准电流生成电路360的概略结构的图。
图6是表示图4中的电流DAC370的概略结构的图。
图7是表示图4中的驱动器单元380-1的结构图。
图8是图4、图7的时序图。
图9是具有现有的电流驱动电路的电流驱动型显示装置的概略结构的图。
图10是表示图9中的基准电压生成电路40的概略结构的图。
图11是表示图9中的驱动器单元50-1的结构图。
图12是具有现有的另一电流驱动电路的电流驱动型显示装置的概略结构的图。
图13是表示图12中的电流DAC70的概略结构的图。
图14是表示图12中的驱动器单元80-1的结构图。
图15是图12、图14的时序图。
具体实施方式
本发明的最佳实施方式的电流驱动电路包括:连接在输出端子和接地端子之间,以和显示电压的大小对应的导电率从上述输出端子向上述接地端子引入输出电流的第1MOS晶体管;连接在第1节点和上述接地端子之间,导电率与校正电压的大小对应变化的第2MOS晶体管;连接在电源电位节点和上述第1节点之间,经上述第1节点和上述第2MOS晶体管,从上述电源电位节点向上述接地端子流过第1校正电流的负载用的第3MOS晶体管;连接在上述电源电位节点和上述输出端子之间,从上述电源电位节点向上述输出端子注入与上述第1校正电流对应的第2校正电流,校正向上述接地端子引入的上述输出电流的误差量的第4MOS晶体管。而且,利用上述校正后的输出电流点亮驱动显示面板。
【实施例1】
(结构)
图1是表示具有本发明实施例1的电流驱动电路的电流驱动型显示装置(例如,有机EL显示装置)的概略结构的图,对和现有图9的装置中的要素通用的要素附加通用的符号。
本实施例1的有机EL显示装置包括:和现有图9的装置一样的图像显示用EL显示面板10;选择该EL显示面板10的行线11的行选择电路20;用来驱动EL显示面板10的列线12的结构和过去不同的电流驱动电路130。
电流驱动电路130是利用与显示数据(例如,灰度数据)对应的恒定电流驱动多根列线12使有机EL元件13点亮驱动的电路,具有输出各种控制信号的未图示的控制电路、基准电压生成电路140和多个驱动器单元150(但是,在图1中只示出1个驱动器单元)等。
基准电压生成电路140例如由现有图10的电路构成,是连接在第2电源电位节点(例如电源端子VDD)和第1电源电位节点(例如接地端子GND)之间,根据由基准电压端子VEL施加的基准电压Vvel,在电源端子VDD和接地端子GND之间流过基准电流Iref,生成输入信号(例如,与显示数据对应的基准的显示电压Vdata)再从显示电压端子DATA输出的电路。该基准电压发生电路140的输出侧与多个驱动器单元150连接。
各驱动器单元150具有电源端子VDD、接地端子GND、输入显示电压Vdata的显示电压端子DATA、输入用来设定校正电流的校正信号(例如,校正电压Voffset)的校正电压端子OFFSET、与列线12连接的输出端子OUT、电流注入用的第2、第3、第4晶体管(例如,NMOS151、PMOS152、153)和电流引入用的第1晶体管(例如,NMOS154)。
校正电压端子OFFSET与NMOS151的栅极连接,该NMOS151的源极与接地端子GND连接。NMOS151的漏极侧的第1节点与构成电流镜像电路的PMOS152、153的各栅极和该PMOS152的漏极连接。PMOS152、153的源极与电源端子VDD连接,该PMOS153的漏极与输出端子OUT和NMOS154的漏极连接。NMOS154的源极与接地端子GND连接。
(动作)
图2是用来说明图1的动作的图1中的NMOS151、154和PMOS153的特性图。
图2的横轴是NMOS151、154的栅源间电压Vgs,纵轴是漏源间电流Ids。Voffset是加在NMOS151的栅源间的校正电压,Vdata是加在NMOS154的栅源间的显示电压,Idata是流过NMOS154的漏源间的显示电流,Ioffset是流过PMOS153的源漏间的校正电流。
当对电源端子VDD施加电源电压、向基准电压端子VEL输入基准电压Vvel时,由基准电压生成电路140生成与显示数据对应的基准的显示电压Vdata,该显示电压Vdata从显示电压端子DATA输出再施加给NMOS154的栅极。由此,在NMOS154的漏源间产生显示电流Idata。当从校正电压端子OFFSET输入校正电压Voffset时,在NMOS151的漏源间产生第1校正电流,与该校正电流成比例的第2校正电流Ioffset通过由PMOS152、153构成的电流镜像电路,流入输出端子OUT。
出现在输出端子OUT上的输出电流Iout变成(Idata-Ioffset),通过调整校正电压Voffset,不仅能够进行由NMOS154产生的引入电流(=显示电流Idata)的调整,而且可以进行由PMOS153产生的注入电流(=校正电流Ioffset)的调整,可以校正低灰度时流过输出端子OUT的输出电流Iout的0附近的误差。
若利用这样的输出电流Iout去驱动列线12,则输出电流Iout按照行选择电路20的电源端子VDD→ON状态的开关元件21→行线11→有机EL元件13→列线12→输出端子OUT的路径流动,该有机EL元件13按照与显示数据对应的灰度(亮度)点亮。
(效果)
在本实施例1中,采用电流推挽结构,当对输出端子OUT引入NMOS154的显示电流Idata时,进行PMOS153的校正电流Ioffset的注入,所以,可以通过校正电压Voffset的设定,使施加给NMOS154的栅极的显示电压Vdata偏移(移动)到任意电压值。通过偏移该显示电压Vdata,可以使基准电压发生电路140内的例如图10的运算放大器42的输出电压移到工作输出电压范围之内。因此,可以校正作为低灰度显示时0附近的显示电压Vdata的误差产生原因的NMOS154的漏电流。
【实施例2】
(结构)
图3是表示本发明实施例2的电流驱动电路的概略结构的图。
本实施例2的电流驱动电路230是驱动图1所示的实施例1的EL面板10的电路,包括:输出各种控制信号的未图示的控制电路、基准电压生成电路240和多个驱动器单元250(但是,在图3中只示出1个驱动器单元)等。
基准电压生成电路240是与现有图10的基准电流生成电路40和图1的实施例1的基准电压生成电路140对应的电路,包括第2电源电位节点(例如,电源端子VDD)、第1电源电位节点(例如接地端子GND)、输入输入信号(例如基准电压Vvel)的基准电压端子VEL、输入校正信号(例如,校正电压Voffset)的校正电压端子OFFSET、流过基准电流Iref的输出节点(例如,基准电流端子REL)、运算放大器电流注入用的第2、第3、第4晶体管(例如,NMOS242、PMOS243、244)、电流引入用第1晶体管(例如,NMOS245)和电流设定电阻246。
运算放大器241的反相输入端子与基准电压端子VEL连接,非反相输入端子与PMOS244的漏极、NMOS245的漏极和基准电流端子REL连接,输出端子与NMOS245的栅极连接。NMOS245的源极与接地端子GND连接。NMOS242的栅极与校正电压端子OFFSET连接,源极与接地端子GND连接,漏极侧的第1节点与PMOS243的漏极和栅极连接。PMOS243的源极与电源端子VDD连接,漏极和栅极与PMOS244的栅极连接。PMOS244的源极与电源端子VDD连接,漏极与基准电流端子REL和NMOS245的漏极连接。基准电流端子REL经电流设定电阻246与电源端子VDD连接。
由运算放大器241、NMOS245和电流设定电阻246构成反馈电路,进而,由PMOS243、244构成电流镜像电路。基准电流端子REL与驱动装置(例如,多个驱动器单元250)连接。
各驱动器单元250例如和基准电压生成电路240的NMOS242、245和PMOS243、244一样,由NMOS251、254和PMOS252、253构成。NMOS251的栅极与校正电压端子OFFSET连接,源极与接地端子GND连接,漏极与构成电流镜像电路的PMOS252、253的各栅极和PMOS252的漏极连接。PMOS252、253的各源极与电源端子VDD连接,该PMOS253的漏极与输出端子OUT和NMOS254的漏极连接。NMOS254的栅极与运算放大器241的输出端子连接,源极与接地端子GND连接。输出端子OUT与图1的列线12连接。
(动作)
NMOS242、245和PMOS244具有和实施例1的图2同样的特性。
当对电源端子VDD施加电源电压、向基准电压端子VEL输入基准电压Vvel、向校正电压端子OFFSET输入校正电压Voffset时,对NMOS242的栅极施加校正电压Voffset,在该NMOS242的漏源间流过第1校正电流。与该第1校正电流成比例的第2校正电流Ioffset通过由PMOS243、244构成的电流镜像电路,流入基准电流端子REL。当从基准电压端子VEL输入的基准电压Vvel施加给运算放大器241的反相输入端子时,调整NMOS245的栅极电压(=作为与显示数据对应的基准电压的显示电压Vdata),使由运算放大器241、NMOS245和电流设定电阻246构成的反馈电路流过变成基准电流端子REL的电压=流过电流设定电阻246的基准电流Iref×基准设定电阻246的电阻值Rref的显示电流Idata。流过电流设定电阻246的基准电流Iref由校正电流Ioffset和显示电流Idata决定,变成Iref=Idata-Ioffset。
当对PMOS254的栅极施加显示电压Vdata、同时对NMOS251的栅极施加校正电压Voffset时,可以经输出端子OUT驱动列线12。这样,输出电流Iout按照行选择电路20的电源端子VDD→ON状态的开关元件21→行线11→有机EL元件13→列线12→输出端子OUT的路径流动,该有机EL元件13按照与显示数据对应的灰度(亮度)发光。
(效果)
本实施例2和实施例1大致相同,采用电流推挽结构,当对基准电流端子REL引入NMOS245的显示电流Idata时,进行PMOS244的校正电流Ioffset的注入,所以,可以通过设定校正电压Voffset,使施加给NMOS245的栅极的显示电压Vdata偏移(移动)到任意电压值。通过偏移该显示电压Vdata,可以使运算放大器241输出的显示电压Vdata移到工作输出电压范围之内。因此,可以校正作为低灰度时0附近的显示电压Vdata的误差产生原因的NMOS245的漏电流。
【实施例3】
(结构)
图4是表示具有本发明实施例3的电流驱动电路的电流驱动型显示装置(例如有机EL显示装置)的概略结构的图。
该有机EL显示装置是驱动和现有图12的同样的图像显示用的EL显示面板10的电路,具有和图12同样的EL显示面板10、行选择电路20和与图12不同的电流驱动电路300。电流驱动电路300由按预定的时序输出开关切换用的控制信号sw1、sw2、sw3、sw4等的控制电路350、生成基准电流Iref再输出基准电压Vref的基准电流生成电路360、在将显示电流用的数字显示数据Din变换成模拟输入信号(例如,显示电流Snk)的同时将偏移电流用的数字校正数据Ioff变换成模拟校正信号(例如,校正电流Sr)的电流DAC370和驱动多根(N)列线12的多个驱动器单元380-1、380-2、...380-N等构成。
图5是表示图4中的基准电流生成电路360的概略结构的图。
该基准电压生成电路360具有输入来自基准电压端子VEL的基准电压Vvel的运算放大器361、串联连接在第2电源电位节点(例如,电源端子VDD)和第1电源电位节点(例如接地端子GND)之间的PMOS362和负载电阻363,该PMOS362的栅极由运算放大器361控制。运算放大器361的非反相输入端子与电源端子VDD和PMOS362的源极连接,反相输入端子与基准电压端子VEL连接,输出基准电压Vref的输出端子与PMOS362的栅极连接。
利用运算放大器361的电压跟随动作控制PMOS362的栅极,使电源端子VDD的电压和基准电压Vref相同,使该PMOS362源漏间和负载电阻363流过基准电流Iref。而且从运算放大器361的输出端子输出与基准电流Iref对应的基准电压Vref,供给电流DAC370。
图6是表示图4中的电流DAC370的概略结构图。
该电流DAC370例如是根据从基准电流生成电路360施加的基准电压Vref输出和8位显示数据Din成比例的显示电流Snk(=Iref×Din),同时,输出和3位的校正数据Ioff成比例的校正电流Src(=Iref×Ioff)的电路,由输入基准电压Vref的NMOS371、负载用的PMOS372和电流变换部373、374等构成。NMOS371和PMOS372串联连接在接地端子GND和电源端子VDD之间。电流变换部373由利用与NMOS371一起构成电流镜像电路的3个NMOS373a输出校正电流Src的电路部分,和利用与PMOS372一起构成电流镜像电路的3个PMOS373b形成的电路部分构成。电流变换部374是由与利用3个PMOS373b形成的电路部分的输出侧连接、与PMOS372一起构成电流镜像电路的多个PMOS374a构成、输出显示电流Snk的电路。
图7是表示图4中的驱动器单元380-1的结构图。
驱动器单元380-1与其余的驱动器单元380-2、...380-N的电路结构相同,是锁存作为来自电流DAC370的输入信号的显示电流Snk和作为校正信号的校正电流Src,使输出端子OUT1流过用来驱动列线12的输出电流Iout1的电路。该驱动器单元380-1由利用控制信号sw1、sw2进行ON/OFF动作来取入校正信号Src的第2开关381、383、负载用的PMOS382、控制第2控制电压(例如,栅极电压Vgp)的I/V变换用的容量值为Cap1的第2电容器384、向输出端子OUT1注入作为与栅极电压Vgp对应的校正电流的注入电流Ioutp的第2晶体管(例如,PMOS385)、利用控制信号sw3、sw4进行ON/OFF动作来取入显示电流Snk的第1开关391、393、负载用的NMOS392、控制第1控制电压(例如,栅极电压Vgn)的I/V变换用的容量值为Cap2的第1电容器394和从输出端子OUT1引入作为与栅极电压Vgn对应的输出电流的引入电流Ioutn的第1晶体管(例如,NMOS395)构成。
(动作)
图8是图4、图7的时序图。
对电源端子VDD施加电源电压,向图5的基准电流生成电路360的基准电压端子VEL输入基准电压Vvel,利用运算放大器361的电压跟随动作,使负载电阻363流过基准电流Iref,从运算放大器361的输出端子输出与其对应的基准电压Vref,供给图6的电流DAC370。
在电流DAC370中,当对NMOS371的栅极输入基准电压Vref时,PMOS372和NMOS371流过电流,和它们一起构成电流镜像电路的电流变换部373、374也流过电流。这样,从电流变换部373的3个NMOS373a输出与3位的校正数据Ioff成比例的校正电流Src(=-Ioff×Iref),进而,从电流变换部374的多个PMOS374a输出与3位的校正数据Ioff和8位的显示数据Din成比例的显示电流Snk(=Iref(Ioff+Din)),并施加给各驱动器单元380-1~380-N。
在图7的驱动器单元380-1中,在电流写入时间T1的期间,开关381、383、391、393处于ON状态,与显示数据Din(D1、D2、...DN)中的数据D1成比例的显示电流Snk流过NMOS 392和电容器394,产生与该电流成比例的栅极电压Vgn,同时,校正电流Src流过PMOS382和电容器384,产生与该电流成比例的栅极电压Vgp。在下一个电流保持时间T2的期间,开关381、383、391、393处于OFF状态,利用电容器384保持的栅极电压Vgp,使PMOS385的漏源之间流过注入电流Ioutp,同时,利用电容器394保持的栅极电压Vgn,使NMOS395的漏源之间流过引入电流Ioutn,在输出端子OUT1产生输出电流Iout1(=Ioutn-Ioutp)。输出电流Iout1可由下式表示,是与数据D1成比例的电流。
Iout1=Iref×(Ioff-Ioff-D1)
当输出端子OUT1流过这样的输出电流Iout1时,驱动列线12,点亮有机EL元件13。
对于其他的驱动器单元380-2、...、380-N也一样,进行与显示数据D2、...DN成比例的显示电流Snk和校正电流Src的写入和保持,按顺序使输出端子OUT2、...OUTN流过输出电流Iout2、...IoutN,点亮其余的有机EL元件13。
(效果)
在本实施例3中,各驱动器单元380-1~380-N的各输出端子OUT1~OUTN为通过引入与显示电流Snk对应的电流Ioutn和注入与校正电流Src对应的电流Ioutp,调整输出电流Iout1~IoutN的结构,所以,可以通过校正电流Src(=-Ioff×Iref)缩短电流写入时间T1,可以提高电流驱动电路300的动作速度。因此,可以减小高速化电流写入速度时的电流误差。
此外,本发明不限于上述实施例1~3,例如,也可以将各实施例1~3的电流驱动电路130、230、300变成图中所示之外的晶体管或电路结构,或者,也可以将电流驱动电路130、230、300用于电流驱动型显示装置之外的各种装置。
Claims (5)
1、一种电流驱动电路,其特征在于,包括:
连接在输出端子和第1电源电位节点之间,以和输入信号的大小对应的导电率从上述输出端子向上述第1电源电位节点引入输出电流的第1晶体管;
连接在第1节点和上述第1电源电位节点之间,导电率与校正信号的大小对应变化的第2晶体管;
连接在第2电源电位节点和上述第1节点之间,经上述第1节点和上述第2晶体管,从上述第2电源电位节点向上述第1电源电位节点流过第1校正电流的负载用的第3晶体管;
连接在上述第2电源电位节点和上述输出端子之间,从上述第2电源电位节点向上述输出端子注入与上述第1校正电流对应的第2校正电流,校正向上述第1电源电位节点引入的上述输出电流的误差量的第4晶体管。
2、一种电流驱动电路,其特征在于,包括:
连接在输出节点和第1电源电位节点之间,与基准电压的大小对应从上述输出节点向上述第1电源电位节点引入电流的第1晶体管;
使上述输出节点上的电压跟随输入信号的大小,输出上述基准电压再施加给上述输出节点的电压跟随放大器;
连接在第1节点和上述第1电源电位节点之间,导电率与校正信号的大小对应变化的第2晶体管;
连接在第2电源电位节点和上述第1节点之间,经上述第1节点和上述第2晶体管,从上述第2电源电位节点向上述第1电源电位节点流过第1校正电流的负载用的第3晶体管;
连接在上述第2电源电位节点和上述输出节点之间,从上述第2电源电位节点向上述输出节点注入与上述第1校正电流对应的第2校正电流,校正从上述输出节点向上述第1电源电位节点引入的上述电流的误差量的第4晶体管;
驱动上述输出节点上的电压,生成输出电流的驱动装置。
3、一种电流驱动电路,其特征在于,包括:
经第1开关取入输入信号,保持该输入信号的电荷,并输出与该保持的电荷对应的第1控制电压的第1电容器;
经第2开关取入校正信号,保持该校正信号的电荷,并输出与该保持的电荷对应的第2控制电压的第2电容器;
连接在输出端子和第1电源电位节点之间,以和上述第1控制电压的大小对应的导电率从上述输出端子向上述第1电源电位节点引入输出电流的第1晶体管;
连接在第2电源电位节点和上述输出端子之间,以和上述第2控制电压的大小对应的导电率,从上述第2电源电位节点向上述输出端子注入校正电流,校正向上述第1电源电位节点引入的上述输出电流的误差量的第2晶体管。
4、一种显示装置,其特征在于,包括:
权利要求1~3项中任何一项所记载的电流驱动电路;和
由上述电流驱动电路驱动的显示面板。
5、如权利要求4中所述的显示装置,其特征在于,
上述输入信号是和在上述显示面板上显示的显示数据对应的信号,
上述校正信号是与上述显示数据的灰度校正量对应的信号。
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP2005-250540 | 2005-08-31 | ||
JP2005250540 | 2005-08-31 | ||
JP2005250540A JP2007065230A (ja) | 2005-08-31 | 2005-08-31 | 電流ドライバ回路及びそれを用いた表示装置 |
Publications (2)
Publication Number | Publication Date |
---|---|
CN1924981A true CN1924981A (zh) | 2007-03-07 |
CN1924981B CN1924981B (zh) | 2010-06-16 |
Family
ID=37803391
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CN2006100752117A Expired - Fee Related CN1924981B (zh) | 2005-08-31 | 2006-04-14 | 电流驱动电路及使用它的显示装置 |
Country Status (4)
Country | Link |
---|---|
US (1) | US20070046589A1 (zh) |
JP (1) | JP2007065230A (zh) |
KR (1) | KR20070025936A (zh) |
CN (1) | CN1924981B (zh) |
Cited By (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015000156A1 (en) * | 2013-07-04 | 2015-01-08 | Nokia Corporation | Apparatus and method in apparatus |
CN108712800A (zh) * | 2018-06-27 | 2018-10-26 | 成都英特格灵微电子技术有限公司 | N位数字校准误差放大电路、led驱动电路及其误差放大失调电压补偿方法 |
Families Citing this family (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP4306750B2 (ja) | 2007-03-14 | 2009-08-05 | ソニー株式会社 | 撮像装置、撮像方法、露光制御方法、プログラム |
US8115724B2 (en) * | 2009-03-30 | 2012-02-14 | Sitronix Technology Corp. | Driving circuit for display panel |
KR101530134B1 (ko) | 2012-12-14 | 2015-06-19 | 주식회사 엘지화학 | 액정 소자 |
US9779788B1 (en) * | 2015-08-24 | 2017-10-03 | Ambiq Micro, Inc. | Sub-threshold enabled flash memory system |
Family Cites Families (12)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP3500322B2 (ja) * | 1999-04-09 | 2004-02-23 | シャープ株式会社 | 定電流駆動装置および定電流駆動半導体集積回路 |
JP3942007B2 (ja) * | 2001-06-29 | 2007-07-11 | 株式会社ルネサステクノロジ | 高周波電力増幅回路 |
JP3866084B2 (ja) * | 2001-11-08 | 2007-01-10 | 松下電器産業株式会社 | アクティブマトリクス型表示装置およびその駆動方法 |
JP4102088B2 (ja) * | 2002-03-27 | 2008-06-18 | 松下電器産業株式会社 | 階調制御用出力回路 |
JP4464062B2 (ja) * | 2003-03-24 | 2010-05-19 | Necエレクトロニクス株式会社 | 電流駆動回路及び表示装置 |
JP4720070B2 (ja) * | 2003-06-02 | 2011-07-13 | セイコーエプソン株式会社 | 電気光学装置、その駆動回路及び駆動方法、並びに電子機器 |
US8378939B2 (en) * | 2003-07-11 | 2013-02-19 | Semiconductor Energy Laboratory Co., Ltd. | Semiconductor device |
TWI247259B (en) * | 2003-08-06 | 2006-01-11 | Ind Tech Res Inst | Current drive system with high uniformity reference current and its current driver |
JP4009238B2 (ja) * | 2003-09-11 | 2007-11-14 | 松下電器産業株式会社 | 電流駆動装置及び表示装置 |
JP2005222030A (ja) * | 2004-01-05 | 2005-08-18 | Seiko Epson Corp | データ線駆動回路、電気光学装置および電子機器 |
JP2005309422A (ja) * | 2004-03-26 | 2005-11-04 | Seiko Epson Corp | 画素回路の駆動方法、画素回路、電気光学装置および電子機器 |
JP4740576B2 (ja) * | 2004-11-08 | 2011-08-03 | パナソニック株式会社 | 電流駆動装置 |
-
2005
- 2005-08-31 JP JP2005250540A patent/JP2007065230A/ja active Pending
-
2006
- 2006-04-11 KR KR1020060032638A patent/KR20070025936A/ko not_active Application Discontinuation
- 2006-04-14 CN CN2006100752117A patent/CN1924981B/zh not_active Expired - Fee Related
- 2006-06-07 US US11/448,129 patent/US20070046589A1/en not_active Abandoned
Cited By (4)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
WO2015000156A1 (en) * | 2013-07-04 | 2015-01-08 | Nokia Corporation | Apparatus and method in apparatus |
US9762190B2 (en) | 2013-07-04 | 2017-09-12 | Nokia Technologies Oy | Apparatus and method in apparatus |
CN108712800A (zh) * | 2018-06-27 | 2018-10-26 | 成都英特格灵微电子技术有限公司 | N位数字校准误差放大电路、led驱动电路及其误差放大失调电压补偿方法 |
CN108712800B (zh) * | 2018-06-27 | 2023-11-28 | 四川易冲科技有限公司 | N位数字校准误差放大电路、led驱动电路及其误差放大失调电压补偿方法 |
Also Published As
Publication number | Publication date |
---|---|
US20070046589A1 (en) | 2007-03-01 |
JP2007065230A (ja) | 2007-03-15 |
KR20070025936A (ko) | 2007-03-08 |
CN1924981B (zh) | 2010-06-16 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR102116034B1 (ko) | 비선형 감마 보상 전류 모드 디지털-아날로그 컨버터 및 이를 포함하는 표시 장치 | |
US8159427B2 (en) | Image display | |
TWI384447B (zh) | 顯示裝置及其驅動方法、以及顯示驅動裝置及其驅動方法 | |
US11551606B2 (en) | LED driving circuit, display panel, and pixel driving device | |
CN1794327A (zh) | 像素和发光显示器 | |
JP4015152B2 (ja) | 表示装置 | |
US20060139279A1 (en) | Light emitting device | |
CN1622174A (zh) | 显示装置以及显示装置的驱动方法 | |
CN1664899A (zh) | 电光学装置及其驱动电路与驱动方法以及电子机器 | |
TW200901134A (en) | Display drive apparatus, display apparatus and drive method | |
CN1573875A (zh) | 电光学装置、电光学装置的驱动方法及电子机器 | |
JP2009180765A (ja) | 表示駆動装置、表示装置及びその駆動方法 | |
CN102197420A (zh) | 具有效率变化补偿的电致发光显示器 | |
CN1614671A (zh) | 用于驱动电流负载器件的半导体器件,以及显示设备 | |
CN1924981A (zh) | 电流驱动电路及使用它的显示装置 | |
CN1811882A (zh) | 有机电致发光显示装置及其驱动方法 | |
CN1801297A (zh) | 显示设备,有机电致发光显示设备,及其驱动方法 | |
CN1645458A (zh) | 驱动电路、电光学装置及其驱动方法以及电子机器 | |
CN1702972A (zh) | Da转换器、数据线驱动电路、电光学装置、其驱动方法以及电子设备 | |
CN105609053A (zh) | 驱动装置、驱动方法和显示装置 | |
CN1808548A (zh) | 数据驱动集成电路及其发光二极管显示器 | |
KR102603602B1 (ko) | 픽셀 보상 장치와 그를 포함한 유기발광 표시장치 | |
CN1612196A (zh) | 电光学装置的驱动方法、电光学装置以及电子机器 | |
US8633878B2 (en) | Image display | |
JP4149500B2 (ja) | 電流供給回路 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C14 | Grant of patent or utility model | ||
GR01 | Patent grant | ||
C17 | Cessation of patent right | ||
CF01 | Termination of patent right due to non-payment of annual fee |
Granted publication date: 20100616 Termination date: 20120414 |