具体实施方式
在下文中,将参见图2至图14对本发明的示例性实施例进行描述。
图2示出根据本发明一个实施例的有机发光显示设备。
参见图2,根据本发明一个实施例的有机发光显示设备包括含有与扫描线S1~Sn、发射控制线E1~En和数据线D1~Dm相连的多个像素140的显示区域130,用于驱动扫描线S1~Sn和发射控制线E1~En的扫描驱动器110,用于驱动数据线D1~Dm的数据驱动部件120,和用于控制扫描驱动器110和数据驱动部件120的定时控制器150。
显示区域130包括形成在扫描线S1~Sn、发射控制线E1~En和数据线D1~Dm所分割的区域中的像素140。像素140接收来自外部的第一电源ELVDD的第一电压、第二电源ELVSS的第二电压和参考电源Vref的参考电压。像素140随后利用参考电源Vref的参考电压与第一电源ELVDD的第一电压之间的差异来补偿第一电源ELVDD的电压降。像素140响应于数据信号,提供从第一电源ELVDD经由有机发光二极管器件(未示出)到第二电源ELVSS的预定电流。每个像素140都可以具有如图3或图5所示的结构。图3或图5所示的像素140的结构将在下文中进行具体描述。
定时控制器150响应于外部提供的同步信号,产生数据驱动控制信号DCS和扫描驱动控制信号SCS。定时控制器150产生的数据驱动控制信号DCS提供给数据驱动部件120,定时控制器150产生的扫描驱动控制信号SCS提供给扫描驱动器110。定时控制器150将来自外部的数据Data提供给数据驱动部件120。
扫描驱动器110接收扫描驱动控制信号SCS。扫描驱动器110随后依次将扫描信号提供给扫描线S1~Sn。扫描驱动器10还依次将发射控制信号提供给发射控制线E1~En。每个发射控制信号与两个扫描信号交迭。因此,发射控制信号的宽度等于或者大于扫描信号的宽度。
数据驱动部件120从定时控制器150接收数据控制信号DCS。数据驱动部件120随后产生待提供给数据线D1~Dm的数据信号。数据驱动部件120在水平周期H的第一时间段中提供预定电流给数据线D1~Dm,并在水平周期H的第一时间段之后的第二时间段中提供预定电压(代表数据信号)给数据线D1~Dm。因此,数据驱动部件120包括至少一个数据驱动器200。
图3示出图2所示像素140的一个示例的像素1401。在图3中,为了方便,仅示出与第m条数据线Dm、第(n-1)条扫描线Sn-1和第n条扫描线Sn以及第n条发射控制线En相连的像素。
参见图3,本发明一个实施例中的像素1401包括有机发光二极管(OLED)和用于给OLED提供电流的像素电路1421。
OLED响应于像素电路1421提供的电流产生预定颜色的光。
像素电路1421在扫描信号加载到第(n-1)条扫描线Sn-1(在先扫描线)上时,补偿第一电源ELVDD的第一电压的下降和第四晶体管M4的阈值电压,并在扫描信号加载到第n条扫描线Sn(当前或者现在的扫描线)上时,充入对应于数据信号的电压。因此,像素电路1421包括第一晶体管M1、第二晶体管M2、第三晶体管M3、第四晶体管M4、第五晶体管M5、第六晶体管M6,第一电容器C1和第二电容器C2。每个晶体管都具有第一电极和第二电极以及栅极。
第一晶体管M1的第一电极与数据线Dm相连,第一晶体管M1的第二电极与第一节点N1相连。第一晶体管M1的栅极与第n条扫描线Sn相连。当扫描信号加载到第n条扫描线Sn上时,第一晶体管M1导通,以将数据线Dm和第一节点N1彼此电连接。
第二晶体管M2的第一电极与数据线Dm相连,第二晶体管M2的第二电极与第四晶体管M4的第二电极相连。第二晶体管M2的栅极与第n条扫描线Sn相连。当扫描信号加载到第n条扫描线Sn上时,第二晶体管M2导通,以将数据线Dm和第四晶体管M4的第二电极彼此电连接。
第三晶体管M3的第一电极与参考电源Vref相连,第三晶体管M3的第二电极与第一节点N1相连。第三晶体管M3的栅极与第(n-1)条扫描线Sn-1相连。当扫描信号加载到第(n-1)条扫描线Sn-1上时,第三晶体管M3导通,以将参考电源Vref和第一节点N1彼此电连接。
第四晶体管M4的第一电极与第一电源ELVDD相连,第四晶体管M4的第二电极与第六晶体管M6的第一电极相连。第四晶体管M4的栅极与第二节点N2相连。第四晶体管M4将对应于加载在第二节点N2上的电压的电流提供到第六晶体管M6的第一电极,该电压也就是第一电容器C1和第二电容器C2上的充电电压。
第五晶体管M5的第二电极与第二节点N2相连,第五晶体管M5的第一电极与第四晶体管M4的第二电极相连。第五晶体管M5的栅极与第(n-1)条扫描线Sn-1相连。当扫描信号加载到第(n-1)条扫描线Sn-1上时,第五晶体管M5导通,以便电流流过第四晶体管M4,使第四晶体管M4作为二极管工作。
第六晶体管M6的第一电极与第四晶体管M4的第二电极相连,第六晶体管M6的第二电极与OLED的阳极相连。第六晶体管M6的栅极与第n条发射控制线En相连。当发射控制信号加载到第n条发射控制线En上时,第六晶体管M6关闭,当没有施加发射控制信号时,第六晶体管M6导通。这里,提供给第n条发射控制线En的发射控制信号用于与加载在第(n-1)条扫描线Sn-1和第n条扫描线Sn上的扫描信号交迭。因此,当扫描信号加载在第(n-1)条扫描线Sn-1和第n条扫描线Sn上时,第六晶体管M6关闭,以便电压充入第一电容器C1和第二电容器C2中;在其他的情况下,第六晶体管M6导通,以便第四晶体管M4和OLED电连接。尽管在图3中为了简便晶体管M1~M6均表示为PMOS晶体管,但是本发明不限于包含PMOS晶体管的电路。
在图3所示的像素1401中,参考电源Vref不向OLED提供电流。因为参考电源Vref不向像素1401提供电流,所以不会产生电压降。因此,无论像素1401的位置如何,都有可能保持参考电源Vref的电压值一致。参考电源Vref的电压值可以等于或者不等于第一电源ELVDD的电压值。
图4示出描述驱动图3所示像素的方法的波形图。在图4中,水平周期H分为待驱动的第一时间段和第二时间段。在第一时间段中,预定电流(PC)流入数据线D1~Dm。在第二时间段中,数据信号提供给数据线D1~Dm。PC从像素1401提供给作为电流接收器工作的数据驱动器200之一。
数据信号DS从数据驱动器200提供给像素1401。在下文中,为了简便,假设参考电源Vref的初始电压值与第一电源ELVDD的初始电压值相等。
参照图3和图4,详细描述操作过程。首先,扫描信号加载到第(n-1)条扫描线Sn-1上。当扫描信号加载到第(n-1)条扫描线Sn-1上时,第三晶体管M3和第五晶体管M5导通。当第五晶体管M5导通时,电流流过第四晶体管M4,并且第四晶体管M4作为二极管工作。当第四晶体管M4作为二极管工作时,从第一电源ELVDD的电压值中减去第四晶体管M4的阈值电压所获得的电压加载在第二节点N2上。
当第三晶体管M3导通时,参考电源Vref的电压加载到第一节点N1上。这时,第二电容器C2用相应于第一节点N1和第二节点N2之间的电压差充电。在这种情况下,当假设参考电源Vref的电压与第一电源ELVDD的电压相等时,相应于第四晶体管M4的阈值电压的电压被充入到第二电容器C2中。当第一电源ELVDD上产生预定的电压降时,第四晶体管M4的阈值电压和对应于第一电源ELVDD电压降的电压被充入到第二电容器C2中。也就是说,根据本发明,在扫描信号加载到第(n-1)条扫描线Sn-1上的时间段中,对应于第一电源ELVDD电压降的电压和第四晶体管M4的阈值电压被充入到第二电容器C2中。因此,补偿第一电源ELVDD的电压降是有可能的。
在预定电压充入到第二电容器C2中后,扫描信号加载到第n条扫描线Sn上。当扫描信号加载到第n条扫描线Sn上时,第一晶体管M1和第二晶体管M2导通。当第二晶体管M2导通时,在水平周期的第一时间段中,PC从像素1401经数据线Dm提供给数据驱动器200。更具体地,PC通过第一电源ELVDD、第四晶体管M4、第二晶体管M2和数据线Dm提供给数据驱动器200。这时,预定电压响应于PC被充入第一电容器C1和第二电容器C2中。
另一方面,数据驱动器200使用接收PC时产生的补偿电压重置γ电压单元(未示出)的电压,以便使用γ电压单元的重置电压来产生数据信号DS。随后,在水平周期的第二时间段中,数据信号DS通过第一晶体管M1加载到第一节点N1上。随后,相应于数据信号DS和第一电源ELVDD电压之间的差异的电压被充入到第一电容器C1中。这时,由于第二节点N2悬空,第二电容器C2维持以前的充电电压。
也就是说,根据所描述的本发明实施例,在扫描信号加载到一个称为在先扫描线(例如,Sn-1)的时间段中,第四晶体管M4的阈值电压和对应于第一电源ELVDD电压降的电压被充入到第二电容器C2中,以便有可能补偿第一电源ELVDD的电压降和第四晶体管M4的阈值电压。根据所描述的本发明实施例,在扫描信号加载到称为当前或者现在扫描线(例如,Sn)的下一个扫描线上的时间段中,γ电压单元的电压被重置,以便像素1401中的晶体管的电子迁移率被补偿,并且使用重置过的γ电压来提供所产生的数据信号。因此,根据所描述的本发明实施例,晶体管的阈值电压的不一致性和电子迁移率得到补偿,以致有可能用大致均匀的亮度来显示图像。重置γ电压单元的电压的过程将在下面进行描述。
图5示出图2所示像素140的另一个示例的像素1402。像素1402包括像素电路1422,该电路包括第一晶体管M1’、第二晶体管M2’、第三晶体管M3’、第四晶体管M4’、第五晶体管M5’、第六晶体管M6’、第一电容器C1’和第二电容器C2’。每个晶体管都包括第一电极和第二电极以及栅极。除了第一电容器C1’安置于第二节点N2’和第一电源ELVDD之间以外,图5所示的像素1402的结构和图3所示的像素1401的结构相同。
参照图4和图5,详细描述操作过程。首先,扫描信号加载到第(n-1)条扫描线Sn-1上。当扫描信号加载到第(n-1)条扫描线Sn-1上时,第三晶体管M3’和第五晶体管M5’导通。当第五晶体管M5’导通时,电流流过第四晶体管M4’,以便第四晶体管M4’作为二极管工作。当第四晶体管M4’作为二极管工作时,从第一电源ELVDD的电压值中减去第四晶体管M4’的阈值电压所获得的电压加载在第二节点N2’上。因此,对应于第四晶体管M4’阈值电压的电压被充入到第一电容器C1’中。
当第三晶体管M3’导通时,参考电源Vref的电压加载到第一节点N1’上。随后,第二电容器C2’充入对应于第一节点N1’和第二节点N2’之间的电压差的电压。这里,因为在扫描信号加载到第(n-1)条扫描线Sn-1上的时间段中,第一晶体管M1’和第二晶体管M2’关闭,所以数据信号没有提供给像素1402。
随后,扫描信号加载到第n条扫描线Sn上,以致第一晶体管M1’和第二晶体管M2’导通。当第二晶体管M2’导通时,在水平周期H的第一时间段中,PC从像素1402经数据线Dm提供给数据驱动器200。实际上,PC通过第一电源ELVDD、第四晶体管M4’、第二晶体管M2’和数据线Dm提供给数据驱动器200。这时,预定电压响应于第一数据信号DS1充入第一电容器C1’和第二电容器C2’中。
数据驱动器200使用响应于PC施加的补偿电压重置γ电压单元(未示出)的电压,以使用γ电压单元的电压产生数据信号DS。随后,在水平周期H的第二时间段中,数据信号DS加载到第一节点N1’上。随后,对应于数据信号DS的预定电压充入到第一电容器C1’和第二电容器C2’中。
实际上,当加载数据信号DS时,第一节点N1’上的电压从参考电源Vref的电压降到数据信号DS的电压。由于第二节点N2’悬空,所以第二节点N2’上的电压响应于第一节点N1’上的电压下降的量而下降。第二节点N2’上的电压下降量由第一电容器C1’和第二电容器C2’的电容决定。
当第二节点N2’上的电压下降时,对应于第二节点N2’上的电压值的预定电压充入第一电容器C1’。这里,因为参考电源Vref的电压值固定,所以充入第一电容器C1’中的电压由数据信号DS决定。也就是说,在图5所示的像素1402中,因为充入第一电容器C1’和第二电容器C2’中的电压值由参考电源Vref的电压和数据信号DS决定,所以不管第一电源ELVDD上的电压下降如何,都有可能充入理想的电压。
根据本发明所描述的实施例,重置γ电压单元的电压以补偿像素1402中晶体管的电子迁移率,并使用重置的γ电压来提供所产生的数据信号。因此,根据本发明所描述的实施例,晶体管阈值电压的不一致性和晶体管中电子迁移率的偏差得到补偿,以致有可能以大致均匀的亮度来显示图像。
图6是示出数据驱动器201的示例的框图,其中数据驱动器201是图2所示的数据驱动器200的一个示例。在图6中,为了简便,假设数据驱动器201具有j(j是不小于2的自然数)个通道。
参见图6,根据本发明实施例的数据驱动器201包括移位寄存单元210、采样锁存单元220、保持锁存单元230、γ电压单元240、数模转换单元(以下称为DAC)250、第一缓存单元270、第二缓存单元260、电流供给单元280和选择器290。
移位寄存单元210从定时控制器150接收源移位时钟SSC和源起动脉冲SSP。随后,移位寄存单元210在每隔一个源移位时钟SSC移位源起动脉冲SSP的同时,依次产生j个采样信号。因此,移位寄存单元210包括j个移位寄存器2101~210j。
采样锁存单元220响应于由移位寄存单元210依次提供的采样信号,依次保存数据Data。这里,采样锁存单元220包括j个采样锁存器2201~220j,以便保存j个数据Data。每个采样锁存器2201~220j具有相应于数据Data的比特位数的量级。例如,当数据Data由k比特组成时,每个采样锁存器2201~220j都具有k比特的量级。
在源输出使能信号SOE输入时,保持锁存单元230从采样锁存单元220接收数据Data并保存。当源输出使能信号SOE输入时,保持锁存单元230将其中保存的数据Data提供给DAC单元250。这里,保持锁存单元230包括j个保持锁存器2301~230j,以便保存j个数据Data。每个保持锁存器2301~230j都具有相应于数据Data的比特位数的量级。例如,每个保持锁存器2301~230j都具有k比特的量级,以便保存数据Data。
γ电压单元240包括j个用于响应于k比特数据Data产生预定灰度电压的电压发生器2401~240j。如图8所示,每个电压发生器2401~240j由多个分压电阻R(1)~R(l)组成,以产生2k个灰度电压。这里,电压发生器2401~240j使用第二缓存单元260提供的补偿电压重置灰度电压的值,并将重置的灰度电压提供给DAC 2501~250j。
DAC单元250包括j个响应于数据Data的比特值产生数据信号DS的DAC 2501~250j。每个DAC 2501~250j响应于保持锁存单元230提供的数据Data的比特值从多个灰度电压中选择一个灰度电压,以产生第二数据信号DS2。
第一缓存单元270将来自于DAC 250的数据信号DS提供给选择器290。因此,第一缓存单元270包括j个第一缓存器2701~270j。
选择器290控制数据线D1~Dj和第一缓存器2701~270j之间的电连接。实际上,选择器290仅在水平周期H的第二时间段中彼此电连接数据线D1~Dj和第一缓存器2701~270j,而在其他时间段中,则不连接数据线D1~Dj和第一缓存器2701~270j。因此,选择器290包括j个开关单元2901~290j。
电流供给单元280在水平周期H的第一时间段中,接收来自于与数据线D1~Dj相连的像素140的PC。实际上,电流供给单元280接收能流过每个像素140的最大电流,也就是,当像素140以最大亮度发光时提供给OLED的电流。电流供给单元280向第二缓存单元260提供接收电流时产生的预定补偿电压。因此,电流供给单元280包括j个电流接收单元2801~280j。
第二缓存单元260将电流供给单元280提供的补偿电压提供给γ电压单元240。因此,第二缓存单元260包括j个第二缓存器2601~260j。
另一方面,如图7所示,数据驱动器202可以进一步地在保持锁存单元230之后包括电平转换单元310,其中数据驱动器202为根据本发明一个实施例的数据驱动器200的示例。电平转换单元310增加了来自保持锁存单元230的数据Data的电平,并将数据Data提供给DAC单元250。当具有高电平的数据Data从外部系统提供给数据驱动器200时,响应于高电平,必须提供具有高电压阻抗特性的电路部件,以致制造成本增加。因此,从数据驱动器200的外部提供具有低电平的数据Data,并且通过电平转换单元310将低电平转变为高电平。
图8示出了提供在特定通道中的电压发生器、DAC、第一缓存器、第二缓存器、开关单元、电流接收单元和像素电路之间的连接。在图8中,为了简便,仅示出了第j个通道,并假设数据线Dj与图3所示的像素1401中的像素电路1421相连。
参见图8,电压发生器240j包括多个分压电阻R(1)~R(l)。分压电阻R(1)~R(l)位于参考电源Vref和第二缓存器260j之间。分压电阻R(1)~R(l)将参考电源Vref的电压和来自第二缓存器260j的补偿电压之间的电压划分,产生多个灰度电压V(0)~V(2k-1),并将所产生的灰度电压提供给DAC 250j。
DAC 250j响应于数据Data的比特值从多个灰度电压V(0)~V(2k-1)中选择一个灰度电压,将选中的灰度电压提供给第一缓存器270j。这里,DAC 250j选中的灰度电压用作数据信号DS。
第一缓存器270j将DAC 250j提供的数据信号DS传输给开关单元290j。
开关单元290j包括第十一晶体管M11。第十一晶体管M11由图9所示的第一控制信号CS1控制。也就是说,第十一晶体管M11在水平周期H的第二时间段中导通,在第一时间段中关闭。因此,数据信号DS在水平周期H的第二时间段中提供给数据线Dj,在其他时间段中则不提供。
电流接收单元280j包括由第二控制信号CS2控制的第十二晶体管M12和第十三晶体管M13、与第十三晶体管M13的第一电极相连的电流源Imax和连接在第三节点N3与接地电压源GND之间的第三电容器C3。第十二晶体管M12和第十三晶体管M13都具有栅极和第一电极以及第二电极。
第十二晶体管M12的栅极与第十三晶体管M13的栅极相连,第十二晶体管M12的第二电极与第十三晶体管M13的第二电极和数据线Dj相连。第十二晶体管M12的第一电极与第二缓存器260j相连。第十二晶体管M12在水平周期H的第一时间段中被第二控制信号CS2导通,在第二时间段中关闭。
第十三晶体管M13的第一电极与电流源Imax相连,第十三晶体管M13也是在水平周期H的第一时间段中被第二控制信号CS2导通,在第二时间段中关闭。
当在第十二晶体管M12与第十三晶体管M13导通的第一时间段中,像素1401以最大亮度发光时,电流源Imax接收将被提供给OLED的电流。
当电流源Imax作为来自像素1401的电流的电流接收器而工作时,第三电容器C3保存加载在第三节点N3上的补偿电压。在第一时间段中充入有补偿电压的第三电容器C3保持第三节点N3上的补偿电压不变,即使在第二时间段中第十二晶体管M12与第十三晶体管M13都关闭。
第二缓存器260j将加载在第三节点N3上的补偿电压,也就是充入第三电容器C3的电压,传输给电压发生器240j。随后,电压发生器240j将参考电源Vref的电压和第二缓存器260j提供的补偿电压之间的电压进行划分。这里,根据像素140中晶体管的电子迁移率,加载在第三节点N3上的补偿电压在每个像素140中被设为相同或者不同。加载在j个电压发生器2401~240j上的补偿电压由当前连接的像素140决定。
另一方面,当不同的补偿电压加载到j个电压发生器2401~240j上时,提供给j个通道中的DAC 2501~250j的灰度电压V(0)~V(2k-1)的值被设为互不相同。这里,因为灰度电压V(0)~V(2k-1)由数据线D1~Dj当前连接的像素140控制,尽管像素140中晶体管的电子迁移率不一致,那么显示区域130仍然能以大致均匀的亮度来显示图像。
图9图示提供给图8所示的开关单元、电流接收单元和像素的驱动波形。
参照图8和图9,详细描述提供给像素140的数据信号DS的电压值。首先,扫描信号加载到第(n-1)条扫描线Sn-1上。当扫描信号加载到第(n-1)条扫描线Sn-1上时,第三晶体管M3和第五晶体管M5导通。随后,第一电源ELVDD电压值减去第四晶体管M4的阈值电压所得的电压加载到第二节点N2上,并且参考电源Vref的电压加载到第一节点N1上。这时,第四晶体管M4的阈值电压和对应于第一电源ELVDD电压降的电压被充入到第二电容器C2上。
实际上,加载到第一节点N1和第二节点N2的电压由公式1表示。
〔公式1〕
VN1=Vref
VN2=ELVDD-|VthM4|
其中,VN1、VN2、VthM4分别表示加载在第一节点N1上的电压、加载在第二节点N2上的电压和第四晶体管M4的阈值电压。
另一方面,在加载到第(n-1)条扫描线Sn-1上的扫描信号关闭的时刻与扫描信号加载到第n条扫描线Sn上的时刻之间的时间段中,第一节点N1和第二节点N2都悬空。因此,充入到第二电容器C2中的电压值不变。
随后,扫描信号加载到第n条扫描线Sn上,以致第一晶体管M1和第二晶体管M2导通。当扫描信号加载到第n条扫描线Sn上时,在第一时间段中,第十二晶体管M12和第十三晶体管M13也导通。当第十二晶体管M12和第十三晶体管M13导通时,电流经由第一电源ELVDD、第四晶体管M4、第二晶体管M2、数据线Dj和第十三晶体管M13流过电流源Imax,并且电流源Imax作为该电流的电流接收器而工作。
这时,因为电流源Imax的电流流过第四晶体管M4,可得公式2。
〔公式2〕
其中μp、Cox、W和L分别表示第四晶体管M4的电子迁移率、氧化物层的电容、通道的宽度和通道的长度。
当由公式2得到的电流流过第四晶体管M4时,加载到第二节点N2的电压可以由公式3来表示。
〔公式3〕
通过与第二电容器C2相连接,加载在第一节点N1上的电压可以由公式4表示。
〔公式4〕
其中,加载在第一节点N1上的电压VN1,可以等于加载在第三节点N3上的电压VN3和加载在第四节点N4上的电压VN4,其中第四节点N4位于第二缓存器260j和电压发生器240j之间。也就是说,当电流被电流源Imax接收时,由公式4所得的电压加载到第四节点N4上。
然而,如公式4所示,加载在第三节点N3和第四节点N4上的电压被像素140中晶体管的电子迁移率所影响,其中来自像素140的电流被电流源Imax接收。因此,当电流被电流源Imax接收时,加载在第三节点N3和第四节点N4上的电压根据每个像素140的电子迁移率在每个像素140中都不同。
当由公式4所得的电压加载到第四节点N4上时,跨越电压发生器240j的电压Vdiff可由公式5表示。
〔公式5〕
当DAC 250j响应于数据Data从f(f是小于等于h的自然数)个灰度电压中选择第h(h是一个自然数)个灰度电压时,加载在第一缓存器270j上的电压Vb可由公式6表示。
〔公式6〕
当在第一时间段中接收电流以致由公式4所得的电压被充入到第三电容器C3后,第十二晶体管M12和第十三晶体管M13在第二时间段中关闭,并且第十一晶体管M11导通。这时,第三电容器C3保持其充电电压。因此,第三节点N3的电压值可以保持,如公式4所示。
由于在第二时间段中第十一晶体管M11导通,加载在第一缓存器270j上的电压通过第十一晶体管M11、数据线Dj和第一晶体管M1提供给第一节点N1。也就是说,由公式6所得的电压加载到第一节点N1上。通过与第二电容器C2相连,加载在第二节点N2上的电压可由公式7表示。
〔公式7〕
这时,流经第四晶体管M4的电流可用公式8表示。
〔公式8〕
参见公式8,根据本发明,流经第四晶体管M4的电流由电压发生器240j所产生的灰度电压决定。也就是说,根据本发明,不论第四晶体管M4的阈值电压和电子迁移率如何,由灰度电压决定的电流都能流到第四晶体管M4。因此,有可能以大致均匀的亮度来显示图像。
另一方面,根据本发明,开关单元290j的结构可以改变。例如,如图10所示,在开关单元290j’中,第十一晶体管M11和第十四晶体管M14可以以传输门的形式彼此相连。PMOS型第十四晶体管M14接收第二控制信号CS2。NMOS型第十一晶体管M11接收第一控制信号CS1。如图9所示,由于第一控制信号CS1的极性与第二控制信号CS2的极性相反,第十一晶体管M11和第十四晶体管M14同时导通和关闭。
另一方面,当第十一晶体管M11和第十四晶体管M14以传输门的形式彼此相连时,电压-电流特征曲线是直线形式,以致有可能最小化开关错误。
图11示出提供在特定通道中的电压发生器、DAC、第一缓存器、第二缓存器、开关单元、电流接收单元以及像素之间连接的另一示例。除了像素1402与数据线Dj相连,而不是与第一示例中的像素1401相连之外,图11的结构和图8的结构相同。因此,简单描述提供给像素1402的电压。
参见图9和图11,首先,当扫描信号加载到第(n-1)条扫描线Sn-1上时,由公式1获得的电压加载到第一节点N1’和第二节点N2’上。
当扫描信号加载到第n条扫描线Sn上,且第十二晶体管M12’和第十三晶体管M13’都导通时,在第一时间段中流经第四晶体管M4’的电流也可以由适用于第一示例像素电路1421中第四晶体管M4的公式2来表示,并且在第一时间段中加载在第二节点N2’上的电压也可以由公式3来表示。
通过连接第二电容器C2’,加载在第一节点N1’上的电压可以由公式9表示。
〔公式9〕
由于加载在第一节点N1’上的电压也加载在第三节点N3和第四节点N4上,所以跨越电压发生器240j的电压Vdiff可由公式10表示。
〔公式10〕
当DAC 250j从f个灰度电压中选择第h个灰度电压时,加载在第一缓存器270j上的电压Vb可以由公式11表示。
〔公式11〕
加载在第一缓存器270j上的电压加载到第一节点N1’上。这时,加载到第二节点N2’上的电压也可由公式7表示。因此,流经第四晶体管M4’的电流可以由公式8表示。也就是说,根据本发明,不论第四晶体管M4’的阈值电压和电子迁移率如何,经由第四晶体管M4’提供给OLED的电流由灰度电压决定。因此,有可能以大致均匀的亮度来显示图像。
另一方面,在如图5所示的像素1402中,尽管由于第一节点N1’的电压与(C1’+C2’)/C2’成比例地迅速变化,但第二节点N2’的电压却逐渐变化。因此,当使用如图5所示的像素1402时,将电压发生器240j的电压范围设定得大于图3所示的像素1401被使用的情况是可能的。如上所述,当电压发生器240j的电压范围设定得较大时,有可能减少第十一晶体管M11’和第一晶体管M1’的开关错误的影响。
图12示出图2所示的数据驱动器200的另一示例203。
参见图12,与图6所示的数据驱动器201相比,根据本发明另一实施例的数据驱动器203进一步包括位于第一缓存器270和DAC单元250之间的电压供给单元300。
电压供给单元300在每个水平周期中向第一缓存器270提供预充电电压Vp。因此,如图14所示,每个水平周期分为第零时间段、第一时间段和第二时间段。这里,电压供给单元300在每个水平周期H的第零时间段中向第一缓存器270提供预充电电压Vp。也就是说,电压供给单元300在PC进入电流接收器Imax之前,提供预充电电压。因此,有可能减少接收PC所需的时间。
电压供给单元300与DAC单元250和第一缓存器270在每个水平周期H的第二时间段中电连接。因此,电压供给单元300包括j个预充电单元3001~300j。
第一缓存器270提供来自预充电单元3001~300j的预充电电压和来自DAC单元250的数据信号DS给开关单元290j。
选择器290控制数据线D1~Dj和第一缓存器2701~270j之间的电连接。选择器290在提供预充电电压Vp的第零时间段中和提供数据信号DS的第二时间段中,将数据线D1~Dj和第一缓存器2701~270j电连接,而在第一时间段中,不连接数据线D1~Dj和第一缓存器2701~270j。
图13示出提供在如图12所示的数据驱动器的一个特定通道中的电压发生器、DAC单元、预充电单元、第一缓存器、第二缓存器、开关单元、电流接收单元和像素之间的连接。
参见图13,电压发生器240j包括多个分压电阻R(1)~R(l)。分压电阻R(1)~R(l)位于参考电压源Vref和第二缓存器260j之间,以便划分电压。实际上,分压电阻R(1)~R(l)划分参考电压源Vref电压和来自第二缓存器260j的补偿电压之间的电压,以产生多个灰度电压V(0)~V(2k-1),并将所产生的灰度电压提供给DAC 250j。
DAC 250j响应于数据Data的比特值,从多个灰度电压V(0)~V(2k-1)中选择一个灰度电压,并将选中的灰度电压提供给预充电单元300j。这里,被DAC 250j选中的灰度电压用作为数据信号DS。
预充电单元300j包括第十四晶体管M14和第十五晶体管M15。第十四晶体管M14位于DAC 250j和第一缓存器270j之间,以便被如图14所示的第三控制信号CS3控制。第十四晶体管M14在水平周期H的第二时间段中导通,以便将来自DAC 250j的数据信号DS提供给第一缓存器270j。
第十五晶体管M15位于预充电电压源Vp和第一缓存器270j之间,以便被第四控制信号CS4控制。也就是说,第十五晶体管M15在水平周期H的第零时间段中导通,以便将预充电电压Vp提供给第一缓存器270j。
第一缓存器270j将来自预充电单元300j的预充电电压Vp和数据信号DS传输给开关单元290j。
开关单元290j包括第十一晶体管M11。第十一晶体管M11被第一控制信号CS1控制。也就是说,第十一晶体管M11在水平周期H的第零时间段和第二时间段中导通,以便将预充电电压Vp和数据信号DS提供给数据线Dj。
电流接收单元280j包括被第二控制信号CS2控制的第十二晶体管M12和第十三晶体管M13、与第十三晶体管M13的第一电极相连的电流源Imax和连接在第三节点N3和接地电压源GND之间的第三电容器C3。
第十二晶体管M12的栅极与第十三晶体管M13的栅极相连。第十二晶体管M12的第二电极与第十三晶体管M13的第二电极以及数据线Dj相连。第十二晶体管M12的第一电极与第二缓存器260j相连。第十二晶体管M12在水平周期H的第一时间段中被第二控制信号CS2导通。第十三晶体管M13的第一电极与电流源Imax相连。第十三晶体管M13在水平周期H的第一时间段中也被第二控制信号CS2导通。
当在第十二晶体管M12和第十三晶体管M13导通的第二时间段中,像素1401以最大亮度发光时,电流源Imax接收待提供给OLED的电流。
当第十二晶体管M12和第十三晶体管M13导通,并且来自像素1401的电流被作为电流接收器的电流源Imax接收时,第三电容器C3保存加载在第三节点N3上的补偿电压。即使在第二时间段中第十二晶体管M12和第十三晶体管M13关闭,已经充入有补偿电压的第三电容器C3仍然保持第三节点N3上的电压。
第二缓存器260j将加载在第三节点N3上的补偿电压提供给第四节点N4处的电压发生器240j。电压发生器240j将参考电压源Vref的电压和补偿电压之间的电压差划分成多个不同的灰度电压V(0)~V(2k-1)。由于像素1401中晶体管的电子迁移率,在每个像素1401中,加载在第三节点N3上的补偿电压可以相同或者也可以不同。在每个时间点加载在j个电压发生器2401~240j上的补偿电压由在那个时间点上与数据线D1~Dj相连的像素1401决定。
另一方面,如果不同的补偿电压加载到电压发生器2401~240j上,则加载到提供在j个通道上的DAC 2501~250j的灰度电压V(0)~V(2k-1)值也互不相同。因为灰度电压V(0)~V(2k-1)被与数据线D1~Dj当前连接的像素控制,所以尽管像素1401或像素1402中的晶体管电子迁移率的不一致,显示区域130还是可以以大致均匀的亮度来显示图像。
图14示出提供给如图13所示的开关单元、电流接收单元、预充电单元和像素的驱动波形。
参见图13和图14,详细描述提供给像素140的数据信号DS的电压值。首先,扫描信号加载到第(n-1)条扫描线Sn-1上。当扫描信号加载到第(n-1)条扫描线Sn-1上时,第三晶体管M3和第五晶体管M5导通。随后,第一电源ELVDD电压值减去第四晶体管M4的阈值电压所获得的电压加载到第二节点N2上,并且参考电源Vref的电压加载到第一节点N1上。这时,对应于第一电源ELVDD电压降的电压和第四晶体管M4的阈值电压被充入到第二电容器C2上。
加载到第一节点N1和第二节点N2上的电压可以由公式1表示。但是,在加载到第(n-1)条扫描线Sn-1上的扫描信号关闭的时刻与扫描信号加载到第n条扫描线Sn上的时刻之间的时间段中,第一节点N1和第二节点N2都悬空。因此,充入到第二电容器C2中的电压值不变。
随后,扫描信号加载到第n条扫描线Sn上,以致第一晶体管M1和第二晶体管M2都导通。在扫描信号加载到第n条扫描线Sn上的第零时间段的部分中,第十五晶体管M15和第十一晶体管M11也被它们各自的控制信号CS4和CS1导通。当第十五晶体管M15和第十一晶体管M11导通时,预充电电压Vp经由第十五晶体管M15、第一缓存器270j、第十一晶体管M11、数据线Dj和第一晶体管M1提供给第一节点N1。因此,对应于预充电电压Vp的电压充入到第一电容器C1中。
这里,确定预充电电压Vp的值以与电流源Imax的值相对应。预充电电压Vp的值被设定为对应于电流源Imax的电流能流过第四晶体管M4。也就是说,预充电电压Vp的值被设定为当像素1401以最大亮度发光时所得的电流能流过第四晶体管M4。
随后,在水平周期H的第一时间段中,第十二晶体管M12和第十三晶体管M13被它们共同的控制信号CS2导通。当第十二晶体管M12和第十三晶体管M13导通时,经第一电流源ELVDD、第四晶体管M4、第二晶体管M2、数据线Dj和第十三晶体管M13流过电流源Imax的电流进入该电流源。
这时,流经第四晶体管M4的电流源Imax的电流由公式2表示。当由公式2所得的电流流过第四晶体管M4时,加载在第二节点N2上的电压可以由公式3表示。
通过与第二电容器C2连接,加载在第一节点N1上的电压可以由公式4表示。
加载在第一节点N1上的电压VN1理论上与加载在第三节点N3上的电压VN3和加载在第四节点N4上的电压VN4相同。也就是说,当电流被电流源Imax接收时,由公式4所得的电压加载到第四节点N4上。另一方面,由于预定电压在第零时间段中被预充电电压Vp充入第一电容器C1,所以有可能减少由公式4所得的电压被加载到第四节点N4上所用的时间。
如公式4所示,加载到第三节点N3和第四节点N4上的电压被像素140中晶体管的电子迁移率影响,其中电流从像素140接收。因此,当电流被电流源Imax接收时,加载在第三节点N3和第四节点N4上的电压在每个像素140(或1401或1402)中都不同。
另一方面,当由公式4所得的电压加载到节点N4上时,跨越电压发生器240j的电压Vdiff可由公式5表示。
当DAC 250j响应于数据Data,从f(f为自然数)个灰度电压中选择第h(h为不大于f的自然数)个灰度电压时,加载在第一缓存器270j上的电压Vb可以由公式6表示。
但是,在第一时间段中接收电流以致由公式4所得的电压被充入到第三电容器C3中后,在第二时间段中第十二晶体管M12和第十三晶体管M13关闭,并且第十四晶体管M14和第十一晶体管M11导通。这时,第三电容器C3保持充入电容器中的电压。因此,第三节点N3的电压值可以保持为如公式4所示的值。
因为在水平周期H的第二时间段中第十四晶体管M14和第十一晶体管M11导通,DAC 250j选中的数据信号经由第一缓存器270j、数据线Dj和第一晶体管M1加载到第一节点N1上。也就是说,由公式6所得的电压加载到第一节点N1上。通过与第二电容器C2的连接,加载在第二节点N2上的电压可由公式7表示。
这时,流经第四晶体管M4的电流可以由公式8表示。
参见公式8,根据本发明,流经第四晶体管M4的电流由电压发生器240j产生的灰度电压决定。也就是说,根据本发明,不论第四晶体管M4的阈值电压和电子迁移率如何,由灰度电压决定的电流都能流到第四晶体管M4。因此,有可能以大致均匀的亮度来显示图像。并且,根据本发明,因为在第零时间段中预充电电压Vp被提供给像素140(或像素1401或像素1402),所以有可能减少接收电流的第一时间段的驱动时间。
如上所述,根据本发明实施例的数据驱动器、使用该数据驱动器的有机发光显示设备和驱动该有机发光显示设备的方法,因为由电压发生器产生的灰度电压的值使用接收来自像素的电流时产生的补偿电压进行重置,并将重置的灰度电压提供给接收其中电流的像素,所以有可能不论晶体管的电子迁移率如何,都可以以大致均匀的亮度来显示图像。根据本发明,由于预充电电压是在接收电流前提供的,所以有可能减少接收电流的时间,并稳定地驱动有机发光显示设备。
尽管已经示出和描述了本发明的几个实施例,但是本领域的技术人员应该理解,可以不脱离本发明的原则和精神对这些实施例进行修改,而本发明的保护范围由权利要求及其等同物来限定。