CN1892783A - 移位寄存器和使用移位寄存器的液晶显示器件 - Google Patents

移位寄存器和使用移位寄存器的液晶显示器件 Download PDF

Info

Publication number
CN1892783A
CN1892783A CNA2006100836659A CN200610083665A CN1892783A CN 1892783 A CN1892783 A CN 1892783A CN A2006100836659 A CNA2006100836659 A CN A2006100836659A CN 200610083665 A CN200610083665 A CN 200610083665A CN 1892783 A CN1892783 A CN 1892783A
Authority
CN
China
Prior art keywords
output
phase
signal
inverter
phase inverter
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2006100836659A
Other languages
English (en)
Other versions
CN100543828C (zh
Inventor
李炅彦
柳俊锡
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
LG Display Co Ltd
Original Assignee
LG Philips LCD Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by LG Philips LCD Co Ltd filed Critical LG Philips LCD Co Ltd
Publication of CN1892783A publication Critical patent/CN1892783A/zh
Application granted granted Critical
Publication of CN100543828C publication Critical patent/CN100543828C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3685Details of drivers for data electrodes
    • G09G3/3688Details of drivers for data electrodes suitable for active matrices only
    • GPHYSICS
    • G02OPTICS
    • G02FOPTICAL DEVICES OR ARRANGEMENTS FOR THE CONTROL OF LIGHT BY MODIFICATION OF THE OPTICAL PROPERTIES OF THE MEDIA OF THE ELEMENTS INVOLVED THEREIN; NON-LINEAR OPTICS; FREQUENCY-CHANGING OF LIGHT; OPTICAL LOGIC ELEMENTS; OPTICAL ANALOGUE/DIGITAL CONVERTERS
    • G02F1/00Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics
    • G02F1/01Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour 
    • G02F1/13Devices or arrangements for the control of the intensity, colour, phase, polarisation or direction of light arriving from an independent light source, e.g. switching, gating or modulating; Non-linear optics for the control of the intensity, phase, polarisation or colour  based on liquid crystals, e.g. single liquid crystal display cells
    • G02F1/133Constructional arrangements; Operation of liquid crystal cells; Circuit arrangements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G3/00Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes
    • G09G3/20Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters
    • G09G3/34Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source
    • G09G3/36Control arrangements or circuits, of interest only in connection with visual indicators other than cathode-ray tubes for presentation of an assembly of a number of characters, e.g. a page, by composing the assembly by combination of individual elements arranged in a matrix no fixed position being assigned to or needed to be assigned to the individual characters or partial characters by control of light from an independent source using liquid crystals
    • G09G3/3611Control of matrices with row and column drivers
    • G09G3/3674Details of drivers for scan electrodes
    • G09G3/3677Details of drivers for scan electrodes suitable for active matrices only
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11CSTATIC STORES
    • G11C19/00Digital stores in which the information is moved stepwise, e.g. shift registers
    • G11C19/28Digital stores in which the information is moved stepwise, e.g. shift registers using semiconductor elements
    • GPHYSICS
    • G09EDUCATION; CRYPTOGRAPHY; DISPLAY; ADVERTISING; SEALS
    • G09GARRANGEMENTS OR CIRCUITS FOR CONTROL OF INDICATING DEVICES USING STATIC MEANS TO PRESENT VARIABLE INFORMATION
    • G09G2310/00Command of the display device
    • G09G2310/02Addressing, scanning or driving the display screen or processing steps related thereto
    • G09G2310/0264Details of driving circuits
    • G09G2310/0297Special arrangements with multiplexing or demultiplexing of display data in the drivers for data electrodes, in a pre-processing circuitry delivering display data to said drivers or in the matrix panel, e.g. multiplexing plural data signals to one D/A converter or demultiplexing the D/A converter output to multiple columns

Landscapes

  • Engineering & Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Physics & Mathematics (AREA)
  • Chemical & Material Sciences (AREA)
  • Crystallography & Structural Chemistry (AREA)
  • Computer Hardware Design (AREA)
  • Theoretical Computer Science (AREA)
  • Nonlinear Science (AREA)
  • Mathematical Physics (AREA)
  • Optics & Photonics (AREA)
  • Liquid Crystal Display Device Control (AREA)
  • Control Of Indicators Other Than Cathode Ray Tubes (AREA)

Abstract

本发明涉及一种具有多个级的移位寄存器,其中每个级包括:接收输入信号的输入电路部分;通过输入电路部分的非反相输出和反相输出上的异或运行生成触发信号的异或电路;响应于触发信号将时钟信号和反馈信号中的一个从输出端提供到下一级的输出端和输入端的输出电路部分。

Description

移位寄存器和使用移位寄存器的液晶显示器件
本申请要求于2005年6月30日提交的申请号为P2005-0057952的韩国专利申请的优先权,为了达到本文提到的所有目的将其结合作为参考。
技术领域
本发明涉及液晶显示器件,尤其涉及具有重叠输出的低电容载荷的移位寄存器和使用该移位寄存器的液晶显示器件。
背景技术
液晶显示器件根据视频信号来控制液晶单元的透光率以显示图象。
在有源矩阵型液晶显示器件中,采用有源开关器件控制每个液晶单元中的电场以控制单元的透光率。通过控制有源开关器件,显示移动的图象。在有源矩阵型液晶显示器件中主要使用薄膜晶体管(下文中,称为‘TFT’)作为有源开关器件。
如图1所示,现有技术中的液晶显示器件包括液晶显示板2,其具有与多个栅线6交叉的多个数据线5,且使用TFT驱动形成在栅线和数据线交点处的液晶单元;数据驱动器3,用于向数据线5提供数据;栅驱动器4,用于向栅线6提供扫描脉冲;以及时序控制器1,用于控制数据驱动器3和栅驱动器4。
液晶显示板2包括注入在两个玻璃基板之间的液晶。数据线5、栅线6和TFTs形成在两个玻璃基板的中下部玻璃基板上。响应于来自栅线6的扫描脉冲TFTs将来自数据线5的数据提供到液晶单元。为此,TFT的栅极连接到栅线6,源极连接到数据线5,且TFT的漏极连接到液晶单元Clc的像素电极。进一步,用于保持液晶单元电压的存储电容Cst形成在液晶显示板的下部玻璃基板上。
数据驱动器3包括每个含有移位寄存器的多个数据集成电路(下文中,称为‘IC’),并且每个数据集成电路包括移位寄存器;临时存储来自时序控制器1的展开数字视频数据RGB的寄存器;逐行存储数据且响应于来自移位寄存器的时钟信号同时输出一行存储的数据的锁存器;依照来自锁存器的数字数据值选择正/负模拟伽玛补偿电压的数字/模拟转换器;选择被施加正/负伽玛补偿电压的数据线5的多路复用器;以及连接在多路复用器和数据线之间的输出缓冲器。数据驱动器3向液晶显示面板7的数据线5提供来自时序控制器1的数据视频数据RGB。
栅驱动器4包括响应于来自时序控制器1的栅控制信号GDC而顺序生成扫描脉冲的移位寄存器;将扫描脉冲的摆幅宽度转换到适于驱动液晶单元CLc的电平的电平转换器;以及输出缓冲器。栅驱动器4向栅线6提供扫描脉冲以导通连接到栅线6的TFT,从而选择水平线的液晶单元,例如模拟伽玛补偿电压的数据像素电压被施加到水平线的液晶单元。从数据驱动器3生成的数据提供到了被扫描脉冲选择的水平线的液晶单元CLc。
时序控制器1接收数字视频信号RGB、水平同步信号H、垂直同步信号H和时钟信号CLK以生成用于控制栅驱动器4的栅控制信号GDC和用于控制数据驱动器3的数据控制信号DDC。进一步,时序控制器1向数据驱动器3提供数据RGB。
另一方面,如图2所示,为了减少数据驱动器集成电路的数量,提供了一种液晶显示器件,该液晶显示器件具有以一对一的关系连接到数据寄存器21的输出端的公共总线201至240;通道选择部分24以及配置在公共总线201至240和数据线DL1至DL42之间的采样&保持部分23。在每个公共总线201至240中形成多个数据输出总线。例如,第1个和第41个数据输出总线301、341连接到了第一公共总线201。通道选择部分24包括多个以一对一的关系连接到数据输出总线301的开关器件24A。用于通道选择部分24的开关器件24A将采用CMOS结构实现并且响应于来自移位寄存器22的控制信号被顺序导通,从而从数据输出总线301向采样&保持部分23提供数据。采样&保持部分23顺序采样和保持来自通道选择部分24的数据,且接着同时将所保持的数据向数据线DL1至DL42提供。
使通道选择部分24的开关器件24A顺序操作的移位寄存器将在图3或图5中实现。
图3表示允许重叠输出脉冲的移位寄存器22的级结构。图4表示图3中移位寄存器22的输入/输出波形。
参照图3和图4,移位寄存器22的任意级包括配置在输入端和输出端之间的串联的第一反相器型三态缓冲器31、第一锁存器37、第二反相器型三态缓冲器34以及第二锁存器38。移位寄存器22的每一级输出起始脉冲或响应于反相的第一和第二时钟信号(cka、ckb)将其延迟一个时钟周期的前一级的输出脉冲,并且生成与前一级的输出脉冲重叠一个时钟周期的输出脉冲。
第一时钟信号(ckb)输入到第一反相器型三态缓冲器31的非反相控制端和第二时钟信号(cka)输入到第一反相器型三态缓冲器31的反相控制端。起始脉冲或前一级的输出脉冲输入到输入端。当逻辑高的第一时钟信号(ckb)提供到非反相控制端且逻辑低的第二时钟信号(cka)提供到反相控制端时,向锁存器37提供第一反相器型三态缓冲器31反相前一级的输出脉冲或起始脉冲。当逻辑低的第一时钟信号(cka)提供到非反相控制端或逻辑高电平的第二时钟信号(ckb)提供到反相控制端时第一反相器型三态缓冲器31变化到高阻抗状态以便于不将起始脉冲或前一级的输出脉冲传输到第一锁存器37。
第一锁存器37包括第一反相器32和第三反相器型三态缓冲器33,第三反相器型三态缓冲器33连接在第一反相器型三态缓冲器31和第二反相器型三态缓冲器34之间的闭环内。第一锁存器37锁存逻辑高的输出,当第一反相器型三态缓冲器31处于高逻辑时,反相输出且向第二反相器型三态缓冲器34提供被反相的输出。
同时,当逻辑高电平的第二时钟信号(ckb)提供到非反相控制端且逻辑低的第一时钟信号(cka)提供到反相控制端时,第二反相器型三态缓冲器34反相第一锁存器37的输出以提供到第二锁存器。
第二锁存器38包括第二反相器35和第四反相器型三态缓冲器36,第四反相器型三态缓冲器36连接在第二反相器型三态缓冲器34和输出端之间的闭环内。第二锁存器38锁存逻辑高的输出,反相输出,并当第二反相器型三态缓冲器34处于高逻辑时,将被反相的输出提供到输出端并同时生成下一个移位寄存器级的起始脉冲(In+1)。
如图4所示,当被重叠一个时钟周期时各级的输出S1到S42被移位。如图2所示输出S1到S42顺序导通包括在通道选择部分24中的开关器件24A。
如图3所示由级构成的移位寄存器具有通过在移位输出之间的重叠周期的数量增加通道选择部分24的运行速度的优点。另一方面,这样的移位寄存器具有因为时钟信号线连接到用于每个反相器型三态缓冲器的MOS TFT的栅端而使得栅端和源/漏端之间的电容相对高的缺点。高电容生成信号延迟限制了时钟信号的可用频率。进一步,如果增加驱动电压以高速运行,高电容将引起能耗增加。
图5表示一个级的移位寄存器22,该移位寄存器具有输出脉冲没有重叠的结构。
参照图5,移位寄存器22的任意级包括第一多路复用器51、OR(或)电路52、第二多路复用器53和第一至第五反相器54至58。
每个多路复用器51和53具有这样的电路结构,即两个传输门对称的连接,当逻辑高信号提供到非反相控制端时多路复用器输出施加到第一输入端(in1)的输入信号,当逻辑高信号提供到反相控制端时多路复用器输出施加到第二输入端(in2)的输入信号。
OR电路52包括具有两个输入端和一个反相器的NOR(或非)门。第一反相器54的输出作为反馈提供到了NOR门的第二输入端且第一多路复用器51的输出提供到了NOR门的第一输入端。OR电路的反相器将NOR门的输出反相。OR电路52生成一个输出,该输出是NOR门的两个输入端的逻辑和(或)。
采用图5中显示的移位寄存器级,移位寄存器22具有由于时钟信号线连接到构成传输门的MOS TFT的源/漏端和MOS TFTs在运行时处于关闭状态而电容载荷低的优点。然而,采用图5显示的移位寄存器22具有输出不能重叠的问题。
发明内容
因此,本发明提供的移位寄存器和使用移位寄存器的液晶显示器件基本克服了由相关技术的限制和缺陷引起的一个或多个问题。
本发明的一个优点是提供具有低电容载荷且允许输出重叠的移位寄存器和使用这样移位寄存器的液晶显示器件。
本发明的其他特点和优点在以下的详细描述中提出,从描述中部分是明显的,部分通过本发明的实施而显现。通过书面描述和权利要求以及附图提出的结构将实现和获得本发明的目的和其他优点。
为了获得这些和其他优点且依照本发明的目的,正如体现和广泛描述的,提供了具有多个级的移位寄存器,其中每个级包括:接收输入信号的输入电路部分;通过输入电路部分的非反相输出和反相输出上的异或运行生成触发信号的异或电路;响应于触发信号将时钟信号和反馈信号中的一个从输出端提供到下一级的输出端和输入端的输出电路部分,其中每个级生成部分与其他级的输出信号重叠且相位被顺序移位的输出信号。
本发明的另一方面,液晶显示器件包括:具有多个数据线、与所述多个数据线交叉的多个栅线和多个液晶单元的液晶显示板;将数字数据转换成模拟数据的数据驱动器;顺序选择数据驱动器的模拟输出的通道选择部分;采样通道选择部分的模拟数据以向数据线提供采样数据的采样和保持部分;顺序将栅脉冲提供到栅线的栅驱动器,其中至少数据驱动器、通道选择部分和栅驱动器中的一个包括具有多个级的移位寄存器,每个级的输入电路部分接收输入信号;通过输入电路部分的非反相输出和反相输出上的异或运行生成触发信号的异或电路;响应于触发信号将时钟信号和反馈信号中的一个从输出端提供到下一级的输出端和输入端的输出电路部分,其中每个级生成部分与其他级的输出信号重叠且相位被顺序移位的输出信号。
应该理解,前面的整体描述和以下的详细描述是事例性的和解释性的并希望提供对如权利要求保护的发明的进一步解释。
附图说明
给本发明提供进一步理解并组成说明书一部分的附图图解了本发明的实施方案并与说明书一起用于解释本发明的原理。
图1是简要表示液晶显示器件的结构图;
图2是表示模拟采样&保持电路的结构图;
图3是支持输出重叠的移位寄存器的电路图;
图4是图3表示的级的输入/输出波形图;
图5是表示移位寄存器的OR型级的电路图;
图6是表示依据本发明的实施例的液晶显示器件的结构图;
图7是表示图6中数据驱动器的结构图;
图8是表示图6中移位寄存器的一个级的电路图;
图9是图8中级的输入/输出波形图。
具体实施方式
详细的描述本发明的实施例,附图表示本发明的例子。
参照图6到9,下文详细描述了本发明的实施例。
参照图6,依据本发明的实施例的液晶显示器件包括:液晶显示板62,该液晶显示板62具有与多个栅线GL1至GLn交叉的多个数据线DL1至DLm以及用于驱动形成在栅极线和数据线交点处的液晶单元的TFTs;数据驱动器63,用于将数字数据RGB转换为模拟数据电压;配置在数据驱动器63和液晶显示板62的数据线DL1至DLm之间的通道选择部分64和采样&保持部分65;栅驱动器64,用于将栅脉冲提供到液晶显示板62的栅线GL1至GLn;伽玛参考电压发生器66,用于向数据驱动器63提供伽玛参考电压;时序控制器61,用于控制数据驱动器63和栅驱动器64;以及移位寄存器67,用于控制通道选择部分64的顺序运行。
液晶显示板62包括置于两个玻璃基板之间的液晶层。在液晶显示板62的两个玻璃基板中的下基板上数据线DL1至DLm和栅线GL1至GLn彼此交叉。TFT形成在数据线DL1至DLm和栅线GL1至GLn交叉点附近。响应于栅脉冲TFT将数据线DL1至DLm的数据提供到液晶单元Clc。为此,TFT的栅极连接到栅线GL1至GLn,TFT的源极连接到数据线DL1至DLm。TFT的漏极连接到液晶单元Clc的像素电极。进一步,用于保持液晶单元电压的存储电容Cst形成在液晶显示板62的下玻璃基板上。
时序控制器61采样来自系统(未示出)的数字视频卡的数字视频数据以提供到数据驱动器63。进一步,时序控制器61通过使用提供到时序控制器61的水平和垂直同步信号H和V生成数据控制信号DDC和栅控制信号GDC。数据控制信号DDC包括源移位时钟SSC、源起始脉冲SSP、极性控制信号POL和源输出使能信号SOE等,并且被提供到数据驱动器63。栅控制信号GDC包括栅起始脉冲GSP、栅移位时钟GSC、栅输出使能信号GOE等,并且被提供到栅驱动器64。
栅驱动器64响应于来自时序控制器61的栅驱动控制信号GDC顺序生成扫描脉冲,例如,栅高脉冲。栅驱动器64包括顺序生成扫描脉冲的移位寄存器和将扫描脉冲电压的摆幅宽度转换到适于驱动液晶单元的范围的电平转换器。响应于来自栅驱动器64的扫描脉冲TFT被导通。当TFT被导通时,数据线DL1至DLm上的视频数据提供到了液晶单元的像素电极。
伽玛参考电压发生器66向数据驱动器63提供预定数量的正伽玛参考电压GH和预定数量的负伽玛参考电压GL。通过使用分压电阻生成正伽玛参考电压GH和负伽玛参考电压GL。
响应于来自时序控制器61的数据控制信号DDC,数据驱动器63向数据线DL1至DLm提供数据。数据驱动器63采样来自时序控制器61的数字信号RGB、锁存数据并接着将数据转换为模拟伽玛电压。数据驱动器63包括多个结构如图7所示的数据集成电路。
移位寄存器67响应于时钟信号HCK1至HCK4中的任何一个和源起始脉冲SSP生成被重叠和被移位的输出信号,作为通道选择部分64的开关控制信号。
通道选择部分64采用以一对一关系连接到数据驱动器63的输出端的CMOS TFT实现。通道选择部分64包括多个响应于移位寄存器67的重叠的和被移位的输出信号的开关装置,该开关装置将数据驱动器63的输出提供到采样&保持部分65。
在采样并保持来自通道选择部分64的模拟数据电压之后采样&保持部分65同时将模拟电压提供到数据线DL1至DLm。
图7表示数据驱动器的数据集成电路的结构。
参照图7,数据集成电路包括其中输入有来自时序控制器61的数据RGB的数据寄存器71;生成采样时钟的移位寄存器72;连接在移位寄存器72和k(k是比m小的整数,表示液晶显示板中数据线的数量)个数据线DL1至DLk之间的锁存器73;数模转换器74(下文中,称作‘DAC’);输出缓冲器75;以及连接在伽玛参考电压发生器66和DAC74之间的伽玛电压供应器。
移位寄存器72将来自时序控制器61的源起始脉冲SSP移位以依据源采样信号SSC生成采样信号。进一步,移位寄存器72将源起始脉冲SSP移位以将进位信号CAR传输到下一个集成电路的移位寄存器72。
锁存器73响应于从移位寄存器72顺序输入的采样信号对来自数据寄存器71的数据RGB顺序采样并且逐行锁存,接着响应于源输出使能信号SOE同时输出被采样的数据。
DAC74将来自锁存器73的数据转换为来自伽玛电压供给器76的模拟伽玛电压DGH、DGL。伽玛电压DGH、DGL是相应于数字输入数据的灰度级的模拟电压。
伽玛电压供给器76细分伽玛参考电压发生器66输入的伽玛参考电压以相应于DAC74的灰度级提供伽玛电压。伽玛电压供给器76包括生成正伽玛电压的电路和生成负伽玛电压的电路。
与现有技术包括顺序对数据线采样的第一锁存器,以及当电压被DAC转换时锁存来自第一锁存器的数据的第二锁存器的数据驱动器相比;参照图6和7来描述的本发明的实施例对固定数量数字数据顺序采样以及通过将锁存在锁存器73中的数据传输到DAC74而生成模拟信号。例如,如果数据线的预定数量是240(如在QVGA显示器件中)且锁存器73和DAC 74的数量是40,DAC74的转换时间和数据线的充电时间是大约一个水平时间1H(=40/240)的1/6。DAC74的输出通过被顺序打开大约H/6周期的每个通道选择部分64和采样&保持部分65传输到40条数据线。例如,第一个DAC74在H/6时间周期的间隔内顺序充电并且维持40n+1(其中n=0,1,2,3,4和5)个数据线。通道选择部分64的构成与现有技术的一个边沿模拟驱动方法(one bankanalog driving)相似,如图2所示,当使用多个边沿时不会发生与生成的边沿分界线相关联的亮度不一致的现象。与现有技术的数字驱动方法的数据驱动器相比较,锁存器73和DACs74的数量减到1/6,从而允许线路被嵌入到相对小的区域内。进一步,外部数字数据信号RGB不经过时序控制器61可直接应用于数据驱动器63,可以进一步简化时序控制器61的电路。
图8表示图6所示的移位寄存器67的级的结构。图9表示图8所示的级的输入/输出波形。假定该级是移位寄存器67的第一级,下面说明移位寄存器的级的详细结构和运行。
参照图8,移位寄存器67的第一级包括在输入端和输出端间串联的第一多路复用器81、第一反相器82、异或电路83、第二反相器84、第二多路复用器85和第三至第六反相器86至89。
多路复用器81和85中的每一个的电路结构具有对称连接的两个传输门,当逻辑高信号提供到非反相控制端时多路复用器输出第一输入端(in1)的输入信号且当逻辑高信号提供到反相控制端时多路复用器输出第二输入端(in2)的输入信号。
源起始脉冲SSP输入到第一多路复用器81的第一和第二端(in1,in2),且控制信号输入到第一多路复用器81的非反相控制端和反相控制端。
第一反相器82连接在第一多路复用器81的输出节点和异或电路83一侧的输入端之间并且使第一多路复用器81的输出反相以提供到异或电路83一侧的输入端。
通过在第一多路复用器81的输出上和第一反相器82的输出上执行XOR(异或)操作异或电路83输出触发信号。为此,异或电路83包括三个与非(NAND)门90、91和92。第一NAND门90对第三反相器86的反馈输入和第一多路复用器的输出执行NAND操作以向第三NAND门92的第二输入端提供信号,且第二NAND门91对第一反相器82的输出和第四反相器87的反馈输入执行NAND操作以向第三NAND门92的第一输入端提供信号。第三NAND门92对第一NAND门90和第二NAND门91执行NAND操作。
第二反相器84连接在异或电路83和第二多路复用器的85之间以使异或电路83输出反相提供到第二多路复用器的85的反相控制端。
当输入到非反相控制端的触发信号处于逻辑高时,第二多路复用器的85输出时钟信号HCK1,且当输入到反相控制端的第二反相器84的输出处于逻辑高时输出第四反相器87的反馈。
第三反相器86使第二多路复用器的85的输出反相且输入到异或电路83的第一NAND门90的第二输入端以将触发信号(q1)触发。第四反相器87使第三反相器86的输出反相且输入到第二多路复用器的85的第二输入端(in2)和第二NAND门91的第二输入端以将触发信号(q1)触发。
第四反相器87的输出提供到下一级的起始脉冲输入端作为下一级的起始脉冲。
第五反相器88使第三反相器86的输出反相且被反相的信号作为pMOSFET的控制信号输出,pMOS FET构成了通道选择部分64的CMOS的一部分。
第六反相器89使第四反相器87的输出反相且被反相的信号作为nMOSFET的控制信号输出,nMOS FET构成了通道选择部分64的CMOS的一部分。
如图9所示,级的输出生成重叠的输出信号S1至S8,其中输出信号被移位,并且在相邻级几乎相同数量的触发信号(q1-q8)被重叠。输出信号S1至S8顺序导通通道选择部分64的开关装置。
在上述的移位寄存器级,在源起始脉冲SSP的上升期第一触发信号(q1)生成以产生作为逻辑高的输出,在源起始脉冲SSP的下降期第二触发信号(q2)生成以使输出反相为逻辑低。因为时钟信号线连接到TFT的源/漏端,图8的级具有非常低的电容载荷,TFT构成了第二多路复用器的85并且除了生成触发信号的一个或两个级第二多路复用器的85处于关闭状态。
依据本发明的移位寄存器用作数据驱动器63和/或栅驱动器64的移位寄存器,也用作控制通道选择部分的移位寄存器。
如上所述,依据本发明的移位寄存器和采用该移位寄存器的液晶显示器件具有低电容载荷和重叠的输出,从而改善(提高)了驱动速度。
对本领域技术人员来说,显然可以不违背本发明的精神和范围而对本发明进行不同的调整和变化。从而,希望本发明覆盖了所附权利要求和等同物的范围之内的发明的调整和变化。

Claims (15)

1、一种液晶显示器件,包括:
具有多个数据线、以及与多个数据线交叉的多个栅线和多个液晶单元的液晶显示面板;
将数字数据转换为模拟数据的数据驱动器;
顺序选择数据驱动器的模拟输出的通道选择部分;
采样来自通道选择部分的模拟数据以向数据线提供采样数据的采样和保持部分;和
顺序将栅脉冲提供到栅线的栅驱动器,
其中至少数据驱动器、通道选择部分和栅驱动器中的一个包括具有多个级的移位寄存器,每个级的输入电路部分接收输入信号;通过输入电路部分的非反相输出和反相输出上的异或运行生成触发信号的异或电路;响应于触发信号将时钟信号和反馈信号中的一个从输出端提供到下一级的输出端和输入端的输出电路部分,其中每个级生成部分与其他级的输出信号重叠且相位被顺序移位的输出信号。
2、如权利要求1所述的液晶显示器件,其特征在于,其中输入电路部分包括:
接收输入信号的第一多路复用器;和
使来自第一多路复用器的输出信号反相的第一反相器。
3、如权利要求2所述的液晶显示器件,其特征在于,其中异或电路包括:
对第一多路复用器的输出和反馈信号执行与非操作以生成输出信号的第一与非门;
对第一反相器的输出信号和反馈信号执行与非操作以生成输出信号的第二与非门;和
对第一和第二与非门的输出信号执行与非操作以生成输出信号的第三与非门。
4、如权利要求3所述的液晶显示器件,其特征在于,其中输出电路部分包括:
使第三与非门的输出反相的第二反相器;
响应于第三与非门的输出和第二反相器的输出信号输出时钟信号和反馈信号其中之一的第二多路复用器;
使第二多路复用器的输出反相以生成反馈信号的第三反相器;和
使反馈信号反相以生成反相输出和非反相输出的输出端反相器电路。
5、如权利要求4所述的液晶显示器件,其特征在于,其中输出端反相器电路包括:
使第二多路复用器的输出信号反相且将第二多路复用器反相的信号输出信号输入到异或电路的第一与非门以激发触发信号(q1)的第三反相器;
使第三反相器的输出信号反相且将第四反相器反相的信号输入到第二多路复用器和第二与非门以激发触发信号(q1)的第四反相器。
使第三反相器的输出信号反相且将被第五反相器反相的信号作为控制信号输出的第五反相器;和
使第四反相器的输出反相且将被第六反相器反相的信号作为控制信号输出的第六反相器。
6、如权利要求5所述的液晶显示器件,其特征在于,其中被第五反相器反相的信号作为pMOS FET的控制信号来控制,pMOS FET构成了通道选择部分的CMOS。
7、如权利要求5所述的液晶显示器件,其特征在于,其中被第六反相器反相的信号作为nMOS FET的控制信号来控制,nMOS FET构成了通道选择部分的CMOS。
8、如权利要求5所述的液晶显示器件,其特征在于,其中第四反相器的输出提供另一级的起始脉冲。
9、一种驱动具有多个级的液晶显示器件的移位寄存器,其中每个级包括:
接收输入信号的输入电路部分;
通过输入电路部分的非反相输出和反相输出上的异或运行生成触发信号的异或电路;
响应于触发信号将时钟信号和反馈信号中的一个从输出端提供到下一级的输出端和输入端的输出电路部分,
其中每个级生成部分与其他级的输出信号重叠且相位被顺序移位的输出信号。
10、如权利要求9所述的移位寄存器,其特征在于,其中输入电路部分包括:
接收输入信号的第一多路复用器;和
使第一多路复用器的输出信号反相的第一反相器。
11、如权利要求10所述的移位寄存器,其特征在于,其中异或电路包括:
对第一多路复用器的输出信号和反馈信号执行与非操作以生成输出信号的第一与非门;
对第一反相器的输出信号和反馈信号执行与非操作以生成输出信号的第二与非门;和
对第一和第二与非门的输出信号执行与非操作以生成输出信号的第三与非门。
12、如权利要求11所述的移位寄存器,其特征在于,其中输出电路部分包括:
使第三与非门的输出反相的第二反相器;
响应于第三与非门的输出和第二反相器的输出信号输出时钟信号和反馈信号其中之一的第二多路复用器;
使第二多路复用器的输出反相以生成反馈信号的第三反相器;和
使反馈信号反相以生成反相输出和非反相输出的输出端反相器电路。
13、如权利要求12所述的移位寄存器,其特征在于,其中输出端反相器电路包括:
使第二多路复用器的输出信号反相且将第二多路复用器反相的信号输出信号输入到异或电路的第一与非门以激发触发信号(q1)的第三反相器;
使第三反相器的输出信号反相且将第四反相器反相的信号输入到第二多路复用器和第二与非门以激发触发信号(q1)的第四反相器。
使第三反相器的输出信号反相且将被第五反相器反相的信号作为控制信号输出的第五反相器;和
使第四反相器的输出反相且将被第六反相器反相的信号作为控制信号输出的第六反相器。
14、如权利要求13所述的移位寄存器,其特征在于,其中提供来自第四反相器的输出信号作为另一级的起始脉冲。
15、一种用于驱动液晶显示器件的方法包括:
提供具有多个级的序列的移位寄存器;
在级序列的第一级的输入电路接收输入信号;
对第一级的输入电路的非反相输出和反相输出执行异或操作以生成触发信号;
响应于触发信号将时钟信号和来自第一级的输出端的反馈信号中的一个提供到下一级的输出端和输入端;和
生成与级序列的下一级生成的输出信号部分重叠的输出信号,
其中来自级序列的输出信号被顺序移位。
CNB2006100836659A 2005-06-30 2006-06-02 移位寄存器和使用移位寄存器的液晶显示器件 Expired - Fee Related CN100543828C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
KR1020050057952A KR101096693B1 (ko) 2005-06-30 2005-06-30 쉬프트 레지스터와 이를 이용한 액정표시장치
KR1020050057952 2005-06-30

Publications (2)

Publication Number Publication Date
CN1892783A true CN1892783A (zh) 2007-01-10
CN100543828C CN100543828C (zh) 2009-09-23

Family

ID=37588855

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2006100836659A Expired - Fee Related CN100543828C (zh) 2005-06-30 2006-06-02 移位寄存器和使用移位寄存器的液晶显示器件

Country Status (3)

Country Link
US (1) US7656382B2 (zh)
KR (1) KR101096693B1 (zh)
CN (1) CN100543828C (zh)

Cited By (9)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102543007A (zh) * 2010-12-14 2012-07-04 上海天马微电子有限公司 移位单元、移位装置和液晶显示器
WO2013075536A1 (zh) * 2011-11-25 2013-05-30 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
CN104537996A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 与非门锁存的驱动电路以及与非门锁存的移位寄存器
CN104732940A (zh) * 2015-03-30 2015-06-24 深圳市华星光电技术有限公司 Cmos栅极驱动电路
CN104756405A (zh) * 2012-11-08 2015-07-01 夏普株式会社 脉冲生成电路、移位寄存器电路、以及显示装置
US9136013B2 (en) 2011-11-25 2015-09-15 Boe Technology Group Co., Ltd. Shift register, gate driver, and display device
CN107343386A (zh) * 2015-02-20 2017-11-10 富士通株式会社 受电器以及电力传送系统
CN110349536A (zh) * 2019-04-08 2019-10-18 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板
CN113203944A (zh) * 2016-06-02 2021-08-03 台湾积体电路制造股份有限公司 电子器件及其操作方法

Families Citing this family (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR101277975B1 (ko) * 2006-09-07 2013-06-27 엘지디스플레이 주식회사 쉬프트 레지스터 및 이를 구비한 데이터 드라이버,액정표시장치
KR101361083B1 (ko) * 2006-10-23 2014-02-13 삼성디스플레이 주식회사 데이터 구동 장치와 이를 포함하는 액정 표시 장치 및 액정표시 장치의 구동 방법
US8395603B2 (en) * 2007-01-26 2013-03-12 Samsung Display Co., Ltd Electronic device including display device and driving method thereof
KR101097351B1 (ko) * 2010-05-06 2011-12-23 삼성모바일디스플레이주식회사 주사 구동 회로 및 이를 이용한 표시 장치
TWI552129B (zh) * 2014-11-26 2016-10-01 群創光電股份有限公司 掃描驅動電路及應用其之顯示面板
CN113948030B (zh) * 2021-12-20 2022-04-01 成都利普芯微电子有限公司 一种显示信号产生装置、驱动装置、显示装置

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5400050A (en) * 1992-11-24 1995-03-21 Sharp Kabushiki Kaisha Driving circuit for use in a display apparatus
JP3129271B2 (ja) * 1998-01-14 2001-01-29 日本電気株式会社 ゲートドライバ回路及びその駆動方法、並びにアクティブマトリクス型液晶表示装置
US20070008272A1 (en) * 2005-07-11 2007-01-11 Elan Microelectronics Corp. Gate driver circuit for LCD having shared level shifter

Cited By (11)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN102543007A (zh) * 2010-12-14 2012-07-04 上海天马微电子有限公司 移位单元、移位装置和液晶显示器
CN102543007B (zh) * 2010-12-14 2014-11-05 上海天马微电子有限公司 移位单元、移位装置和液晶显示器
WO2013075536A1 (zh) * 2011-11-25 2013-05-30 京东方科技集团股份有限公司 移位寄存器、栅极驱动器及显示装置
US9136013B2 (en) 2011-11-25 2015-09-15 Boe Technology Group Co., Ltd. Shift register, gate driver, and display device
CN104756405A (zh) * 2012-11-08 2015-07-01 夏普株式会社 脉冲生成电路、移位寄存器电路、以及显示装置
CN104756405B (zh) * 2012-11-08 2017-08-18 夏普株式会社 脉冲生成电路、移位寄存器电路、以及显示装置
CN104537996A (zh) * 2014-12-30 2015-04-22 深圳市华星光电技术有限公司 与非门锁存的驱动电路以及与非门锁存的移位寄存器
CN107343386A (zh) * 2015-02-20 2017-11-10 富士通株式会社 受电器以及电力传送系统
CN104732940A (zh) * 2015-03-30 2015-06-24 深圳市华星光电技术有限公司 Cmos栅极驱动电路
CN113203944A (zh) * 2016-06-02 2021-08-03 台湾积体电路制造股份有限公司 电子器件及其操作方法
CN110349536A (zh) * 2019-04-08 2019-10-18 深圳市华星光电半导体显示技术有限公司 Goa电路及显示面板

Also Published As

Publication number Publication date
US7656382B2 (en) 2010-02-02
US20070001990A1 (en) 2007-01-04
KR20070002417A (ko) 2007-01-05
CN100543828C (zh) 2009-09-23
KR101096693B1 (ko) 2011-12-23

Similar Documents

Publication Publication Date Title
CN1892783A (zh) 移位寄存器和使用移位寄存器的液晶显示器件
CN102654968B (zh) 移位寄存器、栅极驱动器及显示装置
CN100479024C (zh) 液晶显示器件及其驱动方法
CN100547459C (zh) 液晶显示器及相应驱动方法
CN104700799B (zh) 栅极驱动电路及显示装置
CN105702223B (zh) 减小时钟信号负载的cmos goa电路
CN1892788A (zh) 用于液晶显示器的模拟采样装置
CN102270437B (zh) 液晶显示设备及其驱动方法
CN105810165A (zh) 一种cmos goa电路结构及液晶显示面板
CN103761944A (zh) 一种栅极驱动电路、显示装置及驱动方法
CN202196566U (zh) 移位寄存器及其栅极驱动装置
CN103761949A (zh) 栅极驱动电路以及驱动方法
CN106128380A (zh) Goa电路
CN105185338A (zh) Cmos goa电路
CN101055705A (zh) 驱动电路、显示装置及其驱动方法
CN105304008B (zh) 栅极驱动器及具有该栅极驱动器的触控面板
CN1552124A (zh) 电平移动电路、显示装置及便携式终端
CN105788557A (zh) Goa 驱动电路
CN1904996A (zh) 一种可产生延迟驱动信号的驱动电路
CN105321492B (zh) 栅极驱动基板和使用栅极驱动基板的液晶显示器
CN101059934A (zh) 扫描驱动电路和使用该扫描驱动电路的有机发光显示器
CN101521043B (zh) 移位缓存器
CN101405640A (zh) 显示设备和电子设备
CN1413023A (zh) 显示装置
CN106205530A (zh) Goa电路

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20090923

Termination date: 20210602