CN1834927A - 错误通知方法及信息处理装置 - Google Patents

错误通知方法及信息处理装置 Download PDF

Info

Publication number
CN1834927A
CN1834927A CNA2005100901263A CN200510090126A CN1834927A CN 1834927 A CN1834927 A CN 1834927A CN A2005100901263 A CNA2005100901263 A CN A2005100901263A CN 200510090126 A CN200510090126 A CN 200510090126A CN 1834927 A CN1834927 A CN 1834927A
Authority
CN
China
Prior art keywords
error
processor
mirror image
interrupt signal
level
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CNA2005100901263A
Other languages
English (en)
Other versions
CN100392608C (zh
Inventor
高桥仁
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Fujitsu Ltd
Original Assignee
Fujitsu Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Fujitsu Ltd filed Critical Fujitsu Ltd
Publication of CN1834927A publication Critical patent/CN1834927A/zh
Application granted granted Critical
Publication of CN100392608C publication Critical patent/CN100392608C/zh
Expired - Fee Related legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F11/00Error detection; Error correction; Monitoring
    • G06F11/07Responding to the occurrence of a fault, e.g. fault tolerance
    • G06F11/0703Error or fault processing not based on redundancy, i.e. by taking additional measures to deal with the error or fault not making use of redundancy in operation, in hardware, or in data representation
    • G06F11/0766Error or fault reporting or storing
    • G06F11/0772Means for error signaling, e.g. using interrupts, exception flags, dedicated error registers

Abstract

本发明提供一种错误通知方法,其运用在计算机系统中,该计算机系统包括能在正常模式中运行的第一处理器系统和能在镜像模式中与第一处理器系统一起运行的第二处理器系统,该方法用于将第一和第二处理器系统中产生的错误通知给第一和第二处理器系统中的每个处理器。该错误通知方法产生通过多个错误级别中的一个相应错误级别表示每个错误的错误中断信号,当在该镜像模式中能够避免该第一处理器系统中的错误时,降低相应的错误中断信号的错误级别,并且使用该错误中断信号将错误通知给第一和第二处理器系统中的每个处理器。

Description

错误通知方法及信息处理装置
技术领域
本发明一般涉及错误通知方法及信息处理装置,特别涉及一种用于能够执行镜像操作的信息处理装置的错误通知方法以及一种执行该错误通知方法的信息处理装置。
背景技术
当在诸如计算机系统的信息处理装置中产生错误时,检测错误的电路利用相应于错误级别(或错误程度)的中断信号,将错误通知给计算机系统内诸如CPU的处理器。用于执行处理器的错误处理的软件,即错误处理程序,根据中断信号所通知的错误的错误级别,决定是关闭计算机系统还是允许计算机系统继续运行。因而,如果错误级别高则关闭计算机系统,而如果错误级别低则允许计算机系统继续运行。通常,错误处理程序的规格由处理器的制造商决定,并且错误处理程序具有一种不能修改其软件的结构。
另一方面,在计算机系统由多个处理器系统组成的情况下,则将上述中断信号通知给计算机系统内的所有处理器系统。此外,在采用这种计算机系统的情况下,通过执行与处理器系统的存储系统有关的镜像操作能够提高计算机系统的可靠性。镜像操作有时也被称为镜像。在镜像的情况下,两个处理器系统执行相同的处理,并且通过比较和检查两个处理器系统的处理结果而提高处理结果的可靠性。
图1是解释传统错误通知方法的实例的示图。计算机系统包括:在正常模式中使用的系统板1;在镜像模式中与系统板1一起使用的系统板2;以及处理系统板1和2检测的错误的主系统板3。系统板1和2中的每一个都包括一个或多个CPU(未示出)等,以形成处理器系统。系统板1和2中的每一个都包括错误显示寄存器5以及OR电路6至8。错误显示寄存器5包括与产生错误的那些部分相应的多个寄存器部分,并且每个寄存器部分存储错误级别。为了方便,假设错误级别包括严重错误级别Fat、不可纠正错误级别Un以及可纠正错误级别Cor。错误级别Fat、Un和Cor的值满足Fat>Un>Cor的关系。通过OR电路6将存储严重错误级别Fat的寄存器部分的输出作为错误中断信号ERR2输出。通过OR电路7将存储不可纠正错误级别Un的寄存器部分的输出作为错误中断信号ERR1输出。此外,通过OR电路8将存储可纠正错误级别Cor的寄存器部分的输出作为错误中断信号ERR0输出。主系统板3包括确定计算机系统的分区并且将错误中断信号ERR2、ERR1和ERR0通知给计算机系统内的每个CPU的电路。
当收到错误中断信号ERR2或ERR1的错误通知时,计算机系统内的每个CPU的错误处理程序关闭计算机系统。此外,因为可纠正错误Cor能够被ECC等纠正,所以当收到错误中断信号ERR0的错误通知时,计算机系统内的每个CPU的错误处理程序允许计算机系统继续运行。
例如,日本特许公开No.2000-276364提出了一种根据地址索引和/或故障源索引的故障恢复操作。
在镜像模式的情况下,即使从系统板1输出具有高错误级别的错误中断信号ERR2或ERR1,系统板2也能够利用镜像而避免错误。换句话说,可以从系统板2输出具有低错误级别的错误中断信号ERR0或者不输出错误中断信号。然而,如上所述,一般不能修改计算机系统内的每个CPU的错误处理程序。因此,当主系统板3收到来自系统板1的具有高错误级别的错误通知时,即使从系统板2只收到具有低错误级别的错误通知或者没有错误通知,也会与正常模式的情况一样,将具有更高错误级别的错误通知发给每个CPU,从而引起了计算机系统被关闭的问题。
可以设想,在镜像模式中,将错误处理程序转换为仅用于镜像模式的错误处理程序。但是,由于这种设想的方法需要修改CPU的软件设计,因而其并不能令人满意。
发明内容
因而,本发明的一般目的是提供一种能够抑制上述问题的新颖且实用的错误通知方法和信息处理装置。
本发明的其它和更具体的目的是提供一种在正常模式和镜像模式中都能够进行最优错误通知的错误通知方法及信息处理装置。
本发明的另一目的是提供一种错误通知方法,其运用在计算机系统中,该计算机系统包括能在正常模式中运行的第一处理器系统和能在镜像模式中与该第一处理器系统一起运行的第二处理器系统,该方法用于将所述第一和第二处理器系统中产生的错误通知给所述第一和第二处理器系统中的每个处理器,该错误通知方法的特征在于:产生通过多个错误级别中的一个相应错误级别表示每个错误的错误中断信号;当在该镜像模式中能够避免该第一处理器系统中的错误时,降低相应的错误中断信号的错误级别;以及使用该错误中断信号将错误通知给所述第一和第二处理器系统中的每个处理器。根据本发明的错误通知方法,能够在正常模式和镜像模式中进行最优错误通知。
本发明的又一目的是提供一种信息处理装置,其特征在于该信息处理装置包括:第一处理器系统,其能在正常模式中运行;第二处理器系统,其能在镜像模式中与该第一处理器系统一起运行,所述第一和第二处理器系统中的每一个包括存储装置,其通过多个错误级别中的一个相应级别存储内部产生的错误;第一电路,其根据所述存储装置的输出而产生具有相应的错误级别的错误中断信号;第二电路,如果在该镜像模式中能够避免该第一处理器系统中的错误,则该第二电路降低相应的错误中断信号的错误级别;以及第三电路,其使用该错误中断信号将错误通知给所述第一和第二处理器系统中的每个处理器。根据本发明的信息处理装置,能够在正常模式和镜像模式中进行最优错误通知。
当结合附图理解下面的详细说明时,将会清楚本发明的其它目和更多特征。
附图说明
图1是用于解释传统错误通知方法的示图;
图2是示出根据本发明信息处理装置的总体结构的系统框图;
图3是示出根据本发明信息处理装置的实施例的重要部分的系统框图;
图4是示出CPU的软件结构的示图;
图5是示出信息处理装置的实施例的重要部分的电路图;
图6是用于解释信息处理装置的硬件处理的流程图;以及
图7是用于解释信息处理装置的CPU的软件处理的流程图。
具体实施方式
通过参考图2及其后的附图,将说明根据本发明的错误通知方法及信息处理装置的实施例。
图2是示出根据本发明信息处理装置的总体结构的系统框图。根据本发明的信息处理装置的实施例采用了根据本发明的错误通知方法的实施例。在本实施例中,将本发明应用于图2所示的计算机系统中。
图2中的计算机系统10包括:在正常模式中使用的系统板11;在镜像模式中与系统板11一起使用的系统板12;具有多个输入和输出(I/O)端口的输入和输出(I/O)板142;以及处理系统板11和12检测的错误的主系统板13。换句话说,系统板11可在正常模式中运行,而系统板12可在镜像模式中与系统板11一起运行。系统板11包括多个CPU 14和多个内存141。系统板12具有与系统板11结构相似的结构。此外,主系统板13也可具有与系统板11结构相似的结构。系统板11、12和13形成了处理器系统。
图3是示出根据本发明信息处理装置的该实施例的重要部分的系统框图。如图3所示,系统板11和12中的每一个都包括错误显示寄存器15,以及OR电路16至18。系统板12还包括后面将要说明的错误避免检测电路19。
错误显示寄存器15具有与产生错误的那些部分相应的寄存器部分,并且每个寄存器部分存储错误级别。为了方便,假设错误级别包括严重错误级别Fat、不可纠正错误级别Un、以及可纠正错误级别Cor。错误级别Fat、Un和Cor的值满足Fat>Un>Cor的关系。通过OR电路16将存储严重错误级别Fat的寄存器部分的输出作为错误中断信号ERR2输出。通过OR电路17将存储不可纠正错误级别Un的寄存器部分的输出作为错误中断信号ERR1输出。此外,通过OR电路18将存储可纠正错误级别Cor的寄存器部分的输出作为错误中断信号ERR0输出。错误显示寄存器15还包括将在后面说明的在镜像模式中使用的寄存器部分15A。可省略系统板11内的错误显示寄存器15的寄存器部分15A。主系统板13包括确定计算机系统10的分区并且将错误中断信号ERR2、ERR1和ERR0通知给计算机系统10内的每个CPU的电路。
错误避免检测电路19这样的功能:如果在镜像模式中能够避免系统板11内的错误,则错误避免检测电路19将相应的错误中断信号的错误级别降低为允许计算机系统10继续运行的错误级别。特别的,如果错误避免检测电路19检测到通过系统板12的镜像能够避免由错误中断信号ERR2或ERR1(即,具有严重错误级别Fat或者不可纠正错误级别Un的错误中断信号)表示的系统板11中的错误,则错误避免检测电路19将错误中断信号ERR2或ERR1作为错误中断信号ERR0输出到主系统板13。
当收到错误中断信号ERR2或ERR1的错误通知时,计算机系统10内的每个CPU 14的错误处理程序14A关闭计算机系统10。此外,因为可纠正错误Cor能够被ECC等纠正,所以当收到错误中断信号ERR0的错误通知时,每个CPU 14的错误处理程序14A允许计算机系统10继续运行。
图4是示出CPU 14的软件结构的示图。如图4所示,CPU 14的软件具有分层结构,其包括最高层中的操作系统(OS),以及OS下面的层中的系统抽象层(SAL)和例如处理器抽象层(PAL)的基本输入输出系统(BIOS)。上述错误处理程序14A包含在SAL中。
图5是示出信息处理装置的该实施例的重要部分的电路图。在图5中,用相同的标号表示与图3中的相应部分相同的部分,并略去其说明。
在图5中,OR门16-1和17-1分别对应于图3中所示的系统板12内的OR门16和17,OR门16-2和17-2分别对应于图3中所示的系统板11内的OR门16和17,以及OR门18-1对应于系统板11和12内的OR门18。AND门21至24和反相器25对应于图3所示的错误避免检测电路19。从CPU 15将表示计算机系统10的操作模式的模式信号Mmode输入到错误避免检测电路19。例如,在镜像模式期间,模式信号Mmode的值为“1”,而在正常模式期间,模式信号Mmode的值为“0”。信息Mb设置在错误显示寄存器15的寄存器部分15A中,该信息Mb表示由于产生错误导致镜像模式中的镜像失败。例如,当镜像失败时,信息Mb的值为“1”,而当镜像保持时,信息Mb的值为“0”。从而,在信息Mb取值“1”之后,从下一个错误起,模式信号Mmode从值“1”变为值“0”。在系统板11内的错误显示寄存器15中也设有寄存器部分15A的情况下,可将信息Mb设置在系统板11内的错误显示寄存器15的寄存器部分15A中,以将寄存器部分15A的输出输入到OR门18-1。
在镜像模式的情况下,即使从系统板11输出具有高错误级别的错误中断信号ERR2或ERR1,系统板12也能通过镜像避免错误。换句话说,可从系统板12输出具有低错误级别的错误中断信号ERR0。当检测到错误但是能够避免错误时,仍通过输出中断信号而发出通知,以表示避免了错误。但是,在这种情况下也可以通过执行控制而不输出错误中断信号。因此,如果未修改计算机系统10内的每个CPU 14的错误处理程序14A并且将来自系统板11的错误通知按原样输出到主系统板13,则当主系统板13收到来自系统板11的具有高错误级别的错误通知时,即使从系统板12收到了只具有低错误级别的错误通知,也与在正常模式的情况下一样,将向每个CPU 14发出具有较高错误级别的错误通知,从而引起计算机系统10的关闭。但是在本实施例中,当错误避免检测电路19检测到可通过系统板12的镜像避免错误中断信号ERR2或ERR1所表示的系统板11内的错误(即,具有严重错误级别Fat或不可纠正错误级别Un)时,错误避免检测电路19将错误中断信号ERR2或ERR1作为错误中断信号ERR0输出到主系统板13,以发出与正常模式中不同的通知。因此,即使产生错误,如果通过镜像使得没有必要关闭计算机系统10,就能够使计算机系统10继续运行。
当然,也可以在主系统板13中设置至少一部分门16至18以及错误避免检测电路19。
图6是用于解释信息处理装置的硬件(系统板11和12以及主系统板13)处理的流程图。在图6中,步骤S1判断是否发生错误。如果在步骤S1中的判断结果为YES,则在步骤S2中将检测到的错误级别设置于错误显示寄存器15中与产生错误的那部分相应的寄存器部分。在步骤S3中,利用表示检测到的错误级别的错误中断信号产生对CPU 14的错误处理程序14A的中断,从而进行错误通知,然后,处理结束。
可将镜像模式设置于多个系统板的多个单元中,或设置于多个分区的多个单元中。
图7是用于解释信息处理装置的CPU 14的软件(错误处理程序14A)处理的流程图。在图7中,步骤S11判断是否通过错误中断信号从主系统板13产生中断,即,是否输入了错误通知。如果在步骤S11中的判断结果为YES,则步骤S12通过已知的方法获取错误日志并指定错误位置。步骤S13判断错误中断信号是否是错误中断信号ERR0。如果步骤S13中的判断结果为NO,则步骤S14判断错误中断信号是否是错误中断信号ERR1或ERR2。如果步骤S14中的判断结果为NO,则处理进行到与错误中断信号对应的另一错误处理。另一方面,如果步骤S14中的判断结果为YES,则步骤S15关闭计算机系统10,并处理结束。此外,如果步骤S13中的判断结果为YES,则步骤S16清空错误显示寄存器15的寄存器部分,并且处理进行到正常错误处理,从而通过已知的方法纠正具有可纠正错误级别Cor的错误。
从而,本发明适用于具有正常模式和镜像模式的信息处理装置例如计算机系统的错误通知。
此外,本发明不限于上述实施例,而是在不脱离本发明的范围下可作各种变化与修改。

Claims (13)

1.一种错误通知方法,其运用在计算机系统中,该计算机系统包括能在正常模式中运行的第一处理器系统和能在镜像模式中与该第一处理器系统一起运行的第二处理器系统,该方法用于将所述第一和第二处理器系统中产生的错误通知给所述第一和第二处理器系统中的每个处理器,所述错误通知方法的特征在于:
产生通过多个错误级别中的一个相应错误级别表示每个错误的错误中断信号;
当在该镜像模式中能够避免该第一处理器系统中的错误时,降低相应的错误中断信号的错误级别;以及
使用该错误中断信号将错误通知给所述第一和第二处理器系统中的每个处理器。
2.如权利要求1所述的错误通知方法,其特征在于如果在该镜像模式中能够避免该错误,则根据表示该第二处理器系统中产生的错误的错误中断信号,降低该错误级别。
3.如权利要求1所述的错误通知方法,其特征在于如果在该镜像模式中能够避免该错误,则将该错误中断信号的错误级别降低到允许该计算机系统继续运行的错误级别。
4.如权利要求1至3中的任一所述的错误通知方法,其特征在于通过硬件执行该错误中断信号的产生、该错误级别的降低以及利用该错误中断信号的错误通知,并且对每个处理器的软件进行该错误通知。
5.如权利要求4所述的错误通知方法,其特征在于该软件是系统抽象层中的错误处理程序。
6.一种信息处理装置,其特征在于:
第一处理器系统,其能在正常模式中运行;
第二处理器系统,其能在镜像模式中与该第一处理器系统一起运行,所示第一和第二处理器系统中的每一个包括存储装置,其通过多个错误级别中的一个相应级别存储内部产生的错误;
第一电路,其根据所述存储装置的输出而产生具有相应的错误级别的错误中断信号;
第二电路,如果在该镜像模式中能够避免该第一处理器系统中的错误,则该第二电路降低相应的错误中断信号的错误级别;以及
第三电路,其使用该错误中断信号将错误通知给所述第一和第二处理器系统中的每个处理器。
7.如权利要求6所述的信息处理系统,其特征在于如果在该镜像模式中能够避免该错误,则该第二电路根据表示在该第二处理器系统中产生的错误的错误中断信号,降低该错误级别。
8.如权利要求6所述的信息处理系统,其特征在于如果在该镜像模式中能够避免该错误,则该第二电路将该错误中断信号的错误级别降低到允许该信息处理装置继续运行的错误级别。
9.如权利要求6至8中的任一所述的信息处理装置,其特征在于该存储装置还存储表示由于错误产生而导致该镜像模式中的镜像失败的信息。
10.如权利要求6至8中的任一所述的信息处理装置,其特征在于该第二电路基于该存储装置的输出和表示该镜像模式的模式信号,降低该相应的错误中断信号的错误级别。
11.如权利要求6至8中的任一所述的信息处理装置,其特征在于该第三电路对每个处理器的软件进行该错误通知。
12.如权利要求11所述的信息处理装置,其特征在于该软件是系统抽象层中的错误处理程序。
13.如权利要求6至8中的任一所述的信息处理装置,其特征在于该第三电路确定该信息处理装置的分区。
CNB2005100901263A 2005-03-17 2005-08-10 错误通知方法及信息处理装置 Expired - Fee Related CN100392608C (zh)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP2005078013 2005-03-17
JP2005078013A JP4555713B2 (ja) 2005-03-17 2005-03-17 エラー通知方法及び情報処理装置

Publications (2)

Publication Number Publication Date
CN1834927A true CN1834927A (zh) 2006-09-20
CN100392608C CN100392608C (zh) 2008-06-04

Family

ID=36616961

Family Applications (1)

Application Number Title Priority Date Filing Date
CNB2005100901263A Expired - Fee Related CN100392608C (zh) 2005-03-17 2005-08-10 错误通知方法及信息处理装置

Country Status (6)

Country Link
US (1) US7584388B2 (zh)
EP (1) EP1703393B1 (zh)
JP (1) JP4555713B2 (zh)
KR (1) KR100740850B1 (zh)
CN (1) CN100392608C (zh)
DE (1) DE602005020898D1 (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101714111B (zh) * 2008-10-03 2013-12-25 富士通株式会社 计算机设备和处理器诊断方法

Families Citing this family (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
WO2009144824A1 (ja) * 2008-05-30 2009-12-03 富士通株式会社 情報処理装置、転送回路及び情報処理装置のエラー制御方法
JP5217647B2 (ja) * 2008-06-04 2013-06-19 富士通株式会社 情報処理装置および情報処理方法
US9519532B2 (en) * 2014-01-20 2016-12-13 Lenovo Enterprise Solutions (Singapore) Pte. Ltd. Handling system interrupts with long-running recovery actions

Family Cites Families (25)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH01145734A (ja) * 1987-12-01 1989-06-07 Nec Corp データ処理装置
EP0415547A3 (en) * 1989-08-01 1993-03-24 Digital Equipment Corporation Method of handling nonexistent memory errors
DE69021712T2 (de) 1990-02-08 1996-04-18 Ibm Wiederanlaufkennzeichnungsmechanismus für fehlertolerierende Systeme.
US5193181A (en) * 1990-10-05 1993-03-09 Bull Hn Information Systems Inc. Recovery method and apparatus for a pipelined processing unit of a multiprocessor system
JP3423732B2 (ja) * 1992-09-17 2003-07-07 株式会社日立製作所 情報処理装置及び情報処理装置における障害処理方法
JPH07129425A (ja) * 1993-10-29 1995-05-19 Hitachi Ltd リブート処理方法
JP3317776B2 (ja) * 1994-02-16 2002-08-26 株式会社日立製作所 情報処理装置
JPH0863365A (ja) * 1994-08-23 1996-03-08 Fujitsu Ltd データ処理装置
JPH08286779A (ja) * 1995-04-18 1996-11-01 Fuji Xerox Co Ltd アプリケーション自動再起動装置
GB2342479B (en) * 1995-07-13 2000-08-09 Fujitsu Ltd Information processing system
US5915082A (en) * 1996-06-07 1999-06-22 Lockheed Martin Corporation Error detection and fault isolation for lockstep processor systems
JPH10312327A (ja) 1997-05-13 1998-11-24 Oki Electric Ind Co Ltd ミラーリング監視方式
US6948092B2 (en) * 1998-12-10 2005-09-20 Hewlett-Packard Development Company, L.P. System recovery from errors for processor and associated components
JP2000276364A (ja) 1999-03-24 2000-10-06 Oki Electric Ind Co Ltd 障害復旧方法、中央処理装置及び中央処理システム
US6622260B1 (en) * 1999-12-30 2003-09-16 Suresh Marisetty System abstraction layer, processor abstraction layer, and operating system error handling
US20020029358A1 (en) * 2000-05-31 2002-03-07 Pawlowski Chester W. Method and apparatus for delivering error interrupts to a processor of a modular, multiprocessor system
US6654909B1 (en) * 2000-06-30 2003-11-25 Intel Corporation Apparatus and method for protecting critical resources against soft errors in high performance microprocessors
US6823482B2 (en) * 2001-03-08 2004-11-23 International Business Machines Corporation System and method for reporting platform errors in partitioned systems
JP2003006004A (ja) * 2001-06-25 2003-01-10 Mitsubishi Electric Corp 障害発生通知抑止装置および障害発生通知抑止方法
US20040078732A1 (en) * 2002-10-21 2004-04-22 International Business Machines Corporation SMP computer system having a distributed error reporting structure
US7055060B2 (en) * 2002-12-19 2006-05-30 Intel Corporation On-die mechanism for high-reliability processor
JP2005055995A (ja) 2003-08-07 2005-03-03 Hitachi Ltd ストレージ制御方法、および、冗長化機能を有するサーバシステム
US20050240806A1 (en) * 2004-03-30 2005-10-27 Hewlett-Packard Development Company, L.P. Diagnostic memory dump method in a redundant processor
US7502958B2 (en) * 2004-10-25 2009-03-10 Hewlett-Packard Development Company, L.P. System and method for providing firmware recoverable lockstep protection
US7624336B2 (en) * 2004-11-08 2009-11-24 International Business Machines Corporation Selection of status data from synchronous redundant devices

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101714111B (zh) * 2008-10-03 2013-12-25 富士通株式会社 计算机设备和处理器诊断方法

Also Published As

Publication number Publication date
CN100392608C (zh) 2008-06-04
KR100740850B1 (ko) 2007-07-20
US20060212763A1 (en) 2006-09-21
EP1703393A3 (en) 2009-03-11
JP2006260291A (ja) 2006-09-28
JP4555713B2 (ja) 2010-10-06
EP1703393A2 (en) 2006-09-20
DE602005020898D1 (de) 2010-06-10
KR20060101169A (ko) 2006-09-22
EP1703393B1 (en) 2010-04-28
US7584388B2 (en) 2009-09-01

Similar Documents

Publication Publication Date Title
US7447948B2 (en) ECC coding for high speed implementation
US7941709B1 (en) Fast connectivity recovery for a partitioned namespace
US6519730B1 (en) Computer and error recovery method for the same
CN1755638A (zh) 潜在错误检测
CN1257244A (zh) 多处理器转换装置和主处理器转换方法
JPH04338849A (ja) 記憶エラー訂正方法及び過剰エラー状態を報告する方法
US20070168720A1 (en) Method and apparatus for providing fault tolerance in a collaboration environment
CN1801114A (zh) 使用灵活编程接口字段用于错误加入的系统和方法
US6108753A (en) Cache error retry technique
CN1794198A (zh) 容错双工计算机系统及其控制方法
CN1834927A (zh) 错误通知方法及信息处理装置
CN1731346A (zh) 微处理器的整数单元中五级容错流水结构的实现方法
CN1560734A (zh) 双栈返回地址预测器设计方法
EP3882774A1 (en) Data processing device and data processing method
US7353433B2 (en) Poisoned error signaling for proactive OS recovery
CN1093661C (zh) 反向恢复型输入输出控制装置和输入输出控制方法
US20140032608A1 (en) Database adapter
JPH06175901A (ja) ファイルを管理する処理装置
JPS6155744A (ja) エラ−のリカバリ処理方式
JPH0689196A (ja) 計算機システムと主メモリ制御装置
CN113220492A (zh) 一种支持即插即用的全球卫星导航系统定位软件容错方法
CN117112318A (zh) 基于risc-v架构的双核容错系统
JPH03189736A (ja) 選択回路の障害検出方式
JPS63101947A (ja) エラ−処理方式
JPH0137770B2 (zh)

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant
CF01 Termination of patent right due to non-payment of annual fee

Granted publication date: 20080604

Termination date: 20160810

CF01 Termination of patent right due to non-payment of annual fee