CN1825903A - 同步信号发生装置和视频信号处理装置 - Google Patents
同步信号发生装置和视频信号处理装置 Download PDFInfo
- Publication number
- CN1825903A CN1825903A CNA2006100032741A CN200610003274A CN1825903A CN 1825903 A CN1825903 A CN 1825903A CN A2006100032741 A CNA2006100032741 A CN A2006100032741A CN 200610003274 A CN200610003274 A CN 200610003274A CN 1825903 A CN1825903 A CN 1825903A
- Authority
- CN
- China
- Prior art keywords
- mentioned
- cycle
- pulse
- signal
- pulse train
- Prior art date
- Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
- Pending
Links
Images
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/04—Synchronising
- H04N5/05—Synchronising circuits with arrangements for extending range of synchronisation, e.g. by using switching between several time constants
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/91—Television signal processing therefor
- H04N5/93—Regeneration of the television signal or of selected parts thereof
- H04N5/932—Regeneration of analogue synchronisation signals
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/76—Television signal recording
- H04N5/78—Television signal recording using magnetic recording
- H04N5/782—Television signal recording using magnetic recording on tape
- H04N5/783—Adaptations for reproducing at a rate different from the recording rate
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Synchronizing For Television (AREA)
- Controls And Circuits For Display Device (AREA)
Abstract
本发明提供一种能够抑制从单动的同步信号切换为原来的同步信号时的同步紊乱的同步信号发生装置和视频信号处理装置。同步信号发生装置包括周期设定部(10)、脉冲屏蔽部(20)和脉冲发生部(30)。脉冲屏蔽部(20)根据脉冲串(P1)和周期信息(CYC)输出脉冲串(P2)。脉冲发生部(30)根据脉冲串(P2)和周期信息(CYC)输出脉冲串(P3)。在将同步信号(SYNC)从与脉冲串(P1)同步的状态切换为单动的情况下,周期设定部(10)在周期选择信号(SEL)变化后第一次收到脉冲串(P1)的脉冲时,切换周期信息(CYC)。另一方面,在将同步信号(SYNC)从单动切换为与脉冲串(P1)同步的情况下,在周期选择信号(SEL)变化后收到脉冲串(P1)的脉冲后,切换周期信息(CYC)。
Description
技术领域
本发明涉及同步信号发生装置,特别涉及适合应用于各种视频信号处理系统的同步信号发生装置。
背景技术
同步信号是各种视频信号处理系统的动作基准信号,所以生成周期性稳定的信号是很重要的。因此,作为现有的技术,公开了具有多个同步信号发生部的同步信号发生装置。是一种当正在生成当前输出同步信号的同步信号发生部的动作产生异常时,通过切换成其他同步信号发生部的同步信号,而不中断地输出同步信号的同步信号发生装置。
但是,这种同步信号发生装置在切换同步信号时会产生同步信号的不连续,同步的不连续将引发各种视频器件的处理的紊乱。特别是对于同步期间短的设备大多会引发大的紊乱,有时会成为视频显示出现明显噪声的原因。
为了避免同步信号的不连续,作为以往技术,提出了图12所示的同步信号发生装置。以往的同步信号发生装置包括当前用同步信号发生部21、预备同步信号发生部22、以及控制部23,从当前用同步信号发生部21向预备同步信号发生部22进行基准信号REF1的通信。通过将与当前用同步信号发生部21的输出同步信号SYNC1同步的基准信号REF1向预备同步信号发生部22通信,能够使预备同步信号发生部22的输出同步信号SYNC2与当前用同步信号发生部21的输出同步信号SYNC1同步,由控制部23进行同步信号的平滑切换(例如,参照专利文献1)。
【专利文献1】日本特开2003-32511号公报
发明内容
在包含于某视频信号处理系统的同步产生功能仅为上述同步信号发生装置的情况下,正在产生当前输出同步信号的同步信号发生部相互地向另一方的同步信号发生部发送基准信号并使其同步,从而使得只要双方的同步信号发生部的动作不同时出现异常,就能不中断地输出稳定的同步信号。但是,在能够从当前用同步信号发生部向预备同步信号发生部发送基准信号的仅为单方向时,即,当外部存在其他视频信号产生装置,将该内部的同步信号发生部考虑为当前用同步信号发生部时,在从预备同步信号发生部输出的同步信号切换为原来的当前用同步信号发生部时会产生同步信号的不连续。而且,特别地,也可能会产生成为问题的同步期间短的同步信号。
具体而言,可以举出图13所示的视频信号处理装置。该视频信号处理装置具有模拟VTR31和同步信号稳定部32。模拟VTR31具有同步信号发生部38。另外,同步信号稳定装置32包括同步信号发生部39、视频·同步信号同步部(场存储器)41、以及控制部42。从模拟VTR31输出视频信号VIDEO1和同步信号SYNC1。在模拟VTR31进行快进、倒带等特殊再现时,同步信号SYNC1变得不稳定。结果,根据不稳定的程度和视频设备的不同,可能引发错误动作。为了避免该错误动作,向谋求同步信号的稳定的同步信号稳定部32输入视频信号VIDEO1和同步信号SYNC1,输出稳定处理后的视频信号VIDEO和同步信号SYNC。
在图13所示的视频信号处理装置中,同步信号发生部33相当于图12所示的同步信号发生装置。在通过模拟VTR31进行特殊再现,从同步信号发生部38输出的同步信号SYNC1产生紊乱时,从控制部42输出的同步信号SYNC,为了抑制同步紊乱而从同步信号SYNC1切换为由同步信号发生部39输出的同步信号SYNC2。图14是表示从同步信号SYNC1向同步信号SYNC2切换的时序图。由于同步信号SYNC2与同步信号SYNC1进行了同步,所以不会产生切换时的同步信号紊乱。
另一方面,在向同步信号SYNC2切换后,模拟VTR31的动作从特殊再现变化为正常再现的情况下,同步信号SYNC1变得稳定,因此最好从与模拟VTR31独立工作的单动(independent)的同步信号SYNC2向同步信号SYNC1切换。这是基于如下的理由:在继续输出与原来的同步信号SYNC1不同的同步信号SYNC2时,由于介入了同步切换处理,在连续性方面视频会变得不自然。使同步信号SYNC2与同步信号SYNC1同步后再进行切换,在抑制切换时的同步紊乱方面较好。但是,由于同步信号SYNC1是从与同步信号稳定部32独立的模拟VTR31输出的信号,所以使之与从同步信号稳定部32输出的同步信号SYNC2同步是不可能的。图15是表示从同步信号SYNC2向同步信号SYNC1切换的时序图。由于同步信号SYNC1不能与同步信号SYNC2同步,所以切换时同步信号产生紊乱,例如,如图15所示那样,有时会产生同步期间短的同步信号。
鉴于上述问题,本发明的课题在于实现一种同步信号发生装置,对在同步信号变得不稳定时切换为单动的同步信号,之后从单动的同步信号切换为原来的同步信号时的同步紊乱进行抑制。
为了解决上述课题,提供一种同步信号发生装置,其特征在于,包括:周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出;脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;以及输出第2脉冲串的脉冲发生部,在输出脉冲后,在由上述周期信息表示的第1周期内存在来自上述脉冲屏蔽部的脉冲的输入时,根据该脉冲的输入而输出下一个脉冲,而当不存在上述输入时,在经过上述第1周期后输出下一个脉冲。此处,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1脉冲串中的脉冲后,切换上述周期信息。
根据本发明,当正在以与第1脉冲串相同的第2周期输出第2脉冲串时,如果周期选择信号发生变化,则在之后第一次收到第1和第2脉冲串的任一者的脉冲时切换周期信息,第2脉冲串的周期切换为由周期信息表示的第1周期。而且,当正在以由周期信息表示的第1周期输出第2脉冲串时、即在单动的同步状态下,如果周期选择信号发生变化,则在之后收到第1脉冲串的脉冲后切换周期信息,第2脉冲串的周期恢复为与第1脉冲串相同的第2周期。该恢复是在周期选择信号变化后、收到了第1脉冲串的脉冲后发生的,因此不会根据该脉冲输出而输出第2脉冲串的脉冲,不产生期间短的同步紊乱。这样,抑制了从单动的同步信号切换为原来的同步信号时的同步紊乱。
为了解决上述课题,提供一种同步信号发生装置,其特征在于,包括:周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出,另外还输出屏蔽信号;第1脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;输出第2脉冲串的脉冲发生部,在输出脉冲后,在由上述周期信息表示的第1周期内存在来自上述脉冲屏蔽部的脉冲的输入时,根据该脉冲的输入而输出下一个脉冲,而当不存在上述输入时,在经过上述第1周期后输出下一个脉冲;以及第2脉冲屏蔽部,在从上述周期设定部输出上述屏蔽信号的期间内,对上述第2脉冲串中的脉冲进行屏蔽;其中,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第2脉冲串中的脉冲后,切换上述周期信息,并且,在从上述周期选择信号变化开始,到切换上述周期信息的期间内,输出上述屏蔽信号。
根据本发明,当正在以与第1脉冲串相同的第2周期输出第2脉冲串时,如果周期选择信号发生变化,则在之后第一次收到第1和第2脉冲串的任一者的脉冲时切换周期信息,第2脉冲串的周期切换为由周期信息表示的第1周期。另外,当正在以由周期信息表示的第1周期输出第2脉冲串时、即在单动的同步状态下,如果周期选择信号发生变化,则在之后收到了第2脉冲串的脉冲后切换周期信息,第2脉冲串的周期恢复为与第1脉冲串相同的第2周期。但是,此时输出了屏蔽信号,因此,作为切换周期信息的根据的第2脉冲串的脉冲被屏蔽,不出现在第2脉冲屏蔽部的输出中。之后在输出第1脉冲串的脉冲时,从第2脉冲屏蔽部输出脉冲。如此,通过对作为切换周期信息的根据的第2脉冲串的脉冲进行屏蔽,直到之后输出第1脉冲串的脉冲为止,都不产生期间短的脉冲,抑制了从单动的同步信号切换为原来的同步信号时的同步紊乱。
为了解决上述课题,提供一种同步信号发生装置,其特征在于,包括:周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出;脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;以及输出第2脉冲串的脉冲发生部,在输出脉冲后,在由上述周期信息表示的第1周期内存在来自上述脉冲屏蔽部的脉冲的输入时,根据该脉冲的输入而输出下一个脉冲,而当不存在上述输入时,在经过上述第1周期后输出下一个脉冲;其中,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,在上述第1脉冲串与上述第2脉冲串的相位差变为小于等于预定值后,切换上述周期信息。
根据本发明,当正在以与第1脉冲串相同的第2周期输出第2脉冲串时,如果周期选择信号发生变化,则在之后第一次收到第1和第2脉冲串的任一者的脉冲时,切换周期信息,第2脉冲串的周期切换为由周期信息表示的第1周期。而且,当正在以由周期信息表示的第1周期输出第2脉冲串时、即在单动的同步状态下,如果周期选择信号发生变化,则在之后第1脉冲串与第2脉冲串的相位差变为小于等于预定值后切换周期信息,第2脉冲串的周期恢复为与第1脉冲串相同的第2周期。该恢复是在周期选择信号变化后、在第1脉冲串与第2脉冲串的相位差变为小于等于预定值后、即在第1脉冲串与第2脉冲串的相位差接近到一定程度后发生的,因此,抑制了从单动的同步信号切换为原来的同步信号时的同步紊乱。
优选的是,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部使上述第1周期渐增。
根据本发明,通过在第1周期与第2周期相等、第1脉冲串与第2脉冲串的相位差不发生变化的情况下,使第1周期渐增,能够使该相位差变得小于等于预定值。
为了解决上述课题,提供一种同步信号发生装置,其特征在于,包括:周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出;脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;以及输出第2脉冲串的脉冲发生部,当从上述脉冲屏蔽部收到了脉冲时,将计数值设定为与由上述周期信息表示的第1周期相当的初始值,并开始上述计数值的递减计数,在从上述脉冲屏蔽部收到下一个脉冲和上述计数值变为第1预定值的较快的一方发生时,输出脉冲;其中,上述计数值在通过递减计数变为上述第1预定值后,被再次设定为上述初始值;在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,在上述周期选择信号变化后第一次收到上述第1脉冲串中的脉冲时的上述计数值比第2预定值小时,切换上述周期信息。
根据本发明,当正在以与第1脉冲串相同的第2周期输出第2脉冲串时,如果周期选择信号发生变化,则在之后第一次收到第1和第2脉冲串的任一者的脉冲时,切换周期信息,第2脉冲串的周期切换为由周期信息表示的第1周期。而且,当正在以由周期信息表示的第1周期输出第2脉冲串时、即在单动的同步状态下,如果周期选择信号发生变化,则在之后由脉冲发生部计数的计数值变为预定值时切换周期信息,第2脉冲串的周期恢复为与第1脉冲串相同的第2周期。该恢复是在周期选择信号变化后、第一次收到第1脉冲串的脉冲时的计数值变为小于等于预定值后,即在第1脉冲串与第2脉冲串的相位差接近到一定程度后发生的,因此,抑制了从单动的同步信号切换为原来的同步信号时的同步紊乱。
具体而言,上述脉冲发生部包括:初始值确定电路,根据上述周期信息确定上述初始值;递减计数器,在从上述脉冲屏蔽部收到了脉冲和上述计数值变为上述第1预定值的任一者发生时,从上述初始值确定电路读入上述初始值,并开始上述计数值的递减计数;脉冲发生电路,在上述计数值变为上述第1预定值时,输出脉冲;以及脉冲合成电路,输出从上述脉冲屏蔽部和上述脉冲产生电路的任一者接收到的脉冲。
另外,具体而言,在上述各同步信号发生装置中,上述第1状态是上述第1周期比上述第2周期大的状态。
如以上这样,根据本发明,在进行同步不稳定时的单动的同步信号和同步稳定时的同步信号的切换时,抑制了成为各种视频设备的错误动作的原因的、同步期间短的同步信号的产生,能够进行平滑的同步信号切换。
附图说明
图1是第1实施方式的同步信号发生装置的结构图。
图2是第1实施方式的同步信号发生装置的时序图。
图3是第2实施方式的同步信号发生装置的结构图。
图4是第2实施方式的同步信号发生装置的时序图。
图5是第3实施方式的同步信号发生装置的结构图。
图6是第3实施方式的同步信号发生装置的时序图。
图7是第3实施方式的同步信号发生装置的时序图。
图8是第4实施方式的同步信号发生装置的结构图。
图9是第4实施方式的同步信号发生装置中的脉冲发生部的内部结构图。
图10是第4实施方式的同步信号发生装置的时序图。
图11是本发明的视频信号处理装置的结构图。
图12是以往的同步信号发生装置的结构图。
图13是以往的视频信号处理装置的结构图。
图14是表示以往的同步信号的切换的时序图。
图15是表示以往的同步信号的切换的时序图。
具体实施方式
以下,一边参照附图一边说明用于实施本发明的最佳方式。
(第1实施方式)
图1表示第1实施方式的同步信号发生装置的结构。本实施方式的同步信号发生装置包括周期设定部10、脉冲屏蔽部20、脉冲发生部30、以及整形部40。周期设定部10输出表示周期C1的周期信息CYC。脉冲屏蔽部20根据脉冲串P1和周期信息CYC输出脉冲串P2。脉冲串P1相当于图12所示的以往的同步信号发生装置中的同步信号SYNC1。具体而言,在将脉冲串P1中的脉冲的周期设为C2时,当C1>C2时,脉冲屏蔽部20将脉冲串P1作为脉冲串P2输出;在C1≤C2时,将对脉冲串P1中的脉冲进行了屏蔽(masking)的信号作为脉冲串P2输出。脉冲发生部30根据脉冲串P2和周期信息CYC输出脉冲串P3。具体而言,脉冲发生部30,当输出某一脉冲后在周期C1内存在从脉冲屏蔽部20输入的脉冲时,输出下一个脉冲。而当没有从脉冲屏蔽部20输入脉冲时,在经过周期C1后输出下一个脉冲。整形部40对脉冲串P3进行整形,输出同步信号SYNC。
周期设定部10根据脉冲串P1和周期选择信号SEL切换周期信息CYC。具体而言,周期设定部10,在周期选择信号SEL是选择周期C 1的减少的信号的情况下,在周期选择信号SEL变化后第一次收到脉冲串P1的脉冲时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。另一方面,在周期选择信号SEL是选择周期C1的增大的信号的情况下,在周期选择信号SEL变化后收到了脉冲串P1的脉冲后,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。
以下,一边参照图2的时序图一边对本实施方式的同步信号发生装置的动作进行说明。
在时刻t1之前,是周期信息CYC所表示的周期C1比脉冲串P1的周期C2大的状态,即C1>C2。因此,同步信号SYNC与脉冲串P1同步。
由于脉冲串P1变得不稳定,所以需要进行同步信号SYNC的切换,在时刻t1,周期选择信号SEL发生变化。此时,由周期选择信号SEL选择周期C1的减少,使得周期C1变得小于或等于C2。但是,周期信息CYC不立即切换,而是在输出脉冲串P1的脉冲PA时的时刻t2进行切换。而且,对应于时刻t2的脉冲串P1的脉冲PA的输出,输出脉冲串P2和P3的脉冲。因此,同步信号SYNC在时刻t2之前与周期C2的脉冲串P1同步。
从时刻t2开始往后,一直到周期信息CYC切换为止,都是C1≤C2,因此,由脉冲屏蔽部20对脉冲串P1中的脉冲进行屏蔽,不从脉冲屏蔽部20输出脉冲。因此,从脉冲发生部30输出周期C1的脉冲串P3。即,在时刻t2,同步信号SYNC切换为周期C1的单动的同步信号。
之后,脉冲串P1稳定,在时刻t3周期选择信号SEL发生变化,使得同步信号SYNC再次与脉冲串P1同步。此时,由周期选择信号SEL选择周期C1的增大,使得周期C1变得比周期C2大。但是,周期信息CYC不立即切换,而在输出脉冲串P1中的脉冲PB后的时刻t4进行切换。因此,在输出脉冲PB的时刻,周期信息CYC还没有进行切换,脉冲串P2的脉冲PB被屏蔽。因此,即使输出脉冲PB,脉冲发生部30也不输出脉冲。
之后,在时刻t5,输出了脉冲串P1的脉冲PC时,脉冲屏蔽部20不进行屏蔽地输出脉冲PC。脉冲发生部30根据从脉冲屏蔽部20收到脉冲而输出下一个脉冲。结果,在同步信号SYNC中出现与脉冲串P1同步了的脉冲,在时刻t5以后,同步信号SYNC再次成为与脉冲串P1同步的信号。此处,虽然在时刻t3以后的同步信号SYNC中会产生同步紊乱,但该同步紊乱是比周期C1长的周期的紊乱。
根据以上的本实施方式,同步信号SYNC在从单动状态恢复为与脉冲串P1同步的状态时,避免了成为问题的同步期间短的同步信号的产生。
另外,也可以是,在周期选择信号SEL是选择周期C1的减少的信号的情况下,周期设定部10在周期选择信号SEL变化后第一次收到脉冲串P3的脉冲时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。具体而言,在图2中,也可以是在时刻t2,输出了脉冲串P3的脉冲PD时,周期信息CYC进行切换。
(第2实施方式)
图3表示第2实施方式的同步信号发生装置的结构。本实施方式的同步信号发生装置包括周期设定部10A、脉冲屏蔽部20、脉冲发生部30、以及整形部40A。脉冲屏蔽部20和脉冲发生部30与第1实施方式一样,故而省略这部分的说明。以下,特别对周期设定部10A和整形部40A进行说明。
周期设定部10A根据脉冲串P3和周期选择信号SEL切换周期信息CYC。具体而言,周期设定部10A,在周期选择信号SEL是选择周期C1的减少的信号的情况下,在周期选择信号SEL变化后第一次收到脉冲串P3的脉冲时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。另一方面,在周期选择信号SEL是选择周期C1的增大的信号的情况下,在周期选择信号SEL变化后收到脉冲串P3的脉冲后,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。特别地,在周期选择信号SEL是选择周期C1的增大的信号的情况下,周期设定部10A在从周期选择信号SEL发生变化到切换周期信息CYC为止的期间,输出屏蔽信号MSK。
整形部40A在从周期设定部10A输出屏蔽信号MSK的期间,对脉冲串P3中的脉冲实施屏蔽处理,输出同步信号SYNC。即,整形部40A还作为对脉冲串P3的脉冲进行屏蔽的脉冲屏蔽部来发挥作用。
以下,一边参照图4的时序图一边对本实施方式的同步信号发生装置的动作进行说明。另外,在时刻t3之前都与图2所示的时序图相同,故而省略这部分的说明。
在时刻t3,脉冲串P1稳定,周期选择信号SEL发生变化,使得同步信号SYNC从单动状态恢复为与脉冲串P1同步的状态。此时,由周期选择信号SEL选择周期C1的增大,使得周期C1变得比周期C2大。但是,周期信息CYC不立即切换,而在输出脉冲串P3的脉冲PA后的时刻t4进行切换。
在从时刻t3周期选择信号SEL发生上述变化,到时刻t4切换周期信息CYC的期间内,输出屏蔽信号MSK。在输出屏蔽信号MSK的期间,脉冲串P3的脉冲被整形部40A屏蔽,因此,在同步信号SYNC中不出现与脉冲PA对应的脉冲。
在时刻t4之后输出了脉冲串P1的脉冲PB的时刻t5,周期信息CYC已经进行了切换,变成C1>C2。因此,脉冲串P1的脉冲PB不被脉冲屏蔽部20屏蔽,对应于脉冲PB的输出地输出脉冲串P2和P3的脉冲,时刻t5以后,同步信号SYNC再次成为与脉冲串P1同步的信号。
在时刻t5,由于屏蔽信号MSK不被输出,所以脉冲串P3的脉冲不被整形部40A屏蔽。因此,在时刻t3周期选择信号SEL发生变化后,于时刻t5才开始在同步信号SYNC中出现脉冲。此处,虽然由于在时刻t3的周期选择信号SEL的变化而在同步信号SYNC中产生同步紊乱,但该同步紊乱为比周期C1长的周期的紊乱。
根据以上的本实施方式,同步信号SYNC在从单动状态恢复到与脉冲串P1同步的状态时,避免了成为问题的同步期间短的同步信号的产生。
另外,也可以是,周期设定部10A在周期选择信号SEL是选择周期C1的减少的信号的情况下,在周期选择信号SEL变化后第一次收到脉冲串P1的脉冲时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。具体而言,也可以是在图4中,在时刻t2输出了脉冲串P1的脉冲PC时,周期信息CYC进行切换。
(第3实施方式)
图5表示第3实施方式的同步信号发生装置的结构。本实施方式的同步信号发生装置包括周期设定部10B、脉冲屏蔽部20、脉冲发生部30、以及整形部40。脉冲屏蔽部20、脉冲发生部30及整形部40与第1实施方式相同,故而省略这部分的说明,以下特别对周期设定部10B进行说明。
周期设定部10B根据脉冲串P1和P3、以及周期选择信号SEL,切换周期信息CYC。具体而言,周期设定部10B,在周期选择信号SEL是选择周期C1的减少的信号的情况下,在周期选择信号SEL变化后第一次收到脉冲串P1和P3的任一者的脉冲时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。另一方面,在周期选择信号SEL是选择周期C1的增大的信号的情况下,在脉冲串P1与脉冲串P3的相位差变得小于等于预定值(或者小于预定值)后,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。
以下,一边参照图6的时序图,一边对本实施方式的同步信号发生装置的动作,特别是同步信号SYNC从单动状态恢复为与脉冲串P1同步的状态时的动作进行说明。
在时刻t1周期选择信号SEL发生变化,以使同步信号SYNC从单动状态恢复为与脉冲串P1同步的状态。此时,通过周期选择信号SEL选择周期C1的增大,使得周期C1变得比周期C2大。但是,周期信息CYC不立即进行切换,而在脉冲串P1与脉冲串P3的相位差变得小于等于预定值(或者小于预定值)后的时刻t2进行切换,因此,在时刻t2之前,同步信号SYNC继续维持周期C1的单动状态。
在时刻t2之后输出了脉冲串P1的脉冲PA的时刻t3,周期信息CYC已经被切换,变成C1>C2。因此,脉冲串P1的脉冲PA不被脉冲屏蔽部20屏蔽,根据脉冲PA的输出而输出脉冲串P2和P3的脉冲,时刻t3以后,同步信号SYNC再次成为与脉冲串P1同步的信号。此处,虽然由于时刻t2的周期选择信号CYC的切换而在同步信号SYNC中产生同步紊乱,但该同步紊乱与周期C2大致相同,更准确地说,是比周期C2长脉冲串P1与脉冲串P3的相位差量的周期的紊乱。
以上,根据本实施方式,比第1和第2实施方式进一步地抑制了同步信号SYNC在从单动状态恢复为与脉冲串P1同步的状态时产生的同步紊乱。
另外,即使在时刻t1周期选择信号SEL发生变化,指示周期信息CYC的切换,在C1=C2的情况下,脉冲串P1与脉冲串P3的相位差也保持一定而不变化,因此,不能进行周期信息CYC的切换。于是,在这样的情况下,阶段性地使周期C1增大。图7是阶段性地使周期C1增大的情况下的时序图。周期C1在时刻t1以后渐增,在时刻t2,脉冲串P1与脉冲串P3的相位差变得小于等于预定值(或者小于预定值)。由此,周期信息CYC进行切换,成为同步信号SYNC与脉冲串P1同步。
(第4实施方式)
图8表示第4实施方式的同步信号发生装置的结构。本实施方式的同步信号发生装置包括周期设定部10C、脉冲屏蔽部20、脉冲发生部30C、以及整形部40。脉冲屏蔽部20和整形部40与第1实施方式的一样,故而省略这部分的说明,以下,特别对周期设定部10C和脉冲发生部30C进行说明。
图9表示脉冲发生部30C的内部结构。脉冲发生部30C包括初始值确定电路301、递减计数器302、脉冲生成电路303、以及脉冲合成电路304。初始值确定电路301根据周期信息CYC确定计数器初始值。递减计数器302每次收到脉冲串P2的脉冲,就从初始值确定电路301读入计数器初始值,每预定期间将值递减,输出计数值CNT。而且,在没有脉冲串P2的脉冲输入的情况下,每当计数值CNT变成预定值、例如变成“0”,递减计数器302就从初始值确定电路301读入计数器初始值,每预定期间将值递减,输出计数值CNT。脉冲生成电路303在每次计数值CNT变成预定值、例如变成“0”时,输出作为脉冲串P0的脉冲。脉冲合成电路304在收到脉冲串P2和P0的脉冲的任一者时,输出作为脉冲串P3的脉冲。因此,脉冲发生部30C在脉冲串P2的脉冲以比周期C1短的周期输入时,根据该脉冲的输入而输出脉冲,当输出脉冲后在周期C1内没有脉冲串P2的脉冲的输入时,输出下一个脉冲。
另一方面,周期设定部10C根据脉冲串P1、周期选择信号SEL和计数值CNT切换周期信息CYC。具体而言,周期设定部10C,在周期选择信号SEL是选择周期C1的减少的信号的情况下,在周期选择信号SEL变化后第一次接收到脉冲串P1的脉冲时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。另一方面,在周期选择信号SEL是选择周期C1的增大的信号的情况下,在周期选择信号SEL变化后第一次接收到脉冲串P1的脉冲时的计数值CNT比预定值小(或小于等于预定值)时,将周期信息CYC切换为表示由周期选择信号SEL选择的周期C1的信息。
以下,一边参照图10的时序图一边对本实施方式的同步信号发生装置的动作、特别是同步信号SYNC从单动状态恢复为与脉冲串P1同步的状态时的动作进行说明。
为使同步信号SYNC从单动状态恢复为与脉冲串P1同步的状态,在时刻t1周期选择信号SEL发生变化。此时,由周期选择信号SEL选择周期C1的增大,以使周期C1变得比周期C2大。但是,周期信息CYC不立即进行切换,而是在时刻t1后收到了脉冲串P1的脉冲时的计数值CNT比预定值小(或小于等于预定值)时进行切换。
在图10的时序图中,当在时刻t2脉冲串P1的脉冲PA已被输出时,由于计数值CNT比预定值小(或小于等于预定值),所以周期信息CYC进行切换,变成C1>C2。由此,脉冲PA不被脉冲屏蔽部20屏蔽,对应于脉冲PA的输出而输出脉冲串P2的脉冲和脉冲串P3的脉冲PB。该脉冲PB,比如果在时刻t2周期信息CYC没有进行切换就输出的脉冲(图中用虚线表示的脉冲PB′)早稍许输出。此时,虽然产生同步紊乱,但该紊乱是比周期C1短稍许的。而且,该紊乱最大也只是相当于与计数值CNT相比较的预定值的期间。因此,通过适当设定该预定值,在同步信号切换时,在不影响设备的动作的范围内允许短的脉冲,抑制同步紊乱。
时刻t2以后,变为C1>C2,因此,输出脉冲串P1作为脉冲串P2。结果,脉冲串P3成为与脉冲串P1同步,同步信号SYNC的周期成为C2。即,同步信号SYNC成为与脉冲串P1同步的信号。
以上,根据本实施方式,虽然在同步信号SYNC从单动状态恢复为与脉冲串P1同步的状态时输出期间短的脉冲,但该同步紊乱被抑制在不影响设备的动作的程度。
另外,可以将以上说明的各实施方式进行适当组合而构成同步信号发生装置。另外,虽然是将脉冲串P1的输入限于一串进行了说明,但在存在2种以上的情况下,也可以与上述各实施方式同样地构成同步信号发生装置。
此外,在上述各实施方式中,脉冲屏蔽部20对脉冲串P1的脉冲的屏蔽,既可以是在周期C1大于等于周期C2(C1≥C2)时,也可以是在周期C1比周期C2小(C1<C2)时进行。总之,只需根据周期C1与周期C2的大小关系确定是否实施屏蔽处理即可。
而且,在上述说明所参照的附图中的各脉冲虽然都以负极性进行表示,但正极性的脉冲也不会对本发明所取得的效果带来任何影响。
另外,图11表示本发明的视频信号处理装置的结构。该视频信号处理装置包括视频·同步信号同步部(场存储器)41、本发明的同步信号发生装置100、驱动部101、以及显示部102。如上述那样从同步信号发生装置100输出稳定的同步信号SYNC。驱动部101分别从视频·同步信号同步部41和同步信号发生装置100接收视频信号VIDEO和同步信号SYNC,根据这些信号驱动显示部102。如此,通过将本发明的同步信号发生装置组装到视频信号处理装置中,就能实现抑制了同步紊乱的视频信号处理装置。
〔工业可利用性〕
本发明的同步信号发生装置,能够抑制同步信号切换时的同步紊乱,因此,作为各种视频设备用的输入同步信号处理电路等是有用的。而且,不限于视频设备的同步信号,还可以应用于抑制在切换具有一定的周期的基准信号时所产生的信号紊乱等用途。
Claims (8)
1.一种同步信号发生装置,其特征在于,包括:
周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出;
脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;以及
输出第2脉冲串的脉冲发生部,在输出脉冲后,在由上述周期信息表示的第1周期内存在来自上述脉冲屏蔽部的脉冲的输入时,根据该脉冲的输入而输出下一个脉冲,而当不存在上述输入时,在经过上述第1周期后输出下一个脉冲;
其中,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1脉冲串中的脉冲后,切换上述周期信息。
2.一种同步信号发生装置,其特征在于,包括:
周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出,另外还输出屏蔽信号;
第1脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;
输出第2脉冲串的脉冲发生部,在输出脉冲后,在由上述周期信息表示的第1周期内存在来自上述脉冲屏蔽部的脉冲的输入时,根据该脉冲的输入而输出下一个脉冲,而当不存在上述输入时,在经过上述第1周期后输出下一个脉冲;以及
第2脉冲屏蔽部,在从上述周期设定部输出上述屏蔽信号的期间内,对上述第2脉冲串中的脉冲进行屏蔽;
其中,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第2脉冲串中的脉冲后,切换上述周期信息,并且,在从上述周期选择信号变化开始,到切换上述周期信息的期间内,输出上述屏蔽信号。
3.一种同步信号发生装置,其特征在于,包括:
周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出;
脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;以及
输出第2脉冲串的脉冲发生部,在输出脉冲后,在由上述周期信息表示的第1周期内存在来自上述脉冲屏蔽部的脉冲的输入时,根据该脉冲的输入而输出下一个脉冲,而当不存在上述输入时,在经过上述第1周期后输出下一个脉冲;
其中,在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,在上述第1脉冲串与上述第2脉冲串的相位差变为小于等于预定值后,切换上述周期信息。
4.根据权利要求3所述的同步信号发生装置,其特征在于:
在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部使上述第1周期渐增。
5.一种同步信号发生装置,其特征在于,包括:
周期设定部,根据被给予的周期选择信号,切换表示第1周期的周期信息并输出;
脉冲屏蔽部,接收第1脉冲串,在上述第1周期与上述第1脉冲串的第2周期的大小关系处于第1状态时,输出上述第1脉冲串,而在上述大小关系处于第1状态以外的第2状态时,输出对上述第1脉冲串中的脉冲进行了屏蔽的信号;以及
输出第2脉冲串的脉冲发生部,当从上述脉冲屏蔽部收到了脉冲时,将计数值设定为与由上述周期信息表示的第1周期相当的初始值,并开始上述计数值的递减计数,在从上述脉冲屏蔽部收到下一个脉冲和上述计数值变为第1预定值的较快的一方发生时,输出脉冲;
其中,上述计数值在通过递减计数变为上述第1预定值后,被再次设定为上述初始值,
在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第1状态的信号的情况下,上述周期设定部在上述周期选择信号变化后第一次收到上述第1和第2脉冲串的任一者的脉冲时,切换上述周期信息,而在上述周期选择信号是选择上述第1周期的变更,以使上述大小关系变成上述第2状态的信号的情况下,在上述周期选择信号变化后第一次收到上述第1脉冲串中的脉冲时的上述计数值比第2预定值小时,切换上述周期信息。
6.根据权利要求5所述的同步信号发生装置,其特征在于:
上述脉冲发生部包括
初始值确定电路,根据上述周期信息确定上述初始值;
递减计数器,在从上述脉冲屏蔽部收到了脉冲和上述计数值变为上述第1预定值的任一者发生时,从上述初始值确定电路读入上述初始值,并开始上述计数值的递减计数;
脉冲发生电路,在上述计数值变为上述第1预定值时,输出脉冲;以及
脉冲合成电路,输出从上述脉冲屏蔽部和上述脉冲产生电路的任一者接收到的脉冲。
7.根据权利要求1、2、3、5的任一项所述的同步信号发生装置,其特征在于:
上述第1状态是上述第1周期比上述第2周期大的状态。
8.一种视频信号处理装置,其特征在于:
具有权利要求1、2、3、5的任一项所述的同步信号发生装置,
与从上述同步信号发生装置输出的第2脉冲串同步地进行视频信号的处理。
Applications Claiming Priority (2)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
JP033585/2005 | 2005-02-09 | ||
JP2005033585A JP2006222687A (ja) | 2005-02-09 | 2005-02-09 | 同期信号発生装置及び映像信号処理装置 |
Publications (1)
Publication Number | Publication Date |
---|---|
CN1825903A true CN1825903A (zh) | 2006-08-30 |
Family
ID=36912284
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
CNA2006100032741A Pending CN1825903A (zh) | 2005-02-09 | 2006-02-08 | 同步信号发生装置和视频信号处理装置 |
Country Status (3)
Country | Link |
---|---|
US (1) | US20060187348A1 (zh) |
JP (1) | JP2006222687A (zh) |
CN (1) | CN1825903A (zh) |
Families Citing this family (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP5625266B2 (ja) * | 2009-06-18 | 2014-11-19 | パナソニック株式会社 | 映像処理装置および映像表示装置 |
WO2013021582A1 (ja) * | 2011-08-05 | 2013-02-14 | シャープ株式会社 | 表示駆動回路及びそれを備えた表示装置 |
Family Cites Families (3)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
JP2718311B2 (ja) * | 1991-12-27 | 1998-02-25 | 日本ビクター株式会社 | 時間軸補正装置 |
JP2993463B2 (ja) * | 1997-05-08 | 1999-12-20 | 日本電気株式会社 | 同期回路制御装置 |
JP4279611B2 (ja) * | 2003-06-17 | 2009-06-17 | 株式会社日立コミュニケーションテクノロジー | ビット同期回路および光伝送システム局側装置 |
-
2005
- 2005-02-09 JP JP2005033585A patent/JP2006222687A/ja active Pending
-
2006
- 2006-02-08 CN CNA2006100032741A patent/CN1825903A/zh active Pending
- 2006-02-09 US US11/349,966 patent/US20060187348A1/en not_active Abandoned
Also Published As
Publication number | Publication date |
---|---|
JP2006222687A (ja) | 2006-08-24 |
US20060187348A1 (en) | 2006-08-24 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
CN1112027C (zh) | 像素数变换装置 | |
CN1767048A (zh) | 锁存时钟生成电路及串并行变换电路 | |
CN1266873C (zh) | 同步电路 | |
CN1437718A (zh) | 高速存储系统 | |
CN1825404A (zh) | 显示面板的显示控制装置和具有该显示控制装置的显示装置 | |
CN1589425A (zh) | 无假信号的时钟选择切换 | |
CN1142164A (zh) | 运动检测电路、运动检测方法以及亮度/色度信号分离装置 | |
CN101030770A (zh) | 频谱扩展时钟控制装置及频谱扩展时钟发生装置 | |
CN1386382A (zh) | 信号发送装置及信号接收装置 | |
CN1728225A (zh) | 为多模式而同步到不同时钟的电荷泵浦信号的显示驱动器 | |
CN1832351A (zh) | 通用时钟同步器及通用时钟同步方法 | |
CN1825903A (zh) | 同步信号发生装置和视频信号处理装置 | |
CN1134111C (zh) | 去交织电路 | |
CN102006489A (zh) | 用于立体显示的帧频转换装置及方法 | |
CN101217277B (zh) | 非整数除频器以及可产生非整数时脉信号的锁相回路 | |
US8331427B2 (en) | Data processing apparatus | |
CN1210945C (zh) | 同步信号产生电路 | |
CN1152362C (zh) | 图像显示装置和方法 | |
CN216871565U (zh) | 显示装置及其驱动电路 | |
CN1604638A (zh) | 数据限幅电路、集成电路和数据检测方法 | |
CN1108693C (zh) | 时钟信号发生装置和时钟信号发生方法 | |
CN100544172C (zh) | 切换式电压转换器的工作频率产生方法与电路 | |
CN1913720A (zh) | 时钟脉冲生成电路 | |
CN1275386C (zh) | 脉冲工作周期自动修正装置及方法 | |
CN1154036A (zh) | 产生垂直同步信号的设备 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
C06 | Publication | ||
PB01 | Publication | ||
C10 | Entry into substantive examination | ||
SE01 | Entry into force of request for substantive examination | ||
C02 | Deemed withdrawal of patent application after publication (patent law 2001) | ||
WD01 | Invention patent application deemed withdrawn after publication |