CN1797955A - 多级数字计数振荡器 - Google Patents

多级数字计数振荡器 Download PDF

Info

Publication number
CN1797955A
CN1797955A CN 200410104954 CN200410104954A CN1797955A CN 1797955 A CN1797955 A CN 1797955A CN 200410104954 CN200410104954 CN 200410104954 CN 200410104954 A CN200410104954 A CN 200410104954A CN 1797955 A CN1797955 A CN 1797955A
Authority
CN
China
Prior art keywords
remainder
input
accumulator
output
value
Prior art date
Legal status (The legal status is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the status listed.)
Granted
Application number
CN 200410104954
Other languages
English (en)
Other versions
CN1797955B (zh
Inventor
彼得·赖克特
Current Assignee (The listed assignees may be inaccurate. Google has not performed a legal analysis and makes no representation or warranty as to the accuracy of the list.)
Teradyne Inc
Original Assignee
Teradyne Inc
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Teradyne Inc filed Critical Teradyne Inc
Priority to CN 200410104954 priority Critical patent/CN1797955B/zh
Publication of CN1797955A publication Critical patent/CN1797955A/zh
Application granted granted Critical
Publication of CN1797955B publication Critical patent/CN1797955B/zh
Active legal-status Critical Current
Anticipated expiration legal-status Critical

Links

Images

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Abstract

本发明涉及一种包含一个商累加器和一个余项累加器的数字计数振荡器。商累加器具有一个用于接收商值QUOTIENT的可编程输入,一个参考时钟输入和一个多位输出。该输出适合用于传送表示累加的商总和的输出值OUT。多位输出响应于每个参考时钟周期以预定数量递增。余项累加器包含用于接收相应的余项值REMAINDER和除数值DIVISOR的可编程输入,一个参考时钟输入和一个表示少于预定数字整数的累计数字余项总和的多位输出。余项累加器进一步包含一个比较器,该比较器具有一个用于接收编程后的除数值的第一输入,以及一个用于接收余项累加器多位输出的第二输入。当余项多位输出达到预定的整数值时,操作比较器以生成一个应用于商累加器的递增进位信号。

Description

多级数字计数振荡器
技术领域
本发明总的来说涉及自动检测设备,具体地说涉及高精度的数字计数电路。
背景技术
数字计数振荡器(NCO),或累加器,是便利的多位寄存器,其响应于像数字时钟波形这样的周期输入信号的总计数值递增。在已知的技术中,NCO的一种应用是作为直接数字频率合成器,通常用于生成一种可变频率时钟。用于生成可变频率时钟的直接数字频率合成器(DDS)在本领域中是众所周知的,如图1所示,通常涉及使用一个数字时钟信号12来驱动NCO10的输入。计数器随着每一个后继的时钟周期逐一递增。
每个多位计数值被映射到正弦值的查找表(look-up table)或存储器14,以得到一个模拟正弦波相位角的数字表示。接着,该数字表示被馈送通过一个数模转换器,在那里,该累计的相位角成为完整的正弦模拟波形。常常通过一个滤波器18以及一个锁相环20来进一步调节模拟信号,从而形成所期望的时钟。
通常,所期望的终端波形的频率一般依赖于NCO的精确度。精确度通常是通过等式FNCO=Fref(A/B)来描述,其中,FNCO是所期望的频率,Fref是数字输入时钟频率。用“A”和“B”一起表示Fref和FNCO的比率。“B”通常表示依赖于在NCO中的输出比特N的数量的二进制除数。
也就是说,当对一个所期望的时钟频率FNCO进行编程时,比率A/B产生一个1/2N分辨率。所产生的问题是,期望将可变频率时钟编程为例如一吉赫的用户,将由于“B”的可用值数量有限而必须接受1.001吉赫的频率。在某些应用中,例如自动检测装置中,这种级别的不准确度是成问题的。
当前需要的但无法获得的是,一种提供高精确度水平的NCO,其相应的精确度允许在利用NCOs的可变频率时钟生成器和其它电路的频率分辨率中有更多的灵活性。这里描述的NCO满足这些需要。
发明内容
这里描述的数字计数振荡器,为采用直接数字频率合成技术的电路,提供了一种获得高精确度和再现性的独特方法。
为了实现在前所述的优点,一种形式的数字计数振荡器是包括由商累加器和余项累加器组成的数字计数振荡器。商累加器具有一个用于接收商值QUOTIENT的可编程输入,一个参考时钟输入和一个多位输出。该输出适合用于传送表示累加的商总和的输出值OUT。响应于每个参考时钟周期,多位输出以预定数量递增。余项累加器包含用于接收相应的余项值REMAINDER和除数值DIVISOR的可编程输入,一个参考时钟输入和一个表示小于预定数字整数的累计数字余项总和的多位输出。余项累加器进一步包含一个比较器,该比较器具有一个用于接收编程后的除数值的第一输入,以及一个用于接收余项累加器多位输出的第二输入。当余项多位输出达到预定的整数值时,操作比较器以生成一个应用于商累加器的递增进位信号。
结合附图阅读下述具体描述,本发明的其它特征和优点将是很显然的。
附图的简要说明
通过参考下述更具体的描述和附图,可以更好地理解本发明。其中,
图1是一个用于生成可变频率时钟的传统电路的高层方框图;
图2是一个改进的数字计数器振荡器的方框图;
图3是一个示出了图2中改进的NCO在每个时钟周期不同位置的各个值的图表;
图4是使用图2改进的数字计数振荡器的可变频率时钟生成器的高层方框图。
具体描述
这里描述的数字计数振荡器(NCO)提供了一种相对于两个时钟频率之间的期望频率比率,将振荡器输出的精确度最佳化的方法。这使得可以在和可变频率时钟或时间戳一起使用时灵活的选择NCO输出中的分辨率,如下文更详细的描述。
现在参考图2,多级数字计数振荡器,通常标明为30,包含一个商累加器40和一个余项累加器50。余项累加器和商累加器相互互补,允许更灵活地对时钟频率分辨率编程。
进一步参考图2,商累加器包括一个第一加法器42,在第一加法器42的一个输入端接收一个18位商值QUOTIENT,还有一个18位输入被从累加器的输出OUT反馈回。第一加法器将对QUOTIENT和OUT值求和后的结果提供给第二加法器44。第二加法器将QUOTIENT/OUT和来自余项累加器50输入的进位相加。来自第二加法器的输出被移入由输入时钟CLK定时的多位寄存器46。接着,寄存器的输出OUT可以作为累加器的输入来使用。
继续参看图2,余项累加器50包括一个第三加法器52,第三加法器52接收30位余项输入REMAINDER,以及来自第二多位寄存器54的增量值。第三加法器的输出作为一个输入,被提供给减法器56和比较器58。30位除数值DIVISOR为减法器和比较器提供第二输入。多路控制器60包括一个和比较器输出耦合的控制输入,用于可选择地将减法器的输出或第三加法器的输出传送到第二寄存器54。
图3说明了逐个周期中,多级NCO如何操作的例子。这个例子假设期望频率FNCO和参考频率Fref之间的期望比率为10/3。这种假设产生可编程的商是3(3),余项是1(1),除数是3(3)。
将上述假设作为一个例子,在周期0(0),余项累加器具有一个0增量值,商累加器的输出增加3(3)。在周期1,余项累加器增加1(1),加法器的输出结果是2(2)。商累加器的输出值又增加3(3),在加法器中是6(6)。
接着参考图3,在周期2(第三时钟脉冲),加法器的输入递增,以便在减法器和比较器的输入处生成值3(3)。由于比较器的两个输入是相等的,从而生成一个进位信号,并将进位信号传送到商累加器(第二加法器输入)。进位值在第四时钟脉冲上加上增量3(3)。因此,输出OUT是10(10)。
整个进位生成过程每3(3)周期重复一次(DIVISOR值),从而产生一个精确的计数输出OUT。因此,时钟的分辨率可编程为一个十分精确的分辨率,例如,为1赫兹。当然,QUOTIENT、REMAINDER、以及DIVISOR完全可由用户通过建立期望频率比率来编程。
现在参考图4,在一个应用中,NCO30可被方便地应用于可变频率时钟生成器中,该可变频率时钟生成器通常被标记为100,其采用本领域技术人员熟知的、并在先前已简要地描述过的直接数字频率合成技术。NCO将其高精确度的输出传送到具有相位输入的振幅值的查找正弦表102。接着,将每个累计的振幅值传送到数-模转换器(DAC)104,以得到阶梯状模拟波形结果。然后,该波形被滤波器106平滑和处理,并通过限幅器107限幅,从而产生一个时钟。优选地,锁相环108进一步对该波形进行滤波,使之具有最佳的保真度。
在另一个应用中,回过来参考图2,NCO30可以作为标准的电路块来使用,从而生成时间戳数据。时间戳通常有助于在信号发生或事件之间制定相关的定时。这个应用中,累加器的输出都被使用了,从而商累加器的输出表示规定时间单位的整数部分,例如纳秒。
本领域的技术人员会认识到本发明提供的许多好处和优点。最重要的是NCO的双累加器方面,其能够在操作期间定期地校正商。这允许在像可变频率波形生成和时标这样的应用中得到高度的分辨率灵活性。
虽然本发明的优选实施例,已经详细地说明和描述了本发明。但是在不违背本发明的范围和主旨的情况下,在形式和细节上对本发明所进行的各种变化,对本领域技术人员而言都是显而易见的。

Claims (7)

1.一种数字计数振荡器,其包含:
商累加器,该商累加器具有一个用于接收商值的可编程输入,一个参考时钟输入和一个多位输出,该输出适合用于传送表示累加的商总和的输出值,该多位输出响应于每个参考时钟周期以预定数量递增;
余项累加器,该余项累加器具有用于接收相应的余项值REMAINDER和除数值DIVISOR的可编程输入,一个参考时钟输入和一个表示少于预定数字整数的累计数字余项总和的多位输出,该余项累加器进一步包含比较器,该比较器具有一个用于接收编程后的除数值的第一输入,以及一个用于接收余项累加器多位输出的第二输入,当余项多位输出达到预定的整数值时,所述比较器生成一个应用于商累加器的递增进位信号。
2.依据权利要求1的数字计数振荡器,其中,所述商累加器包含:
移位寄存器,具有用于接收输入的参考时钟信号的时钟输入;
用于接收商输入的第一求和级,其包含一个和累加器输出耦和的第二输入;以及
和所述第一级串联设置的第二求和级,其具有一个和所述比较器输出耦合的输入,用于接收进位增量信号,该第二求和级进一步包含一个和移位寄存器输入耦合的输出。
3.依据权利要求1的数字计数振荡器,其中,所述余项累加器包含:
第三求和级,具有一个用于接收余项值REMAINDER的输入;
具有一对输入的减法器,这一对输入分别用于接收来自第三求和级的总计输出和DIVISOR除数值;以及
第二移位寄存器,其响应于输入时钟,对余项累加器的输出进行递增,并且将输出反馈给第三求和级。
4.一种数字计数振荡器,用于为关系式A/B提供数字解,其中B包含一个除数DIVISOR,该十进制解包含商+余项,该数字计数振荡器包含:
用于响应于输入的商值而累计商总和的装置;以及
用于响应于余项输入值和除数输入值来生成余项总和的装置,该用于生成余项总和的装置包含用于生成进位信号、从而在余项总和等同于除数输入值时对商总和进行递增的装置。
5.依据权利要求4的数字计数振荡器,其中,用于累计商总和的装置包含:
商累加器,该商累加器具有一个用于接收商值的可编程输入,一个参考时钟输入和一个多位输出,该输出适合用于传送表示累加的商总和的输出值OUT,所述多位输出响应于每个参考时钟周期以预定数量递增。
6.依据权利要求4的数字计数振荡器,其中用于累积余项总和的装置包含:
余项累加器,该余项累加器具有用于接收相应的余项值和除数值的可编程输入,一个参考时钟输入和一个表示少于预定数字整数部的累计数字余项总和的多位输出,该余项累加器进一步包含比较器,该比较器具有一个用于接收编程后的除数值的第一输入,以及一个用于接收余项累加器多位输出的第二输入,当余项多位输出达到预定的整数值时,操作该比较器以生成一个应用于商累加器的递增进位信号。
7.一种基于参考频率来生成期望数字计数振荡器频率的方法,所述期望频率和参考频率具有关系A/B,其中B包含除数DIVISOR,十进制解包含商+余项,该方法包括以下步骤:
生成具有参考频率和周期的参考时钟;
对于每个参考波形周期,对第一累加器值进行递增,该第一累加器具有保持跟踪累计总和的商输入和输出;
根据每个参考波形周期对第二计数器值进行递增,第二计数器具有与用于保持跟踪余项总和的商输入相关的除数输入;以及
将余项总和与DIVISOR输入进行比较,当余项总和达到除数值时,在第一计数器中生成用于累加的进位增量。
CN 200410104954 2004-12-29 2004-12-29 多级数字计数振荡器 Active CN1797955B (zh)

Priority Applications (1)

Application Number Priority Date Filing Date Title
CN 200410104954 CN1797955B (zh) 2004-12-29 2004-12-29 多级数字计数振荡器

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
CN 200410104954 CN1797955B (zh) 2004-12-29 2004-12-29 多级数字计数振荡器

Publications (2)

Publication Number Publication Date
CN1797955A true CN1797955A (zh) 2006-07-05
CN1797955B CN1797955B (zh) 2011-08-24

Family

ID=36818782

Family Applications (1)

Application Number Title Priority Date Filing Date
CN 200410104954 Active CN1797955B (zh) 2004-12-29 2004-12-29 多级数字计数振荡器

Country Status (1)

Country Link
CN (1) CN1797955B (zh)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101854156A (zh) * 2010-04-22 2010-10-06 美商威睿电通公司 时钟产生器、时钟产生方法、与移动通讯装置

Family Cites Families (4)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0683067B2 (ja) * 1987-10-13 1994-10-19 松下電器産業株式会社 分周装置
JPH0391832A (ja) * 1989-09-05 1991-04-17 Sony Corp 加算回路
JP2002182898A (ja) * 2000-12-14 2002-06-28 Nec Microsystems Ltd 積算値及び周期関数の生成方法及び回路
CN1520029A (zh) * 2002-12-11 2004-08-11 三星电子株式会社 数字控制振荡器、数字变频器和射频单元

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
CN101854156A (zh) * 2010-04-22 2010-10-06 美商威睿电通公司 时钟产生器、时钟产生方法、与移动通讯装置
CN101854156B (zh) * 2010-04-22 2013-01-02 美商威睿电通公司 时钟产生器、时钟产生方法、与移动通讯装置

Also Published As

Publication number Publication date
CN1797955B (zh) 2011-08-24

Similar Documents

Publication Publication Date Title
US6281822B1 (en) Pulse density modulator with improved pulse distribution
CN100409572C (zh) 频率转换器及其使用方法
EP1550934A1 (en) Multi-stage NCO
EP1873612A1 (en) Phase-coherent signal generator
US5774084A (en) Method and apparatus for translating digital data into an analog signal
EP0102784A2 (en) Method and apparatus for sine function generation
JPS5923614A (ja) デシメイシヨンフイルタ回路
JPH03253108A (ja) ダイレクト・デジタル・シンセサイザー及び信号発生方法
EP1753135A1 (en) High speed digital delta-sigma modulator with integrated upsampler
US5627500A (en) Phase modulator having individually placed edges
CN108445734A (zh) 时脉倍频、乘频及数字脉冲产生电路、时间数字转换器
US5789992A (en) Method and apparatus for generating digital pulse width modulated signal using multiplied component and data signals
US8732510B2 (en) Digital forced oscilation by direct digital synthesis to generate pulse stream having frequency relative to a reference clock signal and to eliminate an off-chip filter
EP0712211B1 (en) Phase modulation having individual placed edges
CN101276002A (zh) 高温单片相位可编程直接数字频率合成源
KR100918793B1 (ko) 위상 지속 가변 신호원 방법, 장치 및 컴퓨터 프로그램기록매체
US5864492A (en) Randomized digital waveshape samples from a look up table
EP1357460B1 (en) A numerically controlled oscillator (NCO) for generating rational frequencies
JPH05506338A (ja) 周波数シンセサイザ
TW507424B (en) Direct digital synthesizer
CN1797955A (zh) 多级数字计数振荡器
CN1951014A (zh) 用于可编程时钟发生器的设备和方法
CN1311629C (zh) 用于数字频率转换的方法和装置
CN101527563A (zh) 具有延伸且连续的可分频率范围的多模数分频器
JPH0563576A (ja) シグマ−デルタ式のアナログ−デジタル変換器に関する複数チヤンネルのデシメーシヨン・フイルタ

Legal Events

Date Code Title Description
C06 Publication
PB01 Publication
C10 Entry into substantive examination
SE01 Entry into force of request for substantive examination
C14 Grant of patent or utility model
GR01 Patent grant